您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 基于FPGA的宽带数字信道化接收机的设计与实现

  2. 基于FPGA的宽带数字信道化接收机的设计与实现
  3. 所属分类:硬件开发

    • 发布日期:2011-07-26
    • 文件大小:5mb
    • 提供者:zjn_33
  1. 宽带数字信道化EDA设计

  2. 数字信道化接收机具有高截获概率和处理灵活的特点, 设备体积小巧,是未来通信对抗接收机的发展趋势之 一。基于低通滤波器组的数字信道化实现方法, 构建了优化的数字信道化实现方法。使用Matlab仿真工具箱Simulink及 Xilinx 集成设计工具SystemGenerator 实现了对信道化接收机从系统到底层硬件设计的全流程仿真设计, 对工程的系统设计具 有一定的指导意义。
  3. 所属分类:硬件开发

    • 发布日期:2012-05-14
    • 文件大小:365kb
    • 提供者:liantengwudi
  1. 基于FPGA的宽带数字信道化接收机的设计

  2. 现代电磁信号环境越来越复杂密集,要求电子战接收机必须具有很宽的处理带宽、高灵敏度、大动态范围、多信号并行处理和大量信息实时处理的能力。而数字信道化接收机不仅可以较好地满足上述要求,还可实现监视信道内信号的全概率截获。数字信道化过程是宽带数字接收机的核心,目前广泛采用基于多相滤波的数字信道化结构。这种结构先用高速的模数转换器(A/D)进行数据采样,得到的高速数据流经抽取降低数据速率后进入多相滤波器组,该滤波器组是由一个原型滤波器调制到多个支路。现场可编程门阵列(FPGA)中丰富的乘法器、锁存器及数
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:823kb
    • 提供者:weixin_38656297
  1. 基于多相滤波的数字信道化阵列接收机

  2. 传统的宽带阵列接收机用多台单通道接收机并行工作,并行的同时接收不同频点上的信号来达到全频域覆盖的目的,也可以用多通道接收机多个通道并行同步的工作来实现,前者增加了系统成本和让整个并行系统同步工作的复杂度,后者当信道数比较大和指标要求比较高时,信号处理的复杂度和器件实现的可行性要求很高。基于多相滤波的数字信道化阵列接收机在通信类电子战中对跳频信号的快速搜索以及雷达对抗中对捷变频雷达信号的全概率截获等表现出很高的潜在研究和应用价值。  1 系统组成  该系统设计是基于多相滤波的信道化原理,对宽带阵列
  3. 所属分类:其它

    • 发布日期:2020-10-19
    • 文件大小:305kb
    • 提供者:weixin_38675777
  1. 基于多核DSP的实时信号处理平台设计

  2. 高速实时信号处理是宽带数字信道化侦察接收机的主要特点之一,其性能决定着侦察接收机的整体指标。为满足宽带侦察接收机对密集雷达信号实时处理的需求,设计一种基于FPGA和多片多核DSP的并行实时信号处理平台,芯片之间通过高速串行总线互联,使用FPGA对多核DSP进行调度。本文从硬件系统架构、电源供给、时钟同步、芯片互联等方面论述了信号处理平台硬件实现方法,结合实际应用对该处理平台的性能进行了测试验证,达到了预期的设计目标。
  3. 所属分类:其它

    • 发布日期:2020-10-16
    • 文件大小:597kb
    • 提供者:weixin_38582793
  1. EDA/PLD中的基于FPGA的宽带数字信道化接收机的设计

  2. 现代电磁信号环境越来越复杂密集,要求电子战接收机必须具有很宽的处理带宽、高灵敏度、大动态范围、多信号并行处理和大量信息实时处理的能力。而数字信道化接收机不仅可以较好地满足上述要求,还可实现监视信道内信号的全概率截获。   数字信道化过程是宽带数字接收机的核心,目前广泛采用基于多相滤波的数字信道化结构。这种结构先用高速的模数转换器(A/D)进行数据采样,得到的高速数据流经抽取降低数据速率后进入多相滤波器组,该滤波器组是由一个原型滤波器调制到多个支路。现场可编程门阵列(FPGA)中丰富的乘法器、锁
  3. 所属分类:其它

    • 发布日期:2020-11-03
    • 文件大小:574kb
    • 提供者:weixin_38727694
  1. 通信与网络中的基于一种宽带数字接收机的信道化设计

  2. 0  引言   在现代电子战环境中,信号一般都具有密集化、复杂化的特点,而且占用的频谱越来越宽,从而对宽带数字信道化接收机准确接收信号提出了更高的要求。一般的多相滤波器在监视整个频段时,由于相邻信道间往往会存在盲区,有可能丢失信号。而改进后的无盲区多相滤波器的信道数与抽取倍数不再相等。一般的旋转开关方法实现延迟和抽取只适用于信道数与抽取倍数相等的情况,而无法适应改进后的算法。但是,信道数和抽取因子之间往往存在倍数关系。本文正是利用这一关系解决了延迟与抽取的问题,并完成了整个复多相滤波器的FPG
  3. 所属分类:其它

    • 发布日期:2020-11-08
    • 文件大小:190kb
    • 提供者:weixin_38710524
  1. 基于FPGA的宽带数字信道化接收机的设计

  2. 现代电磁信号环境越来越复杂密集,要求电子战接收机必须具有很宽的处理带宽、高灵敏度、大动态范围、多信号并行处理和大量信息实时处理的能力。而数字信道化接收机不仅可以较好地满足上述要求,还可实现监视信道内信号的全概率截获。   数字信道化过程是宽带数字接收机的,目前广泛采用基于多相滤波的数字信道化结构。这种结构先用高速的模数转换器(A/D)进行数据采样,得到的高速数据流经抽取降低数据速率后进入多相滤波器组,该滤波器组是由一个原型滤波器调制到多个支路。现场可编程门阵列(FPGA)中丰富的乘法器、锁存器
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:824kb
    • 提供者:weixin_38545463