您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 基于单片机的数字实时时钟的设计

  2. 1.1 方案论证与比较 方案一:基于FPGA的系统总体设计方法。为了实现:(1)显示年、月、日、时、分、秒、星期,并且可以进行调整时间;(2)可以设定闹钟和整点报时的功能,数字时钟在总体上主要分为三大部分:输入人机界面部分、FPGA核心功能部分和输出界面部分,其系统设计框图如图1-1所示。 图1-1 基于FPGA的系统设计方框图 方案二:采用单片机技术来实现数字钟的功能。系统以AT89C51单片机为核心控制器件,它除了具备微机CPU的数值计算功能外,还具有灵活强大的控制功能,以便实时检测系统的
  3. 所属分类:硬件开发

    • 发布日期:2010-08-14
    • 文件大小:1mb
    • 提供者:ck379004298
  1. 基于FPGA的数字日历设计

  2.  本文介绍如何利用VHDL 硬件描述语言设计一个具有年、月、日、星期、时、分、秒计时显示功能,时间调整功能和整点报时功能的数字日历。
  3. 所属分类:其它

    • 发布日期:2020-08-19
    • 文件大小:326kb
    • 提供者:weixin_38659527
  1. 消费电子中的基于FPGA的数字日历设计

  2. 基于FPGA 设计数字日历可以实现以软件方式设计硬件的目的,无需购买专用数字芯片,从而克服了传统利用多片数字集成电路设计数字日历存在焊接麻烦、调试繁琐、成本较高等问题。而且,基于FPGA 的数字日历与传统系统相比,在设计灵活、开发速度、降低成本、计时精度、功能实现上都得到大幅度提升,能够更好地满足人们日常生活的需要。   本文介绍如何利用VHDL 硬件描述语言设计一个具有年、月、日、星期、时、分、秒计时显示功能,时间调整功能和整点报时功能的数字日历。在Quartus Ⅱ开发环境下,采用自顶向下
  3. 所属分类:其它

    • 发布日期:2020-10-19
    • 文件大小:324kb
    • 提供者:weixin_38688403
  1. 基于FPGA的数字日历设计

  2. 基于FPGA 设计数字日历可以实现以软件方式设计硬件的目的,无需购买专用数字芯片,从而克服了传统利用多片数字集成电路设计数字日历存在焊接麻烦、调试繁琐、成本较高等问题。而且,基于FPGA 的数字日历与传统系统相比,在设计灵活、开发速度、降低成本、计时精度、功能实现上都得到大幅度提升,能够更好地满足人们日常生活的需要。   本文介绍如何利用VHDL 硬件描述语言设计一个具有年、月、日、星期、时、分、秒计时显示功能,时间调整功能和整点报时功能的数字日历。在Quartus Ⅱ开发环境下,采用自顶向下
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:327kb
    • 提供者:weixin_38705252
  1. advent-calendar-of-circuits-2020:一天进行一次电路板设计,持续31天-源码

  2. 2020年巡回赛日历 它是什么? 面临的挑战是,在12月的31天内平均每天设计1个电路板设计和布局。 外观设计 具有2个数字视频端口的 SYZYGY pod 附加板可添加视频输出 照明器,可安装在显微镜的前部 SYZYGY Pod创建PCIe x4附加卡 Icebreaker FPGA板,已升级为ECP5 SYZYGY Pod创建紧凑的PCIe x1附加卡 为卡西欧CA-53W手表新的基于ARM控制器 使用基于SGMII的PHY的千兆以太网 HDMI分线板 PMOD与Quad 7
  3. 所属分类:其它

    • 发布日期:2021-04-01
    • 文件大小:44mb
    • 提供者:weixin_42146888