点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - 基于FPGA的直接数字频率合成器的设计
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
基于FPGA的直接数字频率合成器的设计
直接数字频率合成器(DDS)是一种以数字采样技术为基础,以相位累加器为主体的频率合成器。DDS具有相位噪声低、频率分辨率高、频率转换时间短、工作频带宽线路简洁一系列的优点,是目前战术通信的主要技术基础之一。
所属分类:
硬件开发
发布日期:2009-05-10
文件大小:559kb
提供者:
wangyan18218
基于FPGA的直接数字频率合成器的设计和实现
基于FPGA的直接数字频率合成器的设计和实现,介绍了利用Altera的FPGA器件(ACEX EP1K50)实现直接数字频率合成器的工作原理、设计思想、电路结构和改进优化方法。
所属分类:
硬件开发
发布日期:2009-06-09
文件大小:122kb
提供者:
cxl801
基于FPGA的直接数字频率合成器的设计和实现
用于设计示波器的最佳选择,直接数字频率合成(Direct Digital Fraquency Synthesis,即DDFS,一般简称DDS)是从相位概念出发直接合成所需要波形的一种新的频率合成技术。
所属分类:
硬件开发
发布日期:2009-09-02
文件大小:104kb
提供者:
lyhwzsz1988
基于FPGA的直接数字频率合成器(DDS)设计
文件中附有任务书,利用Altera公司的FPGA芯片FLEX10K系列器件中的RAM结构完成一个DDS系统的设计,设计完成后可得到频率和初始相位可以任意改变的正弦模拟信号,管脚已经配置好了
所属分类:
硬件开发
发布日期:2009-12-11
文件大小:721kb
提供者:
rjf330724
基于FPGA的直接数字频率合成器的设计和实现
基于FPGA的直接数字频率合成器的设计和实现,介绍了利用Altera的FPGA器件(ACEX EP1K50)实现直接数字频率合成器的工作原理、设计思想、电路结构和改进优化方法。
所属分类:
硬件开发
发布日期:2010-02-25
文件大小:98kb
提供者:
jxghust
基于FPGA的直接数字频率合成器的设计
基于FPGA的直接数字频率合成器的设计 基于FPGA的直接数字频率合成器的设计 基于FPGA的直接数字频率合成器的设计 基于FPGA的直接数字频率合成器的设计 基于FPGA的直接数字频率合成器的设计 基于FPGA的直接数字频率合成器的设计
所属分类:
硬件开发
发布日期:2010-03-30
文件大小:10mb
提供者:
p403465250
EDA—EDA技术实用教程
综合 1.5 基于VHDL 的自顶向下设计方法 1.3 EDA 技术的优势 1.3 EDA 的发展趋势 【习题】 第 2 章 EDA 设计流程及其工具 2.1 设计流程 2.1.1 设计输入(原理图/HDL 文本编辑) 2.1.2 综合 2.1.3 适配 2.1.4 时序仿真与功能仿真 2.1.5 编程下载 2.1.6 硬件测试 2.2 ASIC 及其设计流程 2.2.1 ASIC 设计方法 2.2.2 一般ASIC 设计的流程 2.3 常用EDA 工具 2.3.1 设计输入编辑器 2.3.2
所属分类:
硬件开发
发布日期:2010-11-19
文件大小:8mb
提供者:
sundyqt
电子系统课程设计\基于FPGA的直接数字频率合成器的设计.doc
本设计是利用EDA技术设计的电路, 该信号发生器输出信号的频率范围为20Hz~20KHz,幅度的峰-峰值为0.3V~5V两路信号之间可实现0°~359°的相位差。侧重叙述了用FPGA来完成直接数字频率合成器(DDS)的设计
所属分类:
硬件开发
发布日期:2011-02-08
文件大小:6mb
提供者:
chenchangpingok
基于FPGA的直接数字频率合成器的设计
直接数字频率合成是一种新的频率合成技术,介绍了利用Altera的FPGA器件实现直接数字频率合成器的工作原理和电路设计方法,并利用FLEX器件实现了DDS电路。
所属分类:
数据库
发布日期:2011-06-27
文件大小:95kb
提供者:
ls1009
基于FPGA的DDS设计
DDS(Direct Digital Synthesizer)直接数字合成器,这是直译过来的名字。设计人员一般 把它叫做信号发生器,用它来产生一些数字意义上的波形。它的意义还是挺大的,例如我们 学习滤波器,就需要一个高低频率叠加的波形,现时生活中到处都是,可以在设计中,怎么 能做出这样的波形呢?学习各种载波调制,需要将信息加载到载波上,而载波也一般都是一 定频率的正弦波。DDS 就是能够产生这种波形,对于学习数字信号处理以及信号调制解调等 有很大的作用。
所属分类:
其它
发布日期:2018-09-24
文件大小:881kb
提供者:
qq_34934469
基于FPGA的直接数字频率合成器的设计和实现
绍了利用Altera的FPGA器件(ACEX EP1K50)实现直接数字频率合成器的工作原理、设计思想、电路结构和改进优化方法。
所属分类:
其它
发布日期:2020-08-05
文件大小:97kb
提供者:
weixin_38542148
直接数字频率合成器的FPGA实现
本文在DDS的工作原理的基础上,介绍基于FPGA实现DDS的设计方法。 通过设置参数可以灵活控制输出频率和分辨率,设计出具有精度高,选择参数控制输出信号,产生一个理想的波形。供读者学习设计参考。
所属分类:
其它
发布日期:2020-08-05
文件大小:71kb
提供者:
weixin_38588394
直接数字频率合成器的FPGA实现
直接数字频率合成(DDS)技术属第三代频率合成技术,与第二代基于锁相环频率合成技术相比,利用DDS技术合成的输出波形具有良好的性能指标本。设计采用Xilinx公司Spartan-3系列的XC3S200芯片和高速16位D/A转换器MAX5885。在DDS的工作原理的基础上,介绍基于FPGA实现DDS的设计方法。 通过设置参数可以灵活控制输出频率和分辨率。设计出具有精度高,选择参数控制输出信号,产生一个理想的波形。从测试结果可看出,该系统工作稳定、可靠,并具有较好的参考与实用价值。
所属分类:
其它
发布日期:2020-10-22
文件大小:154kb
提供者:
weixin_38741101
单片机与DSP中的基于单片机的直接频率数字合成器的设计方案
摘要:本文提出了一种基于单片机的直接频率数字合成器的设计方案。方案采用单片机控制FPGA产生DDS信号输出频率范围为20Hz~20KHz,幅度为0.3V~5V,两路正交信号能够实现0o~359o的相位差,并通过MAX+plusII软件进行仿真验证。仿真结果表明,本方案可达到预定要求,具有较强的实用性。 1.引言 随着电子技术的发展,在现代电子产品的故障检测中,往往需要频率和幅度都能自动调节的正弦信号源,并且要求该信号源产生的信号频率稳定性好,转换速度快,具有调频、调幅和调相的功能。本
所属分类:
其它
发布日期:2020-10-20
文件大小:260kb
提供者:
weixin_38638312
电子测量中的基于数字频率合成DDS的正弦信号发生器设计
1 引言 直接数字频率合成DDS(Direct Digital Syndaesis)是实现数字化的一项关键技术,广泛应用于电信与电子仪器领域DDS通常是在CPLD或FPGA内设置逻辑电路实现的,但由于DDS输出受到D/A转换器的速率及D/A转换后I/V转换中运放的带宽增益和响应时间的限制,CPLD和FPGA内部实现方案在高频段信号幅值已不稳定。因此,这里介绍一种基于DDS器件AD9851的信号发生器设计方案。 2 AD9851简介 AD9851是ADI公司采用先进CMOS技术生
所属分类:
其它
发布日期:2020-11-10
文件大小:305kb
提供者:
weixin_38719643
EDA/PLD中的基于FPGA的直接数字频率合成器的设计和实现
摘要:介绍了利用Altera的FPGA器件(ACEX EP1K50)实现直接数字频率合成器的工作原理、设计思想、电路结构和改进优化方法。 关键词:直接数字频率合成(DDS) 现场可编程门阵列(FPGA) 直接数字频率合成(Direct Digital Fraquency Synthesis,即DDFS,一般简称DDS)是从相位概念出发直接合成所需要波形的一种新的频率合成技术。 目前各大芯片制造厂商都相继推出采用先进CMOS工艺生产的高性能和多功能的DDS芯片(其中应用较为广泛的是
所属分类:
其它
发布日期:2020-12-10
文件大小:188kb
提供者:
weixin_38500664
EDA/PLD中的基于FPGA的直接数字频率合成器的设计/实现
摘要:介绍了Altera公司的即FPGA器件ACEXEPlK50的主要特点,给出了由ACEXEPlK50实现直接数字频率合成的工作原理、设计思路、电路结构和改进优化方法。 关键词:直接数字频率合成(DDS); 现场可编程门阵列(FPGA); ACEXEPlK50 分类号:TN741 文献标识码:B 文章编号:1006-6977(2003)01-0004-02 1概述 直接数字频率合成技术(Direct Digital FrequencySynthesis.即DDFS,一般简称DDS)是从
所属分类:
其它
发布日期:2020-12-08
文件大小:95kb
提供者:
weixin_38697579
通信与网络中的一种高效实用直接数字频率合成器设计和实现
1 引 言 频率控制是现代通信技术中很重要的一环,能够获得宽带(频率控制范围宽)、快速(转换时间快)、精细(分辨率高)、杂散小(频谱纯)的频率控制信号一直是通信领域中的一个重要研究内容,。直接数字频率合成(DDS)技术是从相位概念出发直接合成所需波形的一种新的频率合成技术,具有频率分辨率高、频率变换速度快、相位可连续线性变化等优点,在基于数字信号处理的现代通信频率控制中已被广泛采用。 目前,各大芯片制造商相继推出采用先进CMOS工艺生产的高性能和多功能的专用DDS芯片,但是在某些场合,专用
所属分类:
其它
发布日期:2020-12-08
文件大小:137kb
提供者:
weixin_38553466
基于FPGA的多路正弦波信号发生器专用芯片设计
目前,正弦波信号发生器技术正逐渐成熟,各种直接数字频率合成器(DDS)集成电路如AD9850等已得到广泛应用;FPGA方面也已经有相关的DDS设计。但DDS专用芯片还很少见。本文介绍了一种工作频率为25 MHz、可进行异步串行通信、频率相位可调的3路正弦波信号发生器专用芯片的设计方法。 本设计采用OR1200处理器作为主控制器,通过Wishbone总线将3个DDS模块、UART控制器模块、片内RAM模块连接到系统中,构建出一个硬件平台;然后对OR1200进行软件编程,使UART控制器接收专
所属分类:
其它
发布日期:2021-01-20
文件大小:168kb
提供者:
weixin_38601215
基于FPGA 的三相正弦DDS 的设计与实现
摘要:利用FPGA芯片及D/A转换器,采用直接数字频率合成(DDS)技术,设计并实现了相位、频率可控的三相正弦信号发生器。正弦调制波的产生采用查表法,仅将1/4周期的正弦波数据存入ROM中,减少了系统的硬件开销。经过仿真和电路测试,输出波形完全达到了技术要求,证明了设计的正确性和可行性。 1. 引言 直接数字频率合成器(DDS)技术,是根据相位的概念出发直接合成所需的波形的一种 新的频率合成原理,是一种把一系列数字形式的信号通过DAC转换成模拟形式信号合成技术。 具有频率切换速度快,
所属分类:
其它
发布日期:2021-01-19
文件大小:248kb
提供者:
weixin_38743084
«
1
2
3
»