您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 基于FPGA的矩阵运算实现

  2. 基于FPGA的矩阵运算实现,基于FPGA的矩阵运算实现基于FPGA的矩阵运算实现基于FPGA的矩阵运算实现
  3. 所属分类:其它

    • 发布日期:2011-04-13
    • 文件大小:4mb
    • 提供者:eller2010
  1. 基于FPGA的高分辨率图像DCT域增强

  2. 为了提高高分辨率图像的质量.实现快速的图像增强算法,提出在离散余弦变换(DCT)的对比度测度下。通过I'K"I、矩阵中不同频率的系数关系对DCT系数块进行分类。对不同类型的系数块做不同强度的自适应增强算法,并在FPGA 上得到实现。提出的方法在不影响原始图像压缩性能的情况下有效地增强了图像明亮或黑暗区域的细节,同时减少了因图像增强而带来的压缩图像块效应。给出算法原理及在FPGA上的具体实现方法,并给出了实验结果。结果表明,该算法在改善图像主、客观质量方面和运算效率上都能够达到较好的效果。
  3. 所属分类:硬件开发

    • 发布日期:2012-10-24
    • 文件大小:398kb
    • 提供者:wanda216
  1. 基于FPGA控制键盘液晶进行十进制加法运算显示

  2. 基于北京精仪达盛科技有限公司的实验箱,用VHDL开发4x8矩阵键盘与液晶接口,并实现BCD码加法运算与十进制调整显示,是课程设计的优秀作品
  3. 所属分类:嵌入式

    • 发布日期:2012-11-15
    • 文件大小:2mb
    • 提供者:xingziran
  1. 基于FPGA的二维FFT实现

  2. 对二维数据进行傅立叶变换可以得到其频谱信息,因此二维FFT模块是很多图像处理系统的重要组成部分。在Xilinx一维FFT变换IP核基础上,搭建二维FFT变换的实现架构,利用该模块可得到二维数据的频谱值。二维FFT可以分解为先对各行变换,再对行变换得到的矩阵进行列变换完成。根据进行行变换和列变换中对各行列计算的相对独立,设计中采用了两个一维FFT单元并行进行两个行或列的变换操作,从而提高了整个模块的运算效率。在完成整个算法处理流程的设计后,编写Verilog程序对其进行了实现。通过Modelsi
  3. 所属分类:其它

    • 发布日期:2014-01-12
    • 文件大小:13mb
    • 提供者:bit100691
  1. VLSI数字信号处理-设计与实现

  2. 目 录 第一章绪论 1.1 引言 1.2本书各章内容简介 第二章计算机算术运算及其实现 2.1 引言 2.2算术运算的数的系统 2.2.1普通基数的数的系统 2.2.2带符号数字的数的系统 2.2.3定点数的表示法 2.2.4剩余数系统 2.3二进制加法器 2.3.1基本的加法/减法器 2.3.2多级进位存储加法器树 2.3.3流水线加法器 2.4二进制乘法器 2.4.1 Baugh-Wooley补码阵列乘法器的数学原理 2.4.2 8×8位Baugh-Wooley补码阵列乘法器的VHDL实
  3. 所属分类:其它

    • 发布日期:2009-02-20
    • 文件大小:3mb
    • 提供者:luofei23
  1. 基于Altera浮点IP核实现浮点矩阵相乘运算的改进设计

  2. 嵌入式计算作为新一代计算系统的高效运行方式,应用于多个高性能领域,如阵列信号处理、核武器模拟、计算流体动力学等。在这些科学计算中,需要大量的浮点矩阵运算。而目前已实现的浮点矩阵运算是直接使用VHDL语言编写的浮点矩阵相乘处理单元[1],其关键技术是乘累加单元的设计,这样设计的硬件,其性能依赖于设计者的编程水平。此外,FPGA厂商也推出了一定规模的浮点矩阵运算IP核[2],虽然此IP核应用了本厂家的器件,并经过专业调试和硬件实测,性能稳定且优于手写代码,但仍可对其进行改进,以进一步提高运算速度。
  3. 所属分类:其它

    • 发布日期:2020-07-30
    • 文件大小:112kb
    • 提供者:weixin_38731385
  1. 一种基于FPGA实现的优化正交匹配追踪算法设计

  2. 针对压缩感知重构算法中正交匹配追踪(OMP)算法在每次迭代中不能选取最优原子问题,对OMP算法进行优化设计,保证了每次迭代的当前观测信号余量最小,并提出了一种基于FPGA 实现的优化OMP算法硬件结构设计。在矩阵分解部分采用了修正乔列斯基(Cholesky)分解方法,回避开方运算,以减少计算延时,易于FPGA实现。整个系统采用并行计算、资源复用技术,在提高运算速度的同时减少资源利用。在Quartus II 开发环境下对该设计进行了RTL 级描述,并在FPGA仿真平台上进行仿真验证。仿真结果验证了
  3. 所属分类:其它

    • 发布日期:2020-10-16
    • 文件大小:392kb
    • 提供者:weixin_38601499
  1. 基于复数浮点运算的协方差矩阵的FPGA实现

  2. 协方差矩阵的计算是信号处理领域的典型运算,是实现多级嵌套维纳滤波器、空间谱估计、相干源个数估计以及仿射不变量模式识别的关键部分,广泛应用于雷达、声呐、数字图像处理等领域。采用FPGA(Field Programmable Gate Array)可以提高该类数字信号处理运算的实时性,是算法工程化的重要环节。但是FPGA不适宜对浮点数的处理,对复杂的不规则计算开发起来也比较困难。故目前国内外协方差运算的FPGA实现都是采用定点运算方式。
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:524kb
    • 提供者:weixin_38734276
  1. 基于IP核的数选式浮点矩阵相乘设计

  2. 本文根据数选式矩阵运算特点,结合低阶矩阵运算IP核,采用将IP核嵌入到数选矩阵中,同时添加浮点加法运算的方法,实现浮点矩阵相乘。在节省资源消耗的同时提升了系统性能,并将改进的浮点矩阵运算在FPGA中实现。仿真结果表明该设计可行,具有一定的实际意义和应用前景。
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:308kb
    • 提供者:weixin_38590541
  1. 浮点矩阵相乘IP核并行改进的设计与实现

  2. 基于Altera浮点IP核实现浮点矩阵相乘运算时,由于矩阵阶数的增大,造成消耗的器件资源虽增加但系统性能反而下降的问题,针对现有IP核存在数据加载不连贯、存储带宽不均匀的不足,提出采用并行化数据存储、依据查找表加载数据和处理数据的方式对IP核进行改进。然后将改进的浮点矩阵运算在FPGA中实现,经过Quartus、Matlab软件联合仿真并进行结果比对,其误差不超过万分之一,且节省了器件资源、提升了系统性能。仿真结果表明该设计可行,有利于提高诸多高性能领域浮点矩阵的运算速度。
  3. 所属分类:其它

    • 发布日期:2020-10-19
    • 文件大小:293kb
    • 提供者:weixin_38626858
  1. 正交匹配追踪算法的优化设计与FPGA实现

  2. 设计了一种基于FPGA的正交匹配追踪(Orthogonal Matching Pursuit,OMP)算法的硬件优化结构,对OMP算法进行了改进,大大减少了乘法运算次数;在矩阵分解部分采用了交替柯列斯基分解(Alternative Cholesky Decomposition,ACD)方法避免开方运算,以减小计算延迟,整个系统采用并行计算、资源复用技术,在提高运算速度的同时减少资源利用。
  3. 所属分类:其它

    • 发布日期:2020-10-17
    • 文件大小:274kb
    • 提供者:weixin_38726007
  1. 高速移动下OFDM均衡器的FPGA实现

  2. 本文主要讨论基于Xilinx公司Virtex-2 FPGA硬件平台的均衡器算法中矩阵求逆的运算过程实现。将程序下载到FPGA,并通过RS 232将结果数据回送到主机查看和验证。
  3. 所属分类:其它

    • 发布日期:2020-10-26
    • 文件大小:405kb
    • 提供者:weixin_38700430
  1. 基于FPGA的复数浮点协方差矩阵实现

  2. 本文以空间谱估计作为研究背景,研究了复数据运算和浮点运算的特点,提出了一种适用于任何阵列流型、任意阵元的基于复数浮点运算的协方差矩阵的FPGA实现方案。
  3. 所属分类:其它

    • 发布日期:2020-10-25
    • 文件大小:457kb
    • 提供者:weixin_38682161
  1. 一种基于FPGA的复数浮点协方差矩阵实现

  2. O引言协方差矩阵的计算是信号处理领域的典型运算,是实现多级嵌套维纳滤波器、空间谱估计、相干源...
  3. 所属分类:其它

    • 发布日期:2020-10-25
    • 文件大小:455kb
    • 提供者:weixin_38751031
  1. AIS盲分离接收机的FPGA实现及系统验证

  2. 针对卫星平台接收多个 AIS 小区内船舶发射的同频信号时存在互相冲突无法解调的问题,基于 FPGA 设计 了一个多天线盲分离接收机,在 FPGA 上设计了实时的盲分离系统和 AIS 信号处理模块来对多小区混合信号进行 分离和解调.模块包括 AIS 信号处理模块和高精度的数据白化模块,以及基于 FastICA 算法的实时权值矩阵迭代 求解模块.采用 CORDICIP 核与浮点运算 IP 核提高白化精度,保证算法分离效果.实际系统测试表明:设计的 接收机可以成功分离并正确解调由两路 AIS 发射机同
  3. 所属分类:其它

  1. 多核混合可重构计算系统MRCS的设计

  2. 设计了一种面向计算密集型应用的多核混合架构可重构计算系统MRCS。其可重构处理器中的可重构阵列计算单元负责密集规则的运算,浮点处理器负责离散运算,配合灵活的本地缓冲,有效地提高了多核可重构计算系统对算法的适应性。实现了一个能够稳定地运行在100 MHz的基于FPGA的MRCS原型,并通过分别映射大维度浮点矩阵乘法、IDCT算法和运动估计算法进行性能验证。实验结果表明MRCS具有更高的计算效率和灵活性。
  3. 所属分类:其它

    • 发布日期:2021-02-10
    • 文件大小:512kb
    • 提供者:weixin_38690149