您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 基于FPGA的数字锁相环设计

  2. 在介绍数字锁相环基本原理的基础上,给出了一种数字锁相环位同步提取电路设计方法,并通过设计仿真,验证了设计的正确性。
  3. 所属分类:硬件开发

    • 发布日期:2019-01-23
    • 文件大小:1mb
    • 提供者:zengzhenxig
  1. 基于FPGA的锁相环位同步提取电路设计

  2. 同步是通信系统中一个重要的问题。在数字通信中,除了获取相干载波的载波同步外,位同步的提取是更为重要的一个环节。因为只有确定了每一个码元的起始时刻,才能对数字信息作出正确的判决。利用全数字锁相环可直接从接收到的单极性不归零码中提取位同步信号。
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:101kb
    • 提供者:weixin_38613173
  1. 一种基于FPGA的锁相环位同步提取电路设计

  2. 在数字通信中,除了获取相干载波的载波同步外,位同步的提取是更为重要的一个环节。一般的位同步电路大多采用标准逻辑器件按传统数字系统设计方法构成,具有功耗大,可靠性低的缺点。用FPGA设计电路具有很高的灵活性和可靠性,可以提高集成度和设计速度,增强系统的整体性能。
  3. 所属分类:其它

    • 发布日期:2020-10-25
    • 文件大小:103kb
    • 提供者:weixin_38613681
  1. EDA/PLD中的基于FPGA的锁相环位同步提取电路设计

  2. 基于FPGA的锁相环位同步提取电路设计 浙江工业大学之江学院 周云水 概述 同步是通信系统中一个重要的问题。在数字通信中,除了获取相干载波的载波同步外,位同步的提取是更为重要的一个环节。因为只有确定了每一个码元的起始时刻,才能对数字信息作出正确的判决。利用全数字锁相环可直接从接收到的单极性不归零码中提取位同步信号。 一般的位同步电路大多采
  3. 所属分类:其它

    • 发布日期:2020-12-09
    • 文件大小:60kb
    • 提供者:weixin_38631049