您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 基于FPGA的频率计

  2. 设计一个8位十进制的数字频率计,最高测试频率为99M,将测得的频率显示在8个数码管上,要求利用人眼的视觉暂留循环点亮8个数码管,最后实现频率的显示。
  3. 所属分类:硬件开发

    • 发布日期:2009-05-01
    • 文件大小:256kb
    • 提供者:zhangsilei_1
  1. 基于FPGA的任意波形发生器&数字频率计设计

  2. 个人的电子综合设计实验,实现了基于FPGA的任意波形发生器&数字频率计。个人作品,使用时别忘了改了大名。做好用Word2007打开,其他会影响排版。
  3. 所属分类:硬件开发

    • 发布日期:2009-09-11
    • 文件大小:1mb
    • 提供者:wangzhibeiwei
  1. 基于FPGA数字频率计的实现

  2. 基于FPGA数字频率计的实现 对学习很有帮助
  3. 所属分类:硬件开发

    • 发布日期:2011-11-24
    • 文件大小:10kb
    • 提供者:linbai5
  1. 课程设计(华南师大):基于VHDL的频率计.doc

  2. 基于VHDL的频率计,由FPGA来实现,分模块。
  3. 所属分类:嵌入式

    • 发布日期:2012-07-15
    • 文件大小:10mb
    • 提供者:aaamo
  1. 基于FPGA的8位数字频率计设计(VHDL)

  2. 基于FPGA的数字频率计,采用VHDL实现,通过8位数码管显示
  3. 所属分类:C/C++

    • 发布日期:2013-07-31
    • 文件大小:845kb
    • 提供者:zxs_12345
  1. Verilog数字频率计

  2. 提供基于FPGA数字频率计实现,让资源下载者清楚明了的知道如何实现及思路,可以快速实现相应功能!
  3. 所属分类:专业指导

    • 发布日期:2013-08-24
    • 文件大小:2mb
    • 提供者:u011805899
  1. FPGA的频率计

  2. 基于FPGA的频率计,用FPGA实现的频率计
  3. 所属分类:硬件开发

    • 发布日期:2013-10-14
    • 文件大小:129kb
    • 提供者:qhb021911
  1. 基于FPGA的8位十进制频率计设计_张淑骅

  2. 本文介绍基于FPGA的频率计的设计与实现 可测频率范围为0—100MHz
  3. 所属分类:硬件开发

    • 发布日期:2013-12-08
    • 文件大小:149kb
    • 提供者:zhuoyuelf
  1. 基于FPGA数字频率计的设计

  2. 本文主要论述了利用FPGA进行测频计数,单片机实施控制多功能频率计的过程。该频率计利用等精度的设计方法,克服了基于传统测频原理的频率计的测量精度随被测信号频率的下降而下降的缺点。等精度的测量方法不但具有较高的测量精度,而且在整个频率区域保持恒定的测试精度。该频率计利用FPGA来实现频率,周期,脉宽和占空比的测量计数。利用单片机完成整个测量电路的测试控制,数据处理和显示输出。
  3. 所属分类:硬件开发

    • 发布日期:2008-11-30
    • 文件大小:831kb
    • 提供者:ab138594
  1. 基于FPGA的数字频率计的设计与实现

  2. 基于FPGA的数字频率计的设计与实现 基于FPGA的数字频率计的设计与实现
  3. 所属分类:硬件开发

    • 发布日期:2009-04-04
    • 文件大小:193kb
    • 提供者:ilsinging
  1. 基于FPGA数字频率计的设计及应用.doc

  2. 基于FPGA数字频率计的设计与实现,有完整的仿真结果实验,板子介绍,功能介绍,功能实现等等。使用Verilog语言,对各项技术也有详细的介绍
  3. 所属分类:其它

    • 发布日期:2020-07-12
    • 文件大小:1mb
    • 提供者:qq_35083926
  1. EDA/PLD中的基于FPGA的电子设计竞赛电路板的设计与实现

  2. 摘要: 介绍了一种基于FPGA 的电子设计竞赛电路板, 该电路板由美国Altera 公司的Cyclone 系列FPGA EP1C6、单片机、高速A/ D 转换器和D/ A 转换器等芯片组成, 另外, 还预留了一定的扩展I/ O 接口, 根据设计需要可以扩展电路。该电路板不仅可以完成电子竞赛中涉及的数字示波器、频率计、DDS 信号发生器等设计题目, 而且还可以用于赛前培训。   0 引言   全国大学生电子设计竞赛至今已成功举办了八届, 参赛人数越来越多, 竞赛规模越来越大。大学生电子竞赛在培
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:125kb
    • 提供者:weixin_38500090
  1. 基于FPGA的双模前置小数分频器的设计

  2. 频率合成技术是现代通讯系统的重要组成部分,他将一个高稳定和高准确度的基准频率,经过四则运算,产生同样稳定度和基准度的频率。分频器是集成电路中最基础也是最常用的电路。整数分频器的实现比较简单,可采用标准的计数器或可编程逻辑器件设计实现。但在某些场合下,时钟源与所需的频率不成整数倍关系,此时可采用小数分频器进行分频。本文利用VerilogHDL硬件描述语言的设计方式,通过ModelSimSE开发软件进行仿真,设计基于FPGA的双模前置小数分频器。随着超大规模集成电路的发展,利用FPGA小数分频合成技
  3. 所属分类:其它

    • 发布日期:2020-10-24
    • 文件大小:147kb
    • 提供者:weixin_38731123
  1. EDA/PLD中的基于FPGA的等精度频率计的设计与实现

  2. 摘  要:利用等精度测量原理,通过FPGA运用VHDL编程设计一个数字式频率计,精度范围在DC~100 MHz,给出实现代码和仿真波形。设计具有较高的实用性和可靠性。     关键词:FPGA;等精度;频率计;VHDL      现场可编程门阵列FPGA(Field Programmable GateArray)属于ASIC产品,通过软件编程对目标器件的结构和工作方式进行重构,能随时对设计进行调整,具有集成度高、结构灵活、开发周期短、快速可靠性高等特点,数字设计在其中快速发展。     本
  3. 所属分类:其它

    • 发布日期:2020-12-13
    • 文件大小:77kb
    • 提供者:weixin_38742954
  1. EDA/PLD中的基于FPGA的发电机组频率测量计的实现

  2. 摘 要:利用Verilog HDL 硬件描述语言自顶向下的设计方法和QuartusⅡ 软件,在复杂的可编程逻辑器件(FPGA, Field Programmable Gate Array)中实现了发电机组频率测量计的设计。该设计采用了光电隔离技术,提高了系统可靠性和稳定性。通过仿真,表明这种方法与传统方法设计的数字电子系统相比,便于频率测量范围的扩展,同时其可移植性强、可更改性好。 关键词: FPGA; 发电机组; 频率测量计; Verilog HDL     1 引言     在现代
  3. 所属分类:其它

    • 发布日期:2020-12-08
    • 文件大小:243kb
    • 提供者:weixin_38576561
  1. 基于FPGA的频率计实现

  2. 48Mhz测量12Mhz以下频率,并通过数码管显示
  3. 所属分类:其它

    • 发布日期:2020-12-27
    • 文件大小:15mb
    • 提供者:weixin_41924649
  1. 基于FPGA的地震计标定信号发生器的设计与实现

  2. 为配合地震计电磁信息采集系统对地震计进行标定,设计一款基于FPGA的地震计标定信号发生器。以Altera EP2C8T144C8型 FPGA和16位串行DAC芯片DAC8560为核心,利用直接数字频率合成技术、m序列生成技术等产生地震计标定所需信号,设计电路对信号进行偏置、滤波、数字程控调幅、电压电流转换以输出特定的电压、电流信号。使用Verilog HDL语言实现系统软件。将标定信号发生器应用于实验室开发的地震电磁信息采集系统,结果表明,系统可产生地震计标定所需正弦波、方波、伪随机二进制信号,
  3. 所属分类:其它

    • 发布日期:2021-01-31
    • 文件大小:565kb
    • 提供者:weixin_38746951
  1. 基于FPGA的数字频率计设计

  2. 随着电子技术的发展,快速准确获得各种电子信号的频率显得越来越重要。但传统的频率计大多采用单元电路或单片机进行设计,存在测频范围窄,测量精度低,操作复杂和功能单一等问题。此数字频率计主要由AGC模块、整形模块、FPGA处理及显示模块组成,利用时钟脉冲计数的方式,实现正弦波和矩形波信号的频率、矩形波信号的占空比和输入的两路同频周期矩形波信号时间间隔的测量功能。该数字频率计测频范围宽,测量精度高,操作简单,稳定可靠。
  3. 所属分类:其它

    • 发布日期:2021-01-27
    • 文件大小:703kb
    • 提供者:weixin_38501299
  1. 基于FPGA的发电机组频率测量计的实现

  2. 摘 要:利用Verilog HDL 硬件描述语言自顶向下的设计方法和QuartusⅡ 软件,在复杂的可编程逻辑器件(FPGA, Field Programmable Gate Array)中实现了发电机组频率测量计的设计。该设计采用了光电隔离技术,提高了系统可靠性和稳定性。通过仿真,表明这种方法与传统方法设计的数字电子系统相比,便于频率测量范围的扩展,同时其可移植性强、可更改性好。 关键词: FPGA; 发电机组; 频率测量计; Verilog HDL     1 引言     在现代
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:155kb
    • 提供者:weixin_38694355
  1. 基于FPGA的电子设计竞赛电路板的设计与实现

  2. 摘要: 介绍了一种基于FPGA 的电子设计竞赛电路板, 该电路板由美国Altera 公司的Cyclone 系列FPGA EP1C6、单片机、高速A/ D 转换器和D/ A 转换器等芯片组成, 另外, 还预留了一定的扩展I/ O 接口, 根据设计需要可以扩展电路。该电路板不仅可以完成电子竞赛中涉及的数字示波器、频率计、DDS 信号发生器等设计题目, 而且还可以用于赛前培训。   0 引言   全国大学生电子设计竞赛至今已成功举办了八届, 参赛人数越来越多, 竞赛规模越来越大。大学生电子竞赛在培
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:130kb
    • 提供者:weixin_38635682
« 12 3 4 »