您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 基于单片机的数字实时时钟的设计

  2. 1.1 方案论证与比较 方案一:基于FPGA的系统总体设计方法。为了实现:(1)显示年、月、日、时、分、秒、星期,并且可以进行调整时间;(2)可以设定闹钟和整点报时的功能,数字时钟在总体上主要分为三大部分:输入人机界面部分、FPGA核心功能部分和输出界面部分,其系统设计框图如图1-1所示。 图1-1 基于FPGA的系统设计方框图 方案二:采用单片机技术来实现数字钟的功能。系统以AT89C51单片机为核心控制器件,它除了具备微机CPU的数值计算功能外,还具有灵活强大的控制功能,以便实时检测系统的
  3. 所属分类:硬件开发

    • 发布日期:2010-08-14
    • 文件大小:1mb
    • 提供者:ck379004298
  1. 基于 FPGA 的 DDR SDRAM 控制器在高速数据采集系统中的应用

  2. DDR SDRAM 是 Double Data Rate SDRAM 的缩写,即双倍速率同步动态随机存储器。DDR 内存是在 SDRAM 内存基础上发展而来的,能够在时钟的上升沿和下降沿各传输一次数据,可以在与 SDRAM 相同的总线时钟频率下达到更高的数据传输率。 本设计中采用 Altera公司 Cyclone 系列型号为 EP1C6Q240C8 的 FPGA 实现控制器,以Hynix 公司生产的型号为 HY5DU121622B(L)TP 的 DDR SDRAM 为存储器,完成了对数据的高速
  3. 所属分类:硬件开发

    • 发布日期:2011-08-13
    • 文件大小:489kb
    • 提供者:F_134
  1. 数据采集系统中基于FPGA消除尖峰脉冲干扰.pdf

  2. 数据采集系统中基于FPGA消除尖峰脉冲干扰pdf,48 化工自动化及仪表 第36卷 WHEN C00]n= >daTA data dAtA datAdaTA NULL 号经过倍频、辨向、计数后的时序图。 END CASE 2μ4 3 5μs6 END IF 在该描述中可见,电路中还引人了一个时钟信 B 号来同步计数器的操作,此时钟信号除了驱动该计 数模块的比较和计数操作按一定的时间问隔执行 Ok 外,还起到了抗干扰的功能。采用了外部时钟来使 clk count 计数操作同步,只有在同步时
  3. 所属分类:其它

    • 发布日期:2019-09-14
    • 文件大小:265kb
    • 提供者:weixin_38744207
  1. FPGA自学笔记——设计与验证VIP版.pdf

  2. 开始有计划写这本书的时候, Altera 还叫 Altera, 还没有加入 Intel 的大家庭, Xilinx 的 ZYNQ 也才刚刚开始有人探索, Altera 大学计划第一次将亚洲创新大赛由传统的 SOPC 大赛 换成了 SOC 大赛,软核变硬核,性能翻几番。 那个时候,能出一本认认真真讲 FPGA 设计的 书, 会得到非常高的评价。 而我,则由于工作变动, 中间拖沓了半年,当半年后再来准备动 笔时,才恍然领悟到, Altera 即将成为 Intel 的可编程事业部, 基于嵌入式硬核的 S
  3. 所属分类:硬件开发

    • 发布日期:2019-09-03
    • 文件大小:16mb
    • 提供者:qq_30307853
  1. 基于FPGA的高精度同步时钟系统设计

  2. 绍了精密时钟同步协议(PTP)的原理。本文精简了该协议,设计并实现了一种低成本、高精度的时钟同步系统方案。该方案中,本地时钟单元、时钟协议模块、发送缓冲、接收缓冲以及系统打时标等功能都在FPGA中实现。经过测试,该方案能够实现ns级同步精度。该方案成本低,并且易于扩展,非常适合局域网络时钟同步的应用领域。
  3. 所属分类:其它

    • 发布日期:2020-07-31
    • 文件大小:90kb
    • 提供者:weixin_38723699
  1. 基于P89C52RD2和FPGA的可调延时模块设计

  2. 基于P89C51RD2和FPGA的信号延时模块主要用在传输时钟信号、数字同步信号等对信号延迟有高要求的点对点传输系统中,它可对多路信号进行单独的适当延时调整。
  3. 所属分类:其它

    • 发布日期:2020-08-02
    • 文件大小:93kb
    • 提供者:weixin_38675465
  1. 基于FPGA的多通道同步实时高速数据采集系统设计

  2. 为了满足精密设备监测过程中对数据采集的精确性、实时性和同步性的严格要求,设计了一种基于FPGA的多通道实时同步高速数据采集系统。本系统采用Xilinx公司的Spartan6系列的FPGA作为核心控制器件,实现了数据采集控制、数据缓存、数据处理、数据存储、数据传输和同步时钟控制等功能。经测试验证,该方案具有精度高、速率快、可靠性好、实时性强、成本低等特点。
  3. 所属分类:其它

    • 发布日期:2020-10-15
    • 文件大小:824kb
    • 提供者:weixin_38614484
  1. 基于Cyclone III FPGA的DDR2接口设计分析

  2. DDRSDRAM是DoubleDataRateSDRAM的缩写,即双倍速率同步动态随机存储器。DDR内存是在SDRAM内存基础上发展而来的,能够在时钟的上升沿和下降沿各传输一次数据,可以在与SDRAM相同的总线时钟频率下达到更高的数据传输率。虽然DDR2和DDR一样,都采用相同采样方式进行数据传输,但DDR2拥有两倍于DDR的预读取系统命令数据的能力。
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:266kb
    • 提供者:weixin_38581777
  1. 基于数字锁相环的晶振频率同步模块设计

  2. 为满足现代通信技术、雷达技术、电子测量以及光电应用领域对高稳定度高准确度时钟的要求,设计了一种基于数字锁相环的晶振同步系统。系统以基于FPGA数字延迟线的高分辨率鉴频鉴相器以及在MicroBlaze核中实现的卡尔曼数字环路滤波器为核心,通过16 bit DAC微调本地晶振振荡频率,使其同步于GPS秒脉冲,从而获得了高准确度高、稳定度的本地时钟。
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:232kb
    • 提供者:weixin_38698943
  1. 基于多相滤波的数字信道化阵列接收机

  2. 传统的宽带阵列接收机用多台单通道接收机并行工作,并行的同时接收不同频点上的信号来达到全频域覆盖的目的,也可以用多通道接收机多个通道并行同步的工作来实现,前者增加了系统成本和让整个并行系统同步工作的复杂度,后者当信道数比较大和指标要求比较高时,信号处理的复杂度和器件实现的可行性要求很高。基于多相滤波的数字信道化阵列接收机在通信类电子战中对跳频信号的快速搜索以及雷达对抗中对捷变频雷达信号的全概率截获等表现出很高的潜在研究和应用价值。  1 系统组成  该系统设计是基于多相滤波的信道化原理,对宽带阵列
  3. 所属分类:其它

    • 发布日期:2020-10-19
    • 文件大小:305kb
    • 提供者:weixin_38675777
  1. 基于FPGA和单片机的守时系统设计

  2. 介绍守时系统的重要作用及其发展现状,分析了守时系统发展过程中遇到的一些问题,设计了一个以GPS/北斗信号作为时标的守时系统。采用双恒温槽的恒温晶振MV180作为系统的输入时钟,使用单片机控制DAC7512对其频率进行调整。首先,系统对调整后的本地时钟信号进行分频处理,再与GPS/北斗接收到的标准秒信号进行比较,通过FPGA和单片机对分频后的信号进行相位的调整,最终输出标准秒脉冲信号,从而快速获得高精度的时间基准,并能在GPS/北斗失锁后对该信号进行保持,实现时间同步。
  3. 所属分类:其它

    • 发布日期:2020-10-17
    • 文件大小:289kb
    • 提供者:weixin_38678773
  1. 基于FPGA的数字直放站链路切换设计

  2. 针对数字光纤直放站系统的远端单元给出了一种简单高效的链路切换设计方案。首先对通信链路进行检测,其次切换同步时钟,最后改变物理接口与上下行数据的映射关系,并使用FPGA进行实现。实验平台测试表明,在光纤故障和设备故障等通信链路故障时,通过链路切换实现了环网自愈,系统组网更为灵活,大大提高了系统的可靠性,可应用于安全性要求高的场合。
  3. 所属分类:其它

    • 发布日期:2020-10-17
    • 文件大小:388kb
    • 提供者:weixin_38643127
  1. 基于FPGA助力高端存储器接口设计

  2. 高性能系统设计师在满足关键时序余量的同时要力争获得更高性能,而存储器接口设计则是一项艰巨挑战。双倍数据速率SDRAM和4倍数据速率SDRAM都采用源同步接口来把数据和时钟(或选通脉冲)由发射器传送到接收器。接收器接口内部利用时钟来锁存数据,此举可消除接口控制问题(例如在存储器和FPGA间的信号传递时间),但也为设计师带来了必须解决的新挑战。   关键问题之一就是如何满足各种读取数据捕捉需求以实现高速接口。随着数据有效窗越来越小,该问题也益发重要;同时,更具挑战性的问题是,如何让接收到的时钟与
  3. 所属分类:其它

    • 发布日期:2020-11-24
    • 文件大小:78kb
    • 提供者:weixin_38614636
  1. 基于FPGA的PCI接口控制器的设计与实现

  2. 基于FPGA的PCI接口控制器的设计与实现 胡菲 卢益民 引言 PCI总线是高速同步总线,采用高度综合优化的总线结构,目前广泛应用于各种计算机系统中,总线以32位(或64位)数据总线、33MHz(或66MHz)的时钟频率操作,具有很高的数据传输速率。 目前开发PCI接口大体有两种方案,一种是采用专用的PCI接口芯片,实现完整的PCI主控模块和目标模块接口功能,将复杂的PCI总线接口转换为相对简单的用户接口。采用这种方案,用户只要设计转换后的总线接口即可,其优点是缩短了开发周期,缺
  3. 所属分类:其它

    • 发布日期:2020-12-09
    • 文件大小:76kb
    • 提供者:weixin_38688820
  1. FPGA助力高端存储器接口设计

  2. 高性能系统设计师在满足关键时序余量的同时要力争获得更高性能,而存储器接口设计则是一项艰巨挑战。双倍数据速率SDRAM和4倍数据速率SDRAM都采用源同步接口来把数据和时钟(或选通脉冲)由发射器传送到接收器。接收器接口内部利用时钟来锁存数据,此举可消除接口控制问题(例如在存储器和FPGA间的信号传递时间),但也为设计师带来了必须解决的新挑战。   关键问题之一就是如何满足各种读取数据捕捉需求以实现高速接口。随着数据有效窗越来越小,该问题也益发重要;同时,更具挑战性的问题是,如何
  3. 所属分类:其它

    • 发布日期:2020-12-05
    • 文件大小:101kb
    • 提供者:weixin_38721119
  1. EDA/PLD中的SDRAM通用控制器的FPGA模块化设计

  2. 摘要: 介绍了一种SDRAM通用控制器的FPGA模块化解决方案。关键词: SDRAM控制器;FPGA;VHDL;状态机;仲裁机制   引言   同步动态随机存储器(SDRAM),在同一个CPU时钟周期内即可完成数据的访问和刷新,其数据传输速度远远大于传统的数据存储器(DRAM),被广泛的应用于高速数据传输系统中。基于FPGA的SDRAM控制器,以其可靠性高、可移植性强、易于集成的特点,已逐渐取代了以往的专用控制器芯片而成为主流解决方案。然而,SDRAM复杂的控制逻辑和要求严格的时序,成为开发过程
  3. 所属分类:其它

    • 发布日期:2020-12-08
    • 文件大小:117kb
    • 提供者:weixin_38630358
  1. SDRAM通用控制器的FPGA模块化设计

  2. 摘要: 介绍了一种SDRAM通用控制器的FPGA模块化解决方案。关键词: SDRAM控制器;FPGA;VHDL;状态机;仲裁机制引言同步动态随机存储器(SDRAM),在同一个CPU时钟周期内即可完成数据的访问和刷新,其数据传输速度远远大于传统的数据存储器(DRAM),被广泛的应用于高速数据传输系统中。基于FPGA的SDRAM控制器,以其可靠性高、可移植性强、易于集成的特点,已逐渐取代了以往的专用控制器芯片而成为主流解决方案。然而,SDRAM复杂的控制逻辑和要求严格的时序,成为开发过程中困扰设计人
  3. 所属分类:其它

    • 发布日期:2021-02-03
    • 文件大小:131kb
    • 提供者:weixin_38611459
  1. 基于FPGA的高同步时钟系统设计

  2. 摘要: 介绍了精密时钟同步协议(PTP)的原理。本文精简了该协议,设计并实现了一种低成本、高精度的时钟同步系统方案。该方案中,本地时钟单元、时钟协议模块、发送缓冲、接收缓冲以及系统打时标等功能都在FPGA中实现。经过测试,该方案能够实现ns级同步精度。该方案成本低,并且易于扩展,非常适合局域网络时钟同步的应用领域。在很多大型物理实验和工业应用中,时钟同步技术都扮演着举足轻重的作用。比如在中国四川锦屏暗物质探测实验中,需要为多个独立探测装置提供相应的时间信息,这些探测器包括中心探测器(HpGe)、
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:264kb
    • 提供者:weixin_38518722
  1. SDRAM通用控制器的FPGA模块化设计

  2. 摘要: 介绍了一种SDRAM通用控制器的FPGA模块化解决方案。关键词: SDRAM控制器;FPGA;VHDL;状态机;仲裁机制   引言   同步动态随机存储器(SDRAM),在同一个CPU时钟周期内即可完成数据的访问和刷新,其数据传输速度远远大于传统的数据存储器(DRAM),被广泛的应用于高速数据传输系统中。基于FPGA的SDRAM控制器,以其可靠性高、可移植性强、易于集成的特点,已逐渐取代了以往的专用控制器芯片而成为主流解决方案。然而,SDRAM复杂的控制逻辑和要求严格的时序,成为开发过程
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:126kb
    • 提供者:weixin_38568031
  1. 通用高精度时钟同步单元的设计方案

  2. 根据对时钟同步装置守时误差的分析,提出了一种通过降低测量误差进一步提高守时精度的同步时钟装置设计方案。该方案利用时钟内插方法降低全球定位系统(GPS)秒脉冲周期测量误差,对秒脉冲均值进行余数补偿消除均值计算中的引入误差,从而提高同步时钟装置的守时精度。根据所提方案设计了基于AMBA APB总线的通用高精度同步时钟知识产权(IP)核,并利用ARM Cortex-M0内核在现场可编程门阵列(FPGA)中构建了具有高精度同步时钟IP的片上系统(SoC)进行测试验证。测试结果表明,基于所提方案设计的通用
  3. 所属分类:其它

« 12 »