您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 基于FPGA的FIR滤波器设计

  2. 详细的介绍了一种基于FPGA的FIR滤波器设计
  3. 所属分类:硬件开发

    • 发布日期:2009-05-31
    • 文件大小:2mb
    • 提供者:huangmoguyan
  1. 基于FPGA的FIR滤波器设计

  2. 基于FPGA的FIR滤波器设计,做小论文可以看看
  3. 所属分类:硬件开发

    • 发布日期:2010-09-06
    • 文件大小:170kb
    • 提供者:zhanghanwei2010
  1. 基于FPGA的FIR数字滤波器设计的开题报告

  2. 基于FPGA的FIR数字滤波器设计的开题报告
  3. 所属分类:硬件开发

    • 发布日期:2011-03-09
    • 文件大小:3mb
    • 提供者:anderson31
  1. 基于FPGA的fir数字滤波器设计的9张pdf

  2. 基于FPGA的fir数字滤波器设计简单,效果也好,开发常用,我搜集了9张PDF,可供大家下载。
  3. 所属分类:教育

    • 发布日期:2011-03-21
    • 文件大小:2mb
    • 提供者:spritesyb
  1. 基于FPGA的FIR滤波器

  2. 基于FPGA的FIR滤波器设计与实现,毕设之用,很实用
  3. 所属分类:C/C++

    • 发布日期:2011-04-21
    • 文件大小:1mb
    • 提供者:mushuibian
  1. 基于FPGA的FIR滤波器设计

  2. 基于FPGA的FIR滤波器设计 出了一种基于FPGA芯片的FIR滤波器电路设计流程,该流程能够有效的将各种阶数与系数的FIR滤波器精确映射为使用单个乘法累加器结构的滤波电路,同时能够有效的设计电路的流水线级数,从而满足不同的时序需求。
  3. 所属分类:硬件开发

    • 发布日期:2011-12-24
    • 文件大小:220kb
    • 提供者:a3213211353
  1. 基于FPGA的FIR滤波器设计.rar

  2. 基于FPGA的FIR滤波器设计.rar 从中国电子网下载的,分享给大家。
  3. 所属分类:电信

    • 发布日期:2012-12-04
    • 文件大小:108kb
    • 提供者:ji7423
  1. 基于FPGA的FIR滤波器设计方法的研究

  2. 基于FPGA的FIR滤波器设计方法的研究
  3. 所属分类:嵌入式

    • 发布日期:2013-11-04
    • 文件大小:727kb
    • 提供者:u010465011
  1. 基于FPGA的FIR滤波器的设计

  2. 基于FPGA的FIR滤波器的设计,可以参考参考.
  3. 所属分类:硬件开发

    • 发布日期:2008-10-25
    • 文件大小:436kb
    • 提供者:hyj1985
  1. 基于FPGA的FIR滤波器设计

  2. 本文档详细的介绍了如何通过Altear自带的FIR滤波器的IP核配合MAtlab快速进行数字滤波器的设计
  3. 所属分类:硬件开发

    • 发布日期:2014-11-27
    • 文件大小:1mb
    • 提供者:bryant1110
  1. 基于FPGA的FIR滤波器设计与实现

  2. 文章研究基于 FPGA、采用分布式算法实现 F IR滤波器的原理和方法 ,用 D SP B uilder设计了 一个 4阶 F IR滤波器 ,并用 Q uartusII进行硬件仿真 ,仿真结果表明设计 F IR滤波器的正确性 。 同时使用 IP Co re开发基于 FPGA 的 F IR数字滤波器 ,利用 现有 的 IP Co re在 FPGA器件上实现滤波器设计
  3. 所属分类:电信

    • 发布日期:2015-09-01
    • 文件大小:1mb
    • 提供者:xiaohouye
  1. 基于FPGA的FIR数字滤波器设计与仿真

  2. 基于FPGA的FIR数字滤波器设计与仿真
  3. 所属分类:硬件开发

    • 发布日期:2009-04-02
    • 文件大小:199kb
    • 提供者:qianbo108
  1. 基于FPGA的FIR滤波器设计与仿真

  2. 1 FIR滤波器的结构特点 2 FPGA概述及特点 3 查找表结构的FIR算法 4 设计思路及步骤 5 仿真验证
  3. 所属分类:其它

    • 发布日期:2020-07-18
    • 文件大小:105kb
    • 提供者:weixin_38522253
  1. 基于FPGA的FIR滤波器设计与实现

  2. 采用并行分布式算法和MAC算法给出了FIR滤波器的FPGA实现。以32阶FIR滤波器的设计为例,采用Altera公司Cyclone II系列的EP2C35F672C8 FPGA作为硬件平台,通过Modelsim、Quartus II、MATLAB软件平台对设计进行了联合仿真测试分析及验证。结果显示,该设计达到了指标要求,功能正确,资源占用及处理速度均得到了优化。
  3. 所属分类:其它

    • 发布日期:2020-08-31
    • 文件大小:300kb
    • 提供者:weixin_38675969
  1. 基于FPGA的FIR数字滤波器设计与实现

  2. 要介绍了FIR数字滤波器的结构特点和基本原理,提出基于FPGA和DSP Builder的FIR数字滤波器的基本设计流程和实现方案。在Mat lab/Simulink环境下,采用DSP Builder模块搭建FIR模型,根据FDATool工具对FIR滤波器进行了设计,然后进行系统级仿真和ModelSim功能仿真,其仿真结果表明其数字滤波器的滤波效果良好。通过SignalCompiler把模型...
  3. 所属分类:其它

    • 发布日期:2020-08-30
    • 文件大小:666kb
    • 提供者:weixin_38732425
  1. 基于FPGA的FIR数字滤波器设计方案(一)

  2. 在信息信号处理过程中,数字滤波器是信号处理中使用最广泛的一种方法。通过滤波运算,将一组输入数据序列转变为另一组输出数据序列,从而实现时域或频域中信号属性的改变。常用的数字滤波器可分为有限脉冲响应(FIR)滤波器和无限脉冲响应(IIR)滤波器两种。
  3. 所属分类:其它

    • 发布日期:2020-08-29
    • 文件大小:204kb
    • 提供者:weixin_38567813
  1. 基于FPGA的数字滤波器的设计与实现

  2. 本文采用了一种基于DSP Builder的FPGA设计方法,以一个低通的16阶FIR滤波器的实现为例,通过生成的滤波器顶层模块文件与A/D模块文件设计,在联星科技的NC-EDA-2000C实验箱上验证了利用该方法设计的数字滤波器电路工作正确可靠,能满足设计要求。
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:222kb
    • 提供者:weixin_38730389
  1. 单片机与DSP中的基于FPGA的FIR滤波器的实现

  2. 摘 要: 提出了一种采用现场可编程门阵列器件FPGA并利用窗函数法实现线性FIR数字滤波器硬件电路的方案,并以一个十六阶低通FIR数字滤波器电路的实现为例说明了利用Xilinx公司XC4000系列芯片的设计过程。设计的电路通过软件程序进行了验证和硬件仿真,结果表明电路工作正确可靠,能满足设计要求。 关键词: FPGA FIR数字滤波器 窗函数 全加器 随着微电子技术的发展,采用现场可编程门阵列FPGA进行数字信号处理得到了飞速发展。由于FPGA具有现场可编程的特点,可以实现专用集成电路,因
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:83kb
    • 提供者:weixin_38560502
  1. 单片机与DSP中的基于FPGA的数字滤波器的设计与实现

  2. 在信息信号处理过程中,如对信号的过滤、检测、预测等,都要使用到滤波器,数字滤波器是数字信号处理中使用最广泛的一种方法,常用的数字滤波器有无限长单位脉冲响应(IIR)滤波器和有限长单位脉冲响应(FIR)滤波器两种[1]。对于应用设计者,由于开发速度和效率的要求很高,短期内不可能全面了解数字滤波器相关的优化技术,需要花费很大的精力才能使设计出的滤波器在速度、资源利用、性能上趋于较优。而采用调试好的IP核需要向Altera公司购买。本文采用了一种基于DSP Builder的FPGA设计方法,以一个低通
  3. 所属分类:其它

    • 发布日期:2020-12-06
    • 文件大小:139kb
    • 提供者:weixin_38712279
  1.  一种在FPGA上实现的FIR滤波器的资源优化算法

  2. 在数字滤波器中,FIR滤波器是一种结构简单且总是稳定的滤波器,同时也只有FIR滤波器拥有线性相位的特性。传统的直接型滤波器运算速度过慢,而改进型的DA结构的滤波器需要过高的芯片面积消耗大量的逻辑资源很难达到运算速度以及逻辑资源节约的整体优化。本文提出了一种基于RAG算法的FIR滤波器,与传统的基于DA算法的滤波器结构的滤波器相比,RAG算法简化了FIR滤波器乘法模块的结构,减少了逻辑资源的消耗和硬件实现面积,提高了计算速度。本文设计的16阶FIR滤波器用VerilogHDL进行描述,并综合到Al
  3. 所属分类:其它

« 12 3 4 5 6 7 8 9 10 »