您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 基于FPGA的IRIG-B码编码器的设计

  2. 文章介绍了使用一片EPM7812复杂可编程逻辑阵列芯片(CPLD),来实现对IRIG-B码的解码、周期信号输出、实时时间显示以及串行异步通信。在一个芯片的基础上,可以实现以往 一个机箱的主要功能。与传统的方法相比,具有性能好、体积小、成本低,维修更换方便的优点。
  3. 所属分类:嵌入式

    • 发布日期:2010-05-12
    • 文件大小:33792
    • 提供者:zhuminchange
  1. 基于FPGA的IRIG-B编码器的设计

  2. 利用FPGA和M12T授时型GPS内核构成的IRIG-B编码模块采用M12T的100 pps信号触发IRIG-B编码器,使得编码输出的每个码元上升沿均与GPS模块严格一致,每个码元间隔严格相等,而且每个码元的上升沿均可作为同步参考点。利用FPGA的并发处理能力,使得系统实时性好。本文介绍的基于查找表的B码编码方法和通过查找表的数字调制方法具有占用资源小,设计简单,调制输出高次谐波小,信号边沿稳定等特点。
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:254976
    • 提供者:weixin_38545332
  1. 基于FPGA的IRIG-B编码器实现

  2. 我国靶场测量、工业控制、电力系统测量与保护、计算、通信、气象等测试设备均采用国际标准IRIG-B格式的时间码(简称B码)作为时间同步标准。B码是一种串行的时间格式.分为直流码(DC码)和交流码(AC码)两种,其格式和码元定时在文献中有详细描述。本文介绍一种基于FPGA并执行IRIG-B标准的AC/DC编码技术,与基于MCU或者DSP和数字逻辑电路实现的编码方法相比,该技术可以大大降低系统的设计难度,降低成本,提高B码的精确性和系统灵活性。
  3. 所属分类:其它

    • 发布日期:2020-10-24
    • 文件大小:394240
    • 提供者:weixin_38569219
  1. EDA/PLD中的基于FPGA的IRIG-B编码器的设计

  2. 我国靶场测量、工业控制、电力系统测量与保护、计算、通信、气象等测试设备均采用国际标准IRIG-B格式的时间码(简称B码)作为时间同步标准。B码是一种串行的时间格式,分为直流码(DC码)和交流码(AC码)两种,其格式和码元定时在文献[1]中有详细描述。本文介绍一种基于FPGA并执行IRIG-B标准的AC/DC编码技术,与基于MCU或者DSP和数字逻辑电路实现的编码方法相比,该技术可以大大降低系统的设计难度,降低成本,提高B码的精确性和系统灵活性。   在此,组合GPS引擎和FPGA,得到B码的编
  3. 所属分类:其它

    • 发布日期:2020-11-07
    • 文件大小:303104
    • 提供者:weixin_38688969
  1. 基于FPGA的IRIG-B编码器的设计

  2. 我国靶场测量、工业控制、电力系统测量与保护、计算、通信、气象等测试设备均采用国际标准IRIG-B格式的时间码(简称B码)作为时间同步标准。B码是一种串行的时间格式,分为直流码(DC码)和交流码(AC码)两种,其格式和码元定时在文献[1]中有详细描述。本文介绍一种基于FPGA并执行IRIG-B标准的AC/DC编码技术,与基于MCU或者DSP和数字逻辑电路实现的编码方法相比,该技术可以大大降低系统的设计难度,降低成本,提高B码的性和系统灵活性。   在此,组合GPS引擎和FPGA,得到B码的编码输
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:400384
    • 提供者:weixin_38689922