您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 基于FPGA的LVDS高速差分板间接口应用

  2. 基于FPGA的LVDS高速差分板间接口应用
  3. 所属分类:硬件开发

    • 发布日期:2009-10-29
    • 文件大小:660kb
    • 提供者:linjincheng
  1. Camera Link协议和FPGA的数字图像信号源设计

  2. 介绍一种基于Camera Link协议和FPGA设计数字图像信号源的方法。该设计将图像数据和接口信号转换成与C枷era Link协议相匹配的低压差分信号(LVDS)进行传输。提高了信号的传输距离和精度,为图像数据采集装置的 测试提供了可靠的信号源。阐述了图像信号源的设计思想与电路结构,最后简述了在实际中的应用。该信号源已经成 功应用于某弹栽地面测试系统中。
  3. 所属分类:硬件开发

    • 发布日期:2012-10-24
    • 文件大小:267kb
    • 提供者:wanda216
  1. CameraLink协议和FPGA的数字图像信号源设计

  2. 介绍一种基于 Camera Link 协议和 FPGA 设计数字图像信号源的方法。 该设计将图像数据和接口信号转换成与 Camera Link 协议相匹配的低压差分信号( LVDS) 进行传输。 提高了信号的传输距离和精度, 为图像数据采集装置的 测试提供了可靠的信号源。 阐述了图像信号源的设计思想与电路结构, 最后简述了在实际中的应用。 该信号源已经成 功应用于某弹载地面测试系统中。
  3. 所属分类:硬件开发

    • 发布日期:2018-01-07
    • 文件大小:89kb
    • 提供者:drjiachen
  1. 加扰 论文 .rar

  2. 8b_10b架构SerDes芯片的设计与实现_王伟涛.caj 100G以太网自同步并行扰码算法实现_张立鹏.pdf 采用并行8b_10b编码的JESD204B接口发送端电路设计_李长庆.pdf 含错扰码序列的快速恢复_伍文君.pdf 基于8B_10B编解码2.5Gp_省略_高速SerDes电路关键技术研究_林美东.caj 基于8b_10b编码技术的SerDes接口电路设计_李永乾.caj 基于构造代价函数求解的自同步扰码盲识别方法_韩树楠.pdf 基于空域对称加扰和安全极化编码的无协商密钥生成方
  3. 所属分类:教育

    • 发布日期:2020-04-20
    • 文件大小:48mb
    • 提供者:weixin_44035342
  1. FPGA自学笔记——设计与验证VIP版.pdf

  2. 开始有计划写这本书的时候, Altera 还叫 Altera, 还没有加入 Intel 的大家庭, Xilinx 的 ZYNQ 也才刚刚开始有人探索, Altera 大学计划第一次将亚洲创新大赛由传统的 SOPC 大赛 换成了 SOC 大赛,软核变硬核,性能翻几番。 那个时候,能出一本认认真真讲 FPGA 设计的 书, 会得到非常高的评价。 而我,则由于工作变动, 中间拖沓了半年,当半年后再来准备动 笔时,才恍然领悟到, Altera 即将成为 Intel 的可编程事业部, 基于嵌入式硬核的 S
  3. 所属分类:硬件开发

    • 发布日期:2019-09-03
    • 文件大小:16mb
    • 提供者:qq_30307853
  1. Verilog 代码编写

  2. 数字IC培训课程体系 课程 内容 课时(每课时两节课) 第一阶段,语言及工具基础。 Verilog/VHDL 复习基本编程语言,熟练掌握基本模块的RTL设计流程。 2课时 ISE/vivado 工具的使用, coregenerator、DCM等功能使用,top文件编写,基本的综合、布局布线、约束、错误排查,bit文件生成/下载。 3课时 Modsim/VCS 仿真工具基本功能介绍,仿真程序编写,仿真时序分析 2课时 Synplify/DC 熟悉基本综合工具使用,讲解FPGA与ASIC的区别(cl
  3. 所属分类:硬件开发

    • 发布日期:2019-09-01
    • 文件大小:195kb
    • 提供者:drjiachen
  1. LATTICE开发板原理图测试代码软件使用以及中文资料2.pdf

  2. [原创] LATTICE开发板原理图测试代码软件使用以及中文资料 [复制链接]器件的主要特性 非易失,无限次重构 瞬时上电,数微秒 单片,无外部配置存储器 很高的设计安全性,不能戳取位流 用数毫秒重构基于SRM的逻辑 通过系统配置和JTAG口对SRM和非易失存储器编程 支持非易失存储跽的后台编程 睡眠模式 静态电流减小100倍 TransFR重构 系统正常工作时,可进行现场更新逻辑 大量I/0 -256到2280查找表 73到271个I/(0,有多种封装选择 支持密度迂移 无铅的、符合ROHS标
  3. 所属分类:专业指导

    • 发布日期:2019-08-31
    • 文件大小:446kb
    • 提供者:drjiachen
  1. 基于ARM和FPGA的高扩展性超声检测模块设计与实现

  2. 绍了一种以ARM和FPGA联合作为中央控制处理单元的4路超声探伤模块。给出了其整体结构方案,阐述了以4路超声模拟信号为一组的多路超声探伤模块硬件扩展的设计思路和实现方案,讨论了FPGA对高速LVDS数据的采集、处理、时序同步功能的实现,ARM与FPGA之间总线接口的实现,ARM嵌入式系统功能以及网络通信功能的实现。实际应用表明,该功能模块能达到预期的设计要求,并能方便地实现硬件扩展。
  3. 所属分类:其它

    • 发布日期:2020-08-31
    • 文件大小:249kb
    • 提供者:weixin_38729221
  1. 基于FPGA的通用网络下载器硬件设计

  2. 网络下载器作为航天计算机地面检测系统的重要组成部分,发挥着重要的作用。文中主要介绍了网络下栽器的总体设计思路,给出了硬件模块的设计原理图。并在PCB设计中,对于LVDS接口、高速总线以及叠层的设计中给出了应用参考,保证了系统硬件的可靠性,且在实际应用中取得了稳定的性能表现。
  3. 所属分类:其它

    • 发布日期:2020-08-30
    • 文件大小:284kb
    • 提供者:weixin_38659248
  1. 基于FPGA的视频信号发生器设计

  2. 目前数字相机逐步取代模拟相机应用在光电测量设备中,因此图像处理器也逐渐转化为接收数字视频的接口,对数字图像处理器检测的信号发生器的研制也变得十分迫切。本文介绍了一种基于FPGA的两种数字视频格式输出的视频发生器,它可以产生LVDS制式的数字视频信号和CamerLink制式的数字视频信号,而且可以通过串口对产生的视频中的目标大小、运动速度、灰度及背景灰度进行实时更改。它满足了对数字视频输入的图像处理平台的检测,具有一定应用前景。
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:146kb
    • 提供者:weixin_38606639
  1. EDA/PLD中的基于FPGA的LVDS接口应用

  2. 摘要 介绍了LVDS技术的原理,对LVDS接口在高速数据传输系统中的应用做了简要的分析,着重介绍了基于FPGA的LVDS_TX模块的应用,并通过其在DAC系统中的应用实验进一步说明了LVDS接口的优点。   介绍了基于FPGA的LVDS模块的应用,实现了将数据通过FPGA(Ahera StratixII EP2S90)的LVDS发送模块的传输,以640 Mbit·s-1数据率送至DAC电路。   1 LVDS技术简介   LVDS,即Low-Voltage Differential Sig
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:807kb
    • 提供者:weixin_38751014
  1. 基于ARM和FPGA的高扩展性超声检测模块设计与实现

  2. 介绍了一种以ARM和FPGA联合作为中央控制处理单元的4路超声探伤模块。给出了其整体结构方案,阐述了以4路超声模拟信号为一组的多路超声探伤模块硬件扩展的设计思路和实现方案,讨论了FPGA对高速LVDS数据的采集、处理、时序同步功能的实现,ARM与FPGA之间总线接口的实现,ARM嵌入式系统功能以及网络通信功能的实现。实际应用表明,该功能模块能达到预期的设计要求,并能方便地实现硬件扩展。
  3. 所属分类:其它

    • 发布日期:2020-10-18
    • 文件大小:253kb
    • 提供者:weixin_38652058
  1. 基于DSP+FPGA的高速数据处理与存储系统设计

  2. 针对信号处理数据量大、实时性要求高的特点,从实际应用出发,设计了以双DSP+FPGA为核心的并行信号处理模块。为了满足不同的信号处理任务需求,FPGA可以灵活地选择与不同的DSP组成不同的信号处理结构,同时为满足大数据存储要求设计了可方便网络控制的数据存储模块。模块之间可以通过自定义LVDS接口实现互联,组成一个系统。
  3. 所属分类:其它

    • 发布日期:2020-10-17
    • 文件大小:473kb
    • 提供者:weixin_38673738
  1. Xilinx推出为开发DTV方案而优化的可编程平台

  2. Xilinx 推出首款为开发最先进数字电视 (DTV) 解决方案而优化的可编程平台。该款赛灵思消费DTV目标设计平台基于低成本、低功耗Xilinx? Spartan?-6现场可编程逻辑门阵列(FPGA)系列,可加速各种先进视频算法的开发,并支持最新的视频接口标准,包括DisplayPort、V-by-One?HS、HDMI以及LVDS等。   DTV厂商现在可将具备高分辨率的影像画质和具备更多差异化功能的消费数字显示器产品以更快的速度推向市场。利用为DTV应用而量身打造的整合式硬件与软件平台,
  3. 所属分类:其它

    • 发布日期:2020-11-08
    • 文件大小:69kb
    • 提供者:weixin_38690522
  1. 嵌入式系统/ARM技术中的基于FPGA的总线型LVDS通信系统设计

  2. 摘要:总线型低压差分信号(BLVDS)是一种性能优良的物理层接口标准。本文介绍一种基于总线型LVDS的通信系统方案,以及利用FPGA芯片实现系统核心模块的设计方法。该方案可广泛使用在高速通信领域,具有较高的应用价值。     关键词:BLVDS FPGA 串化 解串 高速通信 低压差分信号LVDS(Low Voltage Differential Signal)是由ANSI/TIA/EIA-644-1995定义的用于高速数据传输的物理层接口标准。它具有超高速(1.4Gb/s)、低功耗及低电
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:204kb
    • 提供者:weixin_38706782
  1. 基于FPGA的LVDS接口应用

  2. 摘要 介绍了LVDS技术的原理,对LVDS接口在高速数据传输系统中的应用做了简要的分析,着重介绍了基于FPGA的LVDS_TX模块的应用,并通过其在DAC系统中的应用实验进一步说明了LVDS接口的优点。   介绍了基于FPGA的LVDS模块的应用,实现了将数据通过FPGA(Ahera StratixII EP2S90)的LVDS发送模块的传输,以640 Mbit·s-1数据率送至DAC电路。   1 LVDS技术简介   LVDS,即Low-Voltage Differential Sig
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:964kb
    • 提供者:weixin_38655284