您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 基于FPGA的1553B总线RT终端IP核设计

  2. 随着MIL-STD-1553B总线在航天和军工领域日益广泛应用,对其灵活性、可扩展性,低成本和小型化提出了更加苛刻的要求,传统的专用协议芯片实现方案已经不能完全满足需求.从新需求的角度出发,提出了一种以低成本FPGA为平台的1553B总线RT终端IP核方案,以片内逻辑实现1553B的全部RT终端协议.详细介绍了基于FPGA的1553B总线RT终端IP核硬件总体设计方案,IP核设计方法以及基于FPGA的1553B总线RT终端IP核的特性分析等.应用表明该终端节约了1553B总线的成本、降低功耗,提
  3. 所属分类:其它

    • 发布日期:2020-05-05
    • 文件大小:937kb
    • 提供者:weixin_38693657
  1. 基于IP核的PCI接口FPGA设计实现

  2. 采用IP核的设计方法,将外设组件互连标准(PCI)总线接口与具体功能应用集成在一个FPGA上芯片, 提高了系统的集成度。在对PCI IP核进行概述的基础上,介绍了IP核的设计方法,实现了PCI总线接口,并设计DMA 控制器解决了接口和主机间的数据传输瓶颈问题,最后说明了驱动程序的设计方法。通过在PCI机箱的实验测试,设计在功能和时序上均符合PCI技术规范,而且硬件工作稳定可靠,达到预期目标。
  3. 所属分类:其它

    • 发布日期:2020-07-31
    • 文件大小:98kb
    • 提供者:weixin_38705762
  1. AES算法的快速硬件设计与实现

  2. 基于FPGA并采用流水线技术和优化设计,提出了一种更高效的AES算法IP核的硬件设计方法。在使用较低时钟频率的情况下,可以获得更大的数据吞吐量和更快的传输速度。
  3. 所属分类:其它

    • 发布日期:2020-07-27
    • 文件大小:100kb
    • 提供者:weixin_38556205
  1. 基于FPGA的液晶显示驱动IP核的实现

  2. 基于FPGA ,研究了液晶显示驱动方法,参照TFT-LCD CJM10C11的逻辑和时序要求设计了32×32可变宽度像素点的液晶显示驱动电路,用硬件描述语言VHDL 编制了用于液晶显示驱动的IP 核,该IP 核用来实现可变显示坐标、可变像素宽度和可变灰度等级的液晶显示。
  3. 所属分类:其它

    • 发布日期:2020-08-05
    • 文件大小:113kb
    • 提供者:weixin_38682279
  1. 基于System Generator的Rife算法的FPGA

  2. 在FPGA平台上应用System Generator工具实现了高精度频率估计Rife算法。不同于传统的基于HDL代码和IP核的设计方法,采用System Generator工具可以使复杂算法在FPGA中更快、更准确地实现。给出了Rife算法的描述和实现结构框图,并在System Generator和ISE环境中进行了仿真,验证了设计的正确性。
  3. 所属分类:其它

    • 发布日期:2020-08-31
    • 文件大小:301kb
    • 提供者:weixin_38595243
  1. 基于Xilinx FPGA IP核的FFT算法的设计与实现

  2. 本文介绍了一种基于Xilinx IP核的FFT算法的设计与实现方法。在分析FFT算法模块图的基础上,以Xilinx Spartan-3A DSP系列FPGA为平台,通过调用FFT IP核,验证FFT算法在中低端FPGA中的可行性和可靠性。
  3. 所属分类:其它

    • 发布日期:2020-08-31
    • 文件大小:150kb
    • 提供者:weixin_38693192
  1. 基于IP核的FPGA 设计方法

  2. 随着集成电路制造技术迅速向亚微米发展, 产生了系统级集成的新概念, 为缩短系统级芯片的设计时间, 重复利用已有的设计, 核基设计方法被广泛采用。本文介绍了核的分类及核基FPGA 的设计流程, 讨论了软核的设计思路和使用特点, 并给出了设计实例。
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:265kb
    • 提供者:weixin_38540782
  1. ARINC429总线IP核设计及应用探讨

  2. 摘要: 介绍一种基于EDA技术实现ARINC429总线IP核的设计方法,并给出了在FPGA上的实现结果,以及该IP核在以PCI总线为主机接口的测试系统中的应用。与传统专用芯片相比,该IP核增加了单次或循环发送功能、深度触发主机中断接收,并可实现接收发送通道的多路扩展。经测试及实际应用证明该IP核功能设计高效合理,工作稳定可靠。   ARINC429总线协议是美国航空电子工程委员会(Airlines Engineering Committee)于1977年7月提出的,并于同年同月发表并获得批准使用
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:205kb
    • 提供者:weixin_38724349
  1. 线性调频信号基于FPGA IP核的脉冲压缩设计

  2. 为实现线性调频信号的数字脉冲压缩,设计一个FPGA硬件平台,并着重提出一种基于FPGA IP核的脉冲压缩设计方法。针对脉冲压缩进行了理论分析和Matlab仿真,设计完成后对系统软、硬件进行了全面测试,并根据实测数据对脉冲压缩结果进行了分析。结果表明,该系统可实现1 024点的脉冲压缩功能,主副瓣比、主瓣宽度等指标与理论仿真结果一致。该方法的参数设置灵活,可以简化软件设计,缩短研发周期。
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:325kb
    • 提供者:weixin_38631182
  1. 基于FPGA IP核的线性调频信号脉冲压缩

  2. 本文主要介绍了一种利用FPGA IP核设计线性调频信号脉冲压缩的方法,通过各种仿真与实际测试表明脉冲压缩结果正确。这种基于IP核的模块化设计方法非常灵活,参数的设置和修改方便,大大缩减了设计的开发周期。需要注意的是,虽然IP核的内部结构和实现功能已经固定,但设计时也要结合算法原理和IP核的自身特点综合考虑,对参数进行合理设置,以便获得硬件资源和运算速度的最优化。
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:372kb
    • 提供者:weixin_38560768
  1. 高速USB IP核的设计与开发

  2. 1 引言   USB设备的开发可分两种:直接利用USB控制器芯片和设计基于FPGA的USB IP核。前者无需清楚USB的协议原理,所需的开发工具也相对简单,但由于芯片的价格较高而影响性价比。第二种基于FPGA开发的USB IP核产品完全具备自主产权,并且产品设计周期短、上市时间快、风险低、投入少,它属于IP复用技术。IP核复用是现代SOPC设计方法中最核心的概念和关键技术。这种硬件开发方法由于其IP核的可移植性、可重用性、高的性价比以及易于扩展等方面的特性越来越成为当今硬件设计开发的主流。文中
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:67kb
    • 提供者:weixin_38694023
  1. 基于IP核的数选式浮点矩阵相乘设计

  2. 本文根据数选式矩阵运算特点,结合低阶矩阵运算IP核,采用将IP核嵌入到数选矩阵中,同时添加浮点加法运算的方法,实现浮点矩阵相乘。在节省资源消耗的同时提升了系统性能,并将改进的浮点矩阵运算在FPGA中实现。仿真结果表明该设计可行,具有一定的实际意义和应用前景。
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:308kb
    • 提供者:weixin_38590541
  1. 基于Xilinx FPGA IP核的FFT算法的设计与实现

  2. 摘要本文介绍了一种基于XilinxIP核的FFT算法的设计与实现方法。在分析FFT算法模块图的基础上,以XilinxSpartan-3ADSP系列FPGA为平台,通过调用FFTIP核,验证FFT算法在中低端FPGA中的可行性和可靠性。1FFT算
  3. 所属分类:其它

    • 发布日期:2020-10-18
    • 文件大小:150kb
    • 提供者:weixin_38610657
  1. 基于IP核的PCI总线接口设计与实现

  2. 一种在计算机工业测控系统中应用FPGA和软IP核实现PCI总线接口的方法。重点介绍了本地总线读写状态机的设计,3.3V FPGA兼容PCI2.2、5V规范的电气设计及其时序和布线问题,并给出了使用嵌入式逻辑分析仪实际捕获的信号时序。实验证明,该结构的PCI接口测控系统工作稳定可靠。
  3. 所属分类:其它

    • 发布日期:2020-10-26
    • 文件大小:106kb
    • 提供者:weixin_38562026
  1. 基于Altera ASI IP核的ASI 发送卡实现

  2. 摘要:本文提出了一种基于Altera 公司的ASI IP核来代替Cypress公司的CY7B923实现ASI信号的发送,详细阐述了ASI IP 核的实现。使用 FPGA 编程实现 ASI 接口转换与发送功能,具有更大的灵活性,且接口复合 DVB-ASI 接口规范。文中介绍了 ASI 的特点与构成,并详细阐述了使用 FPGA 实现 ASI 高速接口的硬件实现方法,最后给出了相应的测试实验。接口符合ASI接口规范,实现了高达270Mbit/s的数据传输。   1.ASI 接口的应用意义   随着
  3. 所属分类:其它

    • 发布日期:2020-11-09
    • 文件大小:184kb
    • 提供者:weixin_38723461
  1. EDA/PLD中的基于IP核的FPGA 设计方法

  2. 几年前设计专用集成电路(ASIC) 还是少数集成电路设计工程师的事, 随着硅的集成度不断提高,百万门的ASIC 已不难实现, 系统制造公司的设计人员正越来越多地采用ASIC 技术集成系统级功能(System L evel In tegrete - SL I) , 或称片上系统(System on a ch ip ) , 但ASIC 设计能力跟不上制造能力的矛盾也日益突出。现在设计人员已不必全部用逻辑门去设计ASIC, 类似于用集成电路( IC) 芯片在印制板上的设计,ASIC 设计人员可以应用等
  3. 所属分类:其它

    • 发布日期:2020-12-08
    • 文件大小:102kb
    • 提供者:weixin_38697808
  1. 通信与网络中的Nios SoC系统中的BCH编解码IP核的设计

  2. 引 言   循环码是最重要的一类线性分组纠错码,而BCH码又是目前发现的性能很好且应用广泛的循环码,它具有严格的代数理论,对它的理论研究也非常透彻。BCH码的实现途径有软件和硬件两种。软件实现方法灵活性强且较易实现,但硬件实现方法的工作速度快,在高数据速率和长帧应用场合时具有优势。FPGA(现场可编程门阵列)为DSP算法的硬件实现提供了很好的平台,但如果单独使用一片FPGA实现BCH编解码,对成本、功耗和交互速度都不利。最新的SoC(片上系统)设计方法可以很好地解决这个问题。   本文基于
  3. 所属分类:其它

    • 发布日期:2020-12-07
    • 文件大小:173kb
    • 提供者:weixin_38723691
  1. 基于IP核的FPGA设计方法

  2. 前 言   几年前设计专用集成电路(ASIC) 还是少数集成电路设计工程师的事, 随着硅的集成度不断提高,百万门的ASIC 已不难实现, 系统制造公司的设计人员正越来越多地采用ASIC 技术集成系统级功能(System L evel In tegrete - SL I) , 或称片上系统(System on a ch ip ) , 但ASIC 设计能力跟不上制造能力的矛盾也日益突出。现在设计人员已不必全部用逻辑门去设计ASIC, 类似于用集成电路( IC) 芯片在印制板上的设计,ASIC 设计
  3. 所属分类:其它

    • 发布日期:2020-12-07
    • 文件大小:218kb
    • 提供者:weixin_38628926
  1. 基于FPGA的液晶显示驱动IP核的实现

  2. 摘 要:基于FPGA ,研究了液晶显示驱动方法,参照TFT-LCD CJM10C11的逻辑和时序要求设计了32×32可变宽度像素点的液晶显示驱动电路,用硬件描述语言VHDL 编制了用于液晶显示驱动的IP 核,该IP 核用来实现可变显示坐标、可变像素宽度和可变灰度等级的液晶显示。经实验确认,该IP核占用1K30 中的458个LE ,在1K30-3芯片中,最高时钟频率为25.71 MHz ,能够完成液晶显示时序及控制方面的要求且控制灵活;能驱动大部分的TFT-LCD ,通用性好;在外扩SRAM或SD
  3. 所属分类:其它

    • 发布日期:2020-12-07
    • 文件大小:156kb
    • 提供者:weixin_38658085
  1. 高速USB IP核的设计与开发

  2. 1 引言   USB设备的开发可分两种:直接利用USB控制器芯片和设计基于FPGA的USB IP核。前者无需清楚USB的协议原理,所需的开发工具也相对简单,但由于芯片的价格较高而影响性价比。第二种基于FPGA开发的USB IP核产品完全具备自主产权,并且产品设计周期短、上市时间快、风险低、投入少,它属于IP复用技术。IP核复用是现代SOPC设计方法中的概念和关键技术。这种硬件开发方法由于其IP核的可移植性、可重用性、高的性价比以及易于扩展等方面的特性越来越成为当今硬件设计开发的主流。文中也采用
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:73kb
    • 提供者:weixin_38572115
« 12 3 4 5 6 »