您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 基于FPGA的高效FIR滤波器的设计与实现

  2. 摘要:该文在介绍有限冲激响应(FIR)数字滤波器理论及常见实现方法的基础上,提出了一种基于FPGA的高效实现方案。该方案采用对称结构、加法和移位代替乘法运算、优化的CSD编码、流水线和级联技术等方面对传统的设计方法进行了改进,并借助FPGA滤波器芯片和Quartus II软件、Matlab软件对该方案进行了仿真验证。仿真实验结果表明:此种FIR滤波器的实现方法运算速度快、实时性好、节省硬件资源,其性能优于传统的FIR滤波器设计方法。
  3. 所属分类:硬件开发

    • 发布日期:2009-05-29
    • 文件大小:110kb
    • 提供者:houxinqiang88
  1. EDA/SOPC 技术实验讲义

  2. 第一章 EDA_VHDL 实验/设计与电子设计竞赛 4 1-1、 应用QuartusII 完成基本组合电路设计 5 1-2. 应用QuartusII 完成基本时序电路的设计 6 1-3. 设计含异步清0 和同步时钟使能的加法计数器 7 1-4. 7 段数码显示译码器设计 8 1-5. 8 位数码扫描显示电路设计 9 1-6. 数控分频器的设计 10 1-7. 32 位并进/并出移位寄存器设计 10 1-8. 在QuartusII 中用原理图输入法设计8 位全加器 11 1-9. 在Quartu
  3. 所属分类:硬件开发

    • 发布日期:2012-04-18
    • 文件大小:3mb
    • 提供者:xiaosong89
  1. 基于Matlab的FIR滤波器的优化设计方法

  2. 通过实例介绍了基于Matlab的FIR滤波器的优化设计方法。3种结果比较发现,在同样阶数下,优化设计可以获得最佳的频率特性和衰耗特性。数字滤波在数字信号处理中,占有重要的地位。数字滤波包括FIR和IIR两种滤波方式,其中FIR滤波具有很多优点,可以在幅度特性随意设计的同时,保证精确、严格的线性相位,滤波稳定,不会出现递归型结构中的极限振荡等不稳定现象,且误差较小,可采用FFT算法实现,因此运算效率高。设计FIR滤波器常用的方法有窗函数法与频率抽样法,但是这两种方法均不易精确控制通带与阻带的边界频
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:94kb
    • 提供者:weixin_38535221
  1. 基于优化DA算法滤波器的设计及其FPGA实现

  2. 由于传统MAC方法在设计数字滤波器时频繁使用乘法器,导致整个系统运行速率下降,而一般DA算法在设计高阶滤波器时存在查找表规模过大以至于难以实现的问题。提出一种优化的DA算法来克服这一缺陷,为此设计了一个18阶的线性相位结构的FIR低通滤波器,并用Verilog HDL语言在FPGA上实现,在第三方仿真平台Modelsim工具上仿真。仿真结果与MATLAB计算的理论值进行对比,验证了此优化算法的正确性。
  3. 所属分类:其它

    • 发布日期:2020-10-17
    • 文件大小:328kb
    • 提供者:weixin_38562079
  1. 基于RAG-n算法的低成本FIR滤波器实现

  2. 基于FIR数字滤波器多常数乘法的图表示法,利用MATLAB对RAG-n算法进行了实现。通过仿真该算法在大多数情况下都可以高效地解决加法器优化问题,有效降低了FIR滤波器常系数乘法的复杂度。在FPGA上用Verilog HDL语言对优化实例进行了实现,其综合结果表明,该方法可以有效减少逻辑单元的消耗,适用于低成本数字系统设计。
  3. 所属分类:其它

    • 发布日期:2020-10-16
    • 文件大小:277kb
    • 提供者:weixin_38669091
  1. 单片机与DSP中的电力系统数字滤波器优化设计与算法实现

  2. 摘要:本文分别用凯塞窗函数法和切比雪夫最佳逼近法,在MATLAB环境下实现了面向电力系统应用的FIR数字低通滤波器的设计和仿真,得出基于切比雪夫最佳逼近法设计的数字低通滤波器最为理想,之后讨论了滤波器阶次和权向量对纹波的影响。最后介绍了基于DSP器件设计数字滤波器的算法实现和部分程序代码。   1、概述   在数字滤波器家族中,FIR 滤波器与IIR 滤波器相比,由于具有严格的线性相位和因果稳定性等一系列优点,因而得到了广泛应用。可以用窗函数法、频率取样法和切比雪夫逼近法等方法设计FIR 数
  3. 所属分类:其它

    • 发布日期:2020-11-11
    • 文件大小:250kb
    • 提供者:weixin_38526823
  1. 一种基于MATLAB及FPGA的FIR低通滤波器的设计与实现

  2. 充分利用有限冲击响应数字滤波器(Finite Impulse Response digital filter ,FIR)系数的对称特性,借助于MATLAB语言和现场可编程门阵列(FPGA)实现了一种高效的低通滤波器。设计过程中通过简化的VHDL语言编写程序,实现了加减乘法运算,使用优化的CSD编码技术缩短了乘法器的运算时间,采用FPGA滤波器芯片和QuartusⅡ软件搭建仿真电路、用Matlab软件进行理论验证。实验结果基本符合理论值,验证了此种滤波器的实现方法简单,计算速度快,节省硬件资源,抗
  3. 所属分类:其它