您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. Verilog_HDL教程

  2. 第1章 EDA技术综述 1 本章内容简介 1 1.1 引言 1 1.2 EDA技术及其发展 2 1.3 设计方法与设计技术 3 1.3.1 Top-down设计 3 1.3.2 Bottom-up设计 5 1.3.3 IP复用技术与SOC 5 1.4 EDA设计的实现 6 1.5 硬件描述语言 7 思考与练习 9 第2章 EDA设计软件与设计流程 10 本章内容简介 10 2.1 EDA软件工具概述 10 2.1.1 集成的CPLD/FPGA开发工具 10 2.1.2 输入工具(Design
  3. 所属分类:嵌入式

    • 发布日期:2009-12-21
    • 文件大小:4mb
    • 提供者:yanlihui13579
  1. Verilog_HDL经典教程实用手册

  2. 第1章 EDA技术综述 1 本章内容简介 1 1.1 引言 1 1.2 EDA技术及其发展 2 1.3 设计方法与设计技术 3 1.3.1 Top-down设计 3 1.3.2 Bottom-up设计 5 1.3.3 IP复用技术与SOC 5 1.4 EDA设计的实现 6 1.5 硬件描述语言 7 思考与练习 9 第2章 EDA设计软件与设计流程 10 本章内容简介 10 2.1 EDA软件工具概述 10 2.1.1 集成的CPLD/FPGA开发工具 10 2.1.2 输入工具(Design
  3. 所属分类:嵌入式

    • 发布日期:2011-06-02
    • 文件大小:4mb
    • 提供者:heirfr
  1. Verilog_HDL教程.pdf

  2. 第1章 EDA技术综述 1 本章内容简介 1 1.1 引言 1 1.2 EDA技术及其发展 2 1.3 设计方法与设计技术 3 1.3.1 Top-down设计 3 1.3.2 Bottom-up设计 5 1.3.3 IP复用技术与SOC 5 1.4 EDA设计的实现 6 1.5 硬件描述语言 7 思考与练习 9 第2章 EDA设计软件与设计流程 10 本章内容简介 10 2.1 EDA软件工具概述 10 2.1.1 集成的CPLD/FPGA开发工具 10 2.1.2 输入工具(Design
  3. 所属分类:嵌入式

    • 发布日期:2012-03-12
    • 文件大小:4mb
    • 提供者:lzj1987
  1. 基于Verilog的顺序状态逻辑FSM设计与仿真

  2. 硬件描述语言Verilog为数字系统设计人员提供了一种在广泛抽象层次上描述数字系统的方式,同时,为计算机辅助设计工具在工程设计中的应用提供了方法。
  3. 所属分类:其它

    • 发布日期:2020-08-08
    • 文件大小:94kb
    • 提供者:weixin_38700430
  1. 基于Verilog的顺序状态逻辑FSM的设计与仿真

  2. 以顺序状态逻辑有限状态机的设计为例,简要介绍了用Verilog语言进行集成电路设计的一般过程,并在ModelSim和DC环境下成功地进行了仿真和综合。
  3. 所属分类:其它

    • 发布日期:2020-10-26
    • 文件大小:311kb
    • 提供者:weixin_38646659
  1. 基于Verilog的顺序状态逻辑FSM的设计与仿真

  2. 基于Verilog的顺序状态逻辑FSM的设计与仿真 长沙国防科技大学计算机学院 成运 湖南娄底学院计算机系(417000) 长沙国防科技大学计算机学院(410073) 张波云 硬件描述语言Verilog为数字系统设计人员提供了一种在广泛抽象层次上描述数
  3. 所属分类:其它

    • 发布日期:2020-12-09
    • 文件大小:88kb
    • 提供者:weixin_38668754