点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - 基本逻辑单元
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
手机设计的基本原理(一)
ETACS、GSM蜂窝手机是一个工作在双工状态下的收发信机。一部移动电话包括无线接收机(Receiver)、发射机(Transmitter)、控制模块(Controller)及人机界面部分(Interface)和电源(Power Supply)。 数字手机从电路可分为,射频与逻辑音频电路两大部分。其中射频电路包含从天线到接收机的解调输出,与发射的I/Q调制到功率放大器输出的电路;逻辑音频包含从接收解调到,接收音频输出、发射话音拾取(送话器电路)到发射I/Q调制器及逻辑电路部分的中央处理单元、数
所属分类:
专业指导
发布日期:2009-04-29
文件大小:313kb
提供者:
xjl0851
FPGA与CPLD比较和介绍
FPGA由6部分组成,分别为可编程输入/输出单元、基本可编程逻辑单元、嵌入式块RAM、丰富的布线资源、底层嵌入功能单元和内嵌专用硬核等。 CPLD主要由可编程I/O单元、基本逻辑单元、布线池和其他辅助功能模块构成。
所属分类:
硬件开发
发布日期:2009-08-31
文件大小:8kb
提供者:
hbdev
触发器逻辑功能,有用
触发器是一种具有记忆功能的二进制信息存储器件,是构成各种时序电路的最基本逻辑单元。触发器的输出端通常标志为Q,多数集成触发器还有反相输出端
所属分类:
专业指导
发布日期:2009-10-07
文件大小:348kb
提供者:
oldsixfifa
8051算术逻辑运算单元设计
随着超大规模集成电路技术的发展,芯片规模己从万门集成发展到现在的百万门、千万门集成;设计周期从以前的18个月缩短到目前的6个月甚至更短,因此IC设计的复杂度大大上升,设计的任务变得更加艰巨。同时IC制造的特征尺寸己达到0.1微米,芯片集成度已至G规模,可以将整个系统集成到一个芯片,因此今天的IC正向SOC的方向转变[1]。另外,IC的更新换代加快,设计升级的周期缩短,以前的单元库远远不能满足复杂电路对设计的要求,IC设计的开发已成为集成芯片市场扩大的“瓶颈”。在这种IC的几何尺寸变得越来越小、
所属分类:
嵌入式
发布日期:2010-02-20
文件大小:636kb
提供者:
sunxiaocuimiaotingju
山东大学数字电子技术试题(A卷)
11%) (1)、(110.101)2=( )10,(12.7)10=( )2 (2)、构成组合逻辑电路的基本逻辑单元电路是( ),构成时序逻辑电路的基本逻辑单元电路是( )。 (3)、TTL反相器的电压传输特性曲线中,转折区中点对应的输入电压称为( )电压。 (4)、当七段显示译码器的输出为高电平有效时,应选用共( )极数码管。 (5)、触发器异步输入端为低电平有效时,如果异步输入端RD=1,SD=0,则触发器直接置成( )状态。 (6)、数字电路中,常用的脉冲波形产生电路是( )器。 (7
所属分类:
专业指导
发布日期:2010-03-29
文件大小:664kb
提供者:
haiyang00liu
设计一个4位的算术逻辑单元
实验一 算术逻辑单元 1. 实验目的 (1) 掌握运算器的工作原理。 (2) 验证运算器的功能 2. 实验要求 (1)基本要求 设计一个4位的算术逻辑单元,满足以下要求。 ①4位算术逻辑单元能够进行下列运算:加法、减法、加1、减1、与、或、非和传递。用3位操作码进行运算,控制方式如下表所示。 运算操作码 运 算 对标识位Z和C的影响 000 result ←A+B 影响标志位Z和C 001 result ←A+1 影响标志位Z和C 010 result ←A-B 影响标志位Z和C
所属分类:
C
发布日期:2010-12-30
文件大小:402kb
提供者:
ndsc_cat
FPGA基本内部结构
FPGA内部比较复杂,根据Datasheet上的分类,主要包括以下几个部分: l 输入/输出模块 Input/Output Blocks (IOB) l 可配置逻辑单元 Configurable Logic Blocks (CLB) l Bram Block SelectRAM l 18 x 18 乘法器 (18-Bit x 18-Bit Multipliers) l 全局时钟网络 (Global Clock Mux) l 数字时钟管理模块 (DCM) l 布线资源 Routing Resou
所属分类:
硬件开发
发布日期:2011-07-19
文件大小:148kb
提供者:
liaiqin880524
中国矿业大学数字逻辑习题答案上.
用数字信号完成对数字量进行算术运算和逻辑运算的电路称为数字电路,或数字系统。由于它具有逻辑运算和逻辑处理功能,所以又称数字逻辑电路。现代的数字电路由半导体工艺制成的若干数字集成器件构造而成。逻辑门是数字逻辑电路的基本单元。存储器是用来存储二值数据的数字电路。从整体上看,数字电路可以分为组合逻辑电路和时序逻辑电路两大类
所属分类:
专业指导
发布日期:2011-09-23
文件大小:2mb
提供者:
haosky123
VHDL设计算术逻辑单元
通过VHDL编程实现ALU基本功能,然后显示在两个七段数码管上
所属分类:
其它
发布日期:2011-11-18
文件大小:1mb
提供者:
g19920917
Xilinx和Altera-FPGA的基本逻辑单元对比
Xilinx和Altera-FPGA的基本逻辑单元对比,内有举例说明。
所属分类:
硬件开发
发布日期:2017-08-15
文件大小:449kb
提供者:
pieces_thinking
FPGA的基本结构:六大组成部分
FPGA由6部分组成,分别为可编程输入/输出单元、基本可编程逻辑单元、嵌入式块RAM、丰富的布线资源、底层嵌入功能单元和内嵌专用硬核等。
所属分类:
其它
发布日期:2020-07-25
文件大小:55kb
提供者:
weixin_38632825
FPGA的逻辑单元与门是什么对应关系
一般而言FPGA等效门数的计算方法有两种,一是把FPGA基本单元(如LUT+FF,ESB/BRAM)和实现相同功能的标准门阵列比较,门阵列中包含 的门数即为该FPGA基本单元的等效门数,然后乘以基本单元的数目就可以得到FPGA门数估计值;二是分别用FPGA和标准门阵列实现相同的功能,从中统 计出FPGA的等效门数,这种方法比较多的依赖于经验数据。
所属分类:
其它
发布日期:2020-08-09
文件大小:49kb
提供者:
weixin_38697808
分析FPGA的基本结构
FPGA由6部分组成,分别为可编程输入/输出单元、基本可编程逻辑单元、嵌入式块RAM、丰富的布线资源、底层嵌入功能单元和内嵌专用硬核等。
所属分类:
其它
发布日期:2020-10-18
文件大小:55kb
提供者:
weixin_38656374
EDA/PLD中的可编程逻辑器件PLD表示方法
由于可编程逻辑器件的阵列结构特点,用以前所习惯的逻辑函数表示方法难以描述其内部电路,因此在 PLD中提出了一些新的逻辑约定。这些逻辑约定使PLD芯片内部的配置和逻辑图一一对应,并能把逻辑图与 真值表密切结合,构成一种紧凑而易于识读的形式。下面给出PLD的有关逻辑约定。 (1)输入缓冲单元 PLD的输入缓冲单元由若干个缓冲器组成,每个缓冲器产生该输入变量的原变量和反变量,其逻辑表示方 法如图1所示,图中B=A,C=A。 (2)与门和或门 PLD中的两种基本逻辑阵列:与阵列和
所属分类:
其它
发布日期:2020-11-13
文件大小:93kb
提供者:
weixin_38688371
嵌入式系统/ARM技术中的通用处理器的基本结构
所有的处理器(CPU)都包含如下3个最基本的部分。 (1) 算术逻辑单元(ALU):在其中完成数据处理任务,如加、减、乘、除、布尔运算及移位处理等。 (2) 寄存器组(Register File):由通用寄存器组成,为ALU的操作数提供缓存和数据处理结果,缓存指令或输入/输出数据等。 (3) 控制单元(Control Unit):包含复位逻辑、读/写控制、中断处理、程序计数器、指令译码和寄存及条件码寄存器等。 基本和简单的处理器结构如图1所示。 图1 基本和简单
所属分类:
其它
发布日期:2020-11-17
文件大小:126kb
提供者:
weixin_38641150
怎样才能做好单元测试
单元测试是软件开发过程中重要的质量保证活动,单元测试的质量将很大程度上影响软件产品的最终质量。本文从组织、流程和技术三个方面来阐述了做好单元测试的一些关键因素,可以作为软件企业开展单元测试活动的参考。 【摘要】单元测试是软件开发过程中重要的质量保证活动,单元测试的质量将很大程度上影响软件产品的最终质量。本文从组织、流程和技术三个方面来阐述了做好单元测试的一些关键因素,可以作为软件企业开展单元测试活动的参考。 【关键字】单元测试,组织,流程,技术 前言 单元测试是对软件基本组成单元
所属分类:
其它
发布日期:2021-03-23
文件大小:80kb
提供者:
weixin_38697063
矩阵液晶调制器实现光学逻辑运算
本文采用多路驱动法研制出矩阵式液晶调制器,并可在IBM/XT计算机控制下产生图像。利用此调制器建立了一种新的光学逻辑运算器,并实现了16种布尔逻辑运算及光学半加运算。这种偏振编码、紧凑的逻辑运算器是实现光计算的基本运算单元。
所属分类:
其它
发布日期:2021-02-26
文件大小:1mb
提供者:
weixin_38702047
基于逻辑操作和符号数字表达的光学并行负二进制运算
研究了光学负二进制并行算术运算。基于符号数字负二进制表达,提出了任意字长操作数的并行两步加法与一步减法。这些基本运算都可通过空间编码与解码的光学逻辑实现,从而提供了一种有效的光学算术-逻辑单元(ALU)设计方案。
所属分类:
其它
发布日期:2021-02-11
文件大小:1mb
提供者:
weixin_38515573
HACK通用计算机:使用HDL,从布尔代数和基本逻辑门到构建中央处理单元,存储系统和硬件平台,最终形成16位通用计算机。 然后,实现现代软件体系结构,该体系结构旨在在裸机计算机硬件平台上实现基于对象的高级语言的翻译和执行; 包括虚拟机,编译
HACK通用计算机 我听到的,我忘记了; 我记得我所看到的; 我知道,我该怎么做。 —Kong子,公元前551–479年 从Nand到Tetris的项目即将进行令人着迷的发现之旅,从布尔代数和基本逻辑门到构建一个中央处理器,内存系统和硬件平台,最终导致通用计算机可以运行您喜欢的任何程序。 这通常是整个项目的硬件部分,它依赖于许多子项目等待组装。 不需要物理材料,因为我使用基于软件的硬件模拟器在自己的PC上构建计算机,就像真正的计算机是由该领域的计算机工程师设计的一样。 在整个项目的第二部分:
所属分类:
其它
发布日期:2021-01-31
文件大小:56kb
提供者:
weixin_42174098
可编程逻辑器件PLD表示方法
由于可编程逻辑器件的阵列结构特点,用以前所习惯的逻辑函数表示方法难以描述其内部电路,因此在 PLD中提出了一些新的逻辑约定。这些逻辑约定使PLD芯片内部的配置和逻辑图一一对应,并能把逻辑图与 真值表密切结合,构成一种紧凑而易于识读的形式。下面给出PLD的有关逻辑约定。 (1)输入缓冲单元 PLD的输入缓冲单元由若干个缓冲器组成,每个缓冲器产生该输入变量的原变量和反变量,其逻辑表示方 法如图1所示,图中B=A,C=A。 (2)与门和或门 PLD中的两种基本逻辑阵列:与阵列和
所属分类:
其它
发布日期:2021-01-19
文件大小:106kb
提供者:
weixin_38617846
«
1
2
3
4
5
6
7
8
9
10
...
35
»