您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. VHDL 带有异步置位复位端的上升沿触发的JK触发器

  2. 带有异步置位复位端的上升沿触发的JK触发器
  3. 所属分类:其它

    • 发布日期:2009-06-03
    • 文件大小:17408
    • 提供者:sunrier
  1. EDA技术与VHDL 电子时钟课程设计报告

  2. 数字钟是一种用数字电路技术实现时、分、秒计时的装置,与机械式时钟相比具有更高的准确性和直观性,且无机械装置,具有更更长的使用寿命,因此得到了广泛的使用。数字钟从原理上讲是一种典型的数字电路,其中包括了组合逻辑电路和时序电路。电路通过使用数字元件,采用三个计数器来构成完成二十四小时的数字钟设计,并且将译码器和二选一数字选择器配合使用来完成动时间写出。此外,使能端和复位端控制信号用来控制电路,使得该电路可以完成保持、清零、预置时间、等一系列的功能。
  3. 所属分类:专业指导

    • 发布日期:2010-01-04
    • 文件大小:660480
    • 提供者:nemolei
  1. 7端数码管在ep2c20f484c7n上动态显示

  2. 实现4位数码管秒表显示,有使能,复位的功能,并在altera fpga ep2c20f484c7n上实现,文档里含有,原理图,引脚分配图,代码,及相应的说明,适合入门的朋友。
  3. 所属分类:硬件开发

    • 发布日期:2011-10-30
    • 文件大小:113664
    • 提供者:sunnytree2011
  1. 带有异步置位复位端的上升沿触发的JK触发器带波形图

  2. 修改了以前网络上错误的vhdl代码,带有异步置位复位端的上升沿触发的JK触发器并附带仿真波形图
  3. 所属分类:硬件开发

    • 发布日期:2013-06-12
    • 文件大小:162816
    • 提供者:liujinjun681
  1. 单片机复位电路的可靠性设计

  2. 无论在移动电话,高端手持仪器还是嵌入式系统,32位单片机 ARM 占据越来越多的份额,ARM 已成为事实的高端产品工业标准。由于 ARM 高速、低功耗、低工作电压导致其噪声容限低,这是对数字电路极限的挑战,对电源的纹波、瞬态响应性能、时钟源的稳定度、电源监控可靠性等诸多方面也提出了更高的要求。
  3. 所属分类:硬件开发

    • 发布日期:2015-09-08
    • 文件大小:88064
    • 提供者:liudong506
  1. 如何用科来网分析系统解决定位TCP被复位的故障

  2. 局域网中划分了VLAN,在每个子网中发现一些客户端无法浏览网页。在使用ping、nslookup、tracert等网络诊断工具分析,发现网络都属正常,排除TCP/IP协议故障问题。到底是怎么原因导致的呢?科来网分析系统可以帮您解决定位TCP被复位的故障问题。
  3. 所属分类:其它

    • 发布日期:2020-03-04
    • 文件大小:449536
    • 提供者:weixin_38644688
  1. 兼容PC客户端多种浏览器版本的jQuery导航翻滚效果.zip

  2. 企业网站常用的一种翻滚导航效果,当鼠标悬停在导航上,当前连接展现出立体式翻转效果,鼠标移走后导航复位。非常常见的效果,兼容主流浏览器
  3. 所属分类:其它

    • 发布日期:2019-07-04
    • 文件大小:28672
    • 提供者:weixin_39841848
  1. SJ-20120802161954-010-ZXA10 C300(V1.2.3)光接入局端汇聚设备 告警和通知信息参考.pdf

  2. 目 录 1 1 1 告 告 告 警 警 警 简 简 简 介 介 介 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
  3. 所属分类:网络设备

    • 发布日期:2019-06-29
    • 文件大小:4194304
    • 提供者:u014770625
  1. 每周注射特立帕肽治疗肱骨远端骨折的不愈合成功治疗

  2. 肱骨远端骨折骨不连是我们应该警惕的并发症之一。 它需要切开复位和坚固的内部固定。 但是,由于涉及肱骨远端骨折不愈合的小骨头或存在骨质疏松症,因此难以进行手术治疗。 并且由于术后肘关节挛缩而不能满足肘关节功能的改善。 此外,老年患者的麻醉风险限制了手术治疗的使用。 每周注射特立帕肽具有刺激骨形成的能力。 我们介绍了一个案例,该例是一名87岁的女性,因肱骨远端骨折的骨不连,每周注射特立帕肽治疗。
  3. 所属分类:其它

    • 发布日期:2020-06-04
    • 文件大小:1048576
    • 提供者:weixin_38550137
  1. 粉碎性三部分肱骨近端骨折模型中采用缝线增强术锁定钢板的生物力学研究

  2. 背景:锁定钢板移位的肱骨近端骨折是一种可靠的固定方法。 大结节(GT)衰竭是已知的并发症,可能会在术后早期发生。 尽管术后固定,但肩袖仍在骨折片段上施加很大的力。 我们的假设是,与单独使用锁定钢板相比,增加缝合线将为GT提供更大的稳定性。 为了证明这一点,我们开发了一个三部分的肱骨近端骨折模型来测试骨折固定。 方法:对九个新鲜冷冻的尸体肱骨进行了生物力学研究,模拟了由三部分组成的肱骨近端骨折(Neer分类)。 保留肩袖肌腱插入物,以生理方式加载肱骨近端。 骨折复位并单独用锁定钢板固定,或用GT缝
  3. 所属分类:其它

    • 发布日期:2020-06-04
    • 文件大小:1048576
    • 提供者:weixin_38742951
  1. 单片机复位电路工作原理

  2. 复位电路通过电容给RST端加一个高电平,此高电平信号随VCC对电容的充电而逐渐降低,因此要保证电容的充电时间足够长来完成复位功能。
  3. 所属分类:其它

    • 发布日期:2020-07-16
    • 文件大小:48128
    • 提供者:weixin_38528459
  1. 单片机上电复位端口默认状态为高阻态的好处

  2. 单片机上电复位端口默认状态为高阻态的好处有两个 1、低功耗。无论端口处于高电平状态还是低电平状态都会产生电流,而高阻态下基本不会产生电流。所以,未用端口未做处理时,单片机功耗也可尽可能的低。 2、安全。处于高阻态状态,端口电平只由外部上下拉电阻决定。通过添加上下拉电阻,我们可以决定上电复位时的电位状态。即使不加上下拉电阻,单片机处于高阻态,也不会对外部产生作用,从而不会产生意想不到的结果。 所以,在使用端口时,我们一般需要设置端口的模式(高阻态、数字端口)、端口方向(输入、输出)等。特别注意,
  3. 所属分类:其它

    • 发布日期:2020-07-14
    • 文件大小:47104
    • 提供者:weixin_38692969
  1. 单片机各种复位电路大全

  2. 复位电路由电容串联电阻构成,由图并结合"电容电压不能突变"的性质,可以知道,当系统一上电,RST脚将会出现高电平,并且,这个高电平持续的时间由电路的RC值来决定.典型的51单片机当RST脚的高电平持续两个机器周期以上就将复位,所以,适当组合RC的取值就可以保证可靠的复位.一般教科书推荐C 取10u,R取8.2K.当然也有其他取法的,原则就是要让RC组合可以在RST脚上产生不少于2个机周期的高电平.至于如何具体定量计算,可以参考电路分析相关书籍.晶振电路:典型的晶振取11.0592MHz(因为可以
  3. 所属分类:其它

    • 发布日期:2020-07-14
    • 文件大小:178176
    • 提供者:weixin_38693476
  1. 对于选择同步化的异步复位的方案

  2. 随着FPGA设计越来越复杂,芯片内部的时钟域也越来越多,使全局复位已不能够适应FPGA设计的需求,更多的设计趋向于使用局部的复位。本节将会从FPGA内部复位“树”的结构来分析复位的结构。 我们的复位线将会是一个和时钟一样多扇出的网络,如此多的扇出,时钟信号是采用全局时钟网络的,那么复位如何处理?有人提出用全局时钟网络来传递复位信号,但是在FPGA设计中,这种方法还是有其弊端。一是无法解决复位结束可能造成的时序问题,因为全局网络的延时较大,并且不可以直接连到寄存器的复位端。仍然需要局部走线,这对
  3. 所属分类:其它

    • 发布日期:2020-07-13
    • 文件大小:177152
    • 提供者:weixin_38524871
  1. 51单片机的读写引脚和端口

  2. 由于复位后各引脚寄存器的值是明确的,而以后各引脚的寄存器的值的改变不会因为芯片外面而,影响到引脚寄存器的值,引脚的寄存器的值只可能由程序来改变,所以就没有必要只读寄存器的值而不改变寄存器的内容了。
  3. 所属分类:其它

    • 发布日期:2020-08-03
    • 文件大小:57344
    • 提供者:weixin_38618094
  1. 无复位信号的分频器的设计与仿真

  2. 在项目中,遇到一个时钟分频电路,我要对其进行仿真,但是由于没有复位端,仿真时输出端的初始态是不确定的,所以,无法进行仿真。怎么办?本文教你解决办法。
  3. 所属分类:其它

    • 发布日期:2020-08-01
    • 文件大小:48128
    • 提供者:weixin_38603219
  1. 同步复位和异步复位的比较

  2. 无论同步还是异步复位,在对触发器时序进行分析的时候,都要考虑复位端与时钟的相位关系。
  3. 所属分类:其它

    • 发布日期:2020-08-30
    • 文件大小:75776
    • 提供者:weixin_38656064
  1. EDA/PLD中的全局复位及局部复位设计

  2. 随着FPGA设计越来越复杂,芯片内部的时钟域也越来越多,使全局复位已不能够适应FPGA设计的需求,更多的设计趋向于使用局部的复位。本节将会从FPGA内部复位“树”的结构来分析复位的结构。   我们的复位线将会是一个和时钟一样多扇出的网络,如此多的扇出,时钟信号是采用全局时钟网络的,那么复位如何处理?有人提出用全局时钟网络来传递复位信号,但是在FPGA设计中,这种方法还是有其弊端。一是无法解决复位结束可能造成的时序问题,因为全局网络的延时较大,并且不可以直接连到寄存器的复位端。仍然需要局部走线,
  3. 所属分类:其它

    • 发布日期:2020-11-17
    • 文件大小:182272
    • 提供者:weixin_38524139
  1. 单片机与DSP中的PIC单片机复位系统模块

  2. PIC16F87X系列单片机的复位功能设计得比较完善,引起单片机内部复位的条件和原因可以大致归纳成以下5种.   1.上电复位   每次单片机加电时,上电复位电路都要对电源电压VDD的上升过程进行检测,当VDD值上升到规定值1.6~1.8V时,就产生一个有效的复位信号,需经过72ms加1024个时钟周期的延时,才会使单片机复位。   2.人工复位(单片机在执行程序期间)   无论是单片机在按预先设定的正常顺序运行程序,还是出现单片机进入不可预知的某一个死循环,都必须认为单片机在执行程序。
  3. 所属分类:其它

    • 发布日期:2020-11-14
    • 文件大小:44032
    • 提供者:weixin_38613681
  1. 全局复位及局部复位设计

  2. 随着FPGA设计越来越复杂,芯片内部的时钟域也越来越多,使全局复位已不能够适应FPGA设计的需求,更多的设计趋向于使用局部的复位。本节将会从FPGA内部复位“树”的结构来分析复位的结构。   我们的复位线将会是一个和时钟一样多扇出的网络,如此多的扇出,时钟信号是采用全局时钟网络的,那么复位如何处理?有人提出用全局时钟网络来传递复位信号,但是在FPGA设计中,这种方法还是有其弊端。一是无法解决复位结束可能造成的时序问题,因为全局网络的延时较大,并且不可以直接连到寄存器的复位端。仍然需要局部走线,
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:272384
    • 提供者:weixin_38631042
« 12 3 4 5 6 7 8 9 10 ... 50 »