您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 多功能数字钟----数字电路实验报告

  2. 多功能数字钟 【摘 要】数字钟是采用数字电路实现对时,分,秒。数字显示的计时装置,广泛用于个人家庭,车站, 码头办公室等公共场所,成为人们日常生活中不可少的必需品,由于数字集成电路的发展和石英晶体振荡器的广泛应用,使得数字钟的精度,运运超过老式钟表, 钟表的数字化给人们生产生活带来了极大的方便而且大大地扩展了钟表原先的报时功能。因此,研究数字钟及扩大其应用,有着非常现实的意义。 数字钟计时的标准信号应该是频率相当稳定的1HZ秒脉冲,所以要设置标准时间源。 数字钟计时周期是24小时,因此必须设置
  3. 所属分类:专业指导

    • 发布日期:2009-05-18
    • 文件大小:682kb
    • 提供者:jayzf0503
  1. 数字逻辑 课程设计 多功能数字钟

  2. 1.1 设计目的 数字钟是一种用数字电路技术实现时、分、秒计时的装置,与机械式时钟相比具有更高的准确性和直观性,且无机械装置,具有更更长的使用寿命,因此得到了广泛的使用。数字钟从原理上讲是一种典型的数字电路,其中包括了组合逻辑电路和时序电路。 因此,我们此次设计与制做数字钟就是为了了解数字钟的原理,从而学会制作数字钟,而且通过数字钟的制作进一步的了解各种在制作中用到的中小规模集成电路的作用及实用方法,且由于数字钟包括组合逻辑电路和时叙电路,通过它可以进一步学习与掌握各种组合逻辑电路与时序电路的
  3. 所属分类:专业指导

    • 发布日期:2009-12-20
    • 文件大小:797kb
    • 提供者:qq784954642
  1. 多功能数字钟计时校时扩展功能的仿真与调试

  2. 本实验为多功能数字钟的设计与仿真调试。数字钟的基本功能包括1、准确计时,以数字形式显示时、分、秒的时间;2、小时的计时要求为“12翻1”、分和秒的计时要求为60进位;3、校时功能。扩展功能包括:1、定时控制;2、仿广播电台整点报时。此数字钟电路由振荡器、分频器、校时电路、显示译码电路和功能扩展电路组成。本是实验采用Proteus软件进行仿真。仿真结果显示此电路能完成上述要求,可实现上述一系列功能。
  3. 所属分类:嵌入式

    • 发布日期:2010-01-17
    • 文件大小:657kb
    • 提供者:wl422485596
  1. 多功能数字钟的设计与实现

  2. 使用微机实验平台实现数字钟。 1.基本要求如下: 1) 24小时制时间显示。 2) 可以随时进行时间校对。 3) 整点报时。 4) 闹钟功能,要求设置起闹时间时,不影响时钟的正常走时。 2.提高要求 1) 校时时相应位闪烁。 2) 能够设置多个起闹点。
  3. 所属分类:专业指导

    • 发布日期:2010-04-10
    • 文件大小:333kb
    • 提供者:guoshuoda
  1. 多功能数字钟的设计与制作

  2. 该数字钟具有基本功能和扩展功能两部分。其中,基本功能部分的有准确计时,以数字形式显示时、分、秒的时间和校时功能。扩展功能部分则具有:定时控制、仿广播电台正点报时、自动报整点时数和触摸报正点的功能。数字钟的电路也是由主体电路和扩展电路两部分构成,在电路中,基本功能部分由主体电路实现,而扩展功能部分则由扩展电路实现。这两部分都有一个共同特点就是它们都要用到振荡电路提供的1Hz脉冲信号。在计时出现误差时电路还可以进行校时和校分,为了使电路简单所设计的电路不具备校秒的功能。并且要用数码管显示时、分、秒
  3. 所属分类:专业指导

    • 发布日期:2010-04-18
    • 文件大小:3mb
    • 提供者:vous070
  1. 单片机多功能数字钟系统论文

  2. 第1章 绪 论 2 1.1 课题背景 2 1.2 课题来源 2 1.3 本章小结 3 第2章 MCS-51单片机的结构 4 2.1 控制器 4 2.2 存储器的结构 4 2.3 并行I/O口 5 2.4 时钟电路与时序 5 2.5 单片机的应用领域 6 2.6 本章小结 6 第3章 电路的硬件设计 7 3.1 复位电路 7 3.2 时钟电路 7 3.3 按键电路 8 3.4 相关控制电路 9 3.4.1 控制打铃电路 9 3.4.2 时间表显示电路 9 3.5 数码管显示电路 10 3.6 电
  3. 所属分类:硬件开发

    • 发布日期:2010-05-09
    • 文件大小:1mb
    • 提供者:gzxx2007sddx
  1. 毕业设计,单片机数字电子钟的设计与实现,毕业论文.doc

  2. 数字电子钟 摘 要 20世纪末,电子技术获得了飞速的发展,在其推动下,现代电子产品几乎渗透了社会的 各个领域,有力地推动了社会生产力的发展和社会信息化程度的提高,同时也使现代电子产 品性能进一步提高,产品更新换代的节奏也越来越快。 现代生活的人们越来越重视起了时间观念,可以说是时间和金钱划上了等号。对于那些 对时间把握非常严格和准确的人或事来说,时间的不准确会带来非常大的麻烦,所以以数码 管为显示器的时钟比指针式的时钟表现出了很大的优势。数码管显示的时间简单明了而且读 数快、时间准确显示到秒。
  3. 所属分类:硬件开发

    • 发布日期:2010-05-22
    • 文件大小:1mb
    • 提供者:ma394224057
  1. 基于VHDL的多功能数字钟设计

  2. 数字钟是一种用数字电路技术实现时、分、秒计时的装置,与机械式时钟相比具有更高的准确性和直观性,且无机械装置,具有更长的使用寿命,已得到广泛的使用。数字钟从原理上讲是一种典型的数字电路,其中包括了组合逻辑和时序电路。
  3. 所属分类:专业指导

    • 发布日期:2010-11-29
    • 文件大小:482kb
    • 提供者:hxwangyoucao
  1. mega16单片机做的多功能数字钟设计

  2. 多功能数字钟设计方案 摘要:本系统以M16为核心器件,ISD2560、DS1302、18B20、1602显示器为外围,通过1602液晶显示年月日、星期、时分秒和温度,时间格式可以12或24进制,实现了计时与时间校正、仿电台报时正点、整点报时、时钟掉电保持、日历、电子音乐闹钟、自定义录取音乐闹铃、任意按键语音报时、温度显示与报警功能和有两个闹钟可以区分工作日与非工作日。
  3. 所属分类:硬件开发

    • 发布日期:2010-12-11
    • 文件大小:2mb
    • 提供者:chenxiujing
  1. 多功能数字钟的设计与实现

  2. 设计要求 1.设计一时钟 实现24小时、60分钟、60秒计数器功能。 2.校时 按下校时健,小时位计数器快速递增,按24小时循环。 按下校分健,分钟位计数器快速递增,按60分钟循环。 按下校秒健,秒位清0. 3.报时 当时钟位于59分50秒开始没隔2秒低音报时,到整点时高音报时。
  3. 所属分类:专业指导

    • 发布日期:2011-01-06
    • 文件大小:266kb
    • 提供者:Lmxk1989
  1. 基于FPGA和SOPC的多功能数字钟设计

  2. 本文基于硬件描述语言VHDL,采用自顶向下设计的思想,综合了FPGA和SPOC技术,完成了一种具有校时、计时功能的数字钟设计方案。应用了VHDL硬件描述语言的模块化设计,在FPGA中实现了数字钟分频和计数模块的设计,然后将数据在SOPC中完成译码与显示。本设计下载到EP2C35平台上,结果显示运行正确。
  3. 所属分类:硬件开发

    • 发布日期:2011-03-07
    • 文件大小:3mb
    • 提供者:xijianping2010
  1. 单片机数字电子钟的设计

  2. 本文介绍了一款基于AT89S51单片机数字钟的设计,通过多功能数字钟的设计思路,详细叙述了系统硬件、软件的具体实现过程。论文重点阐述了数字钟硬件中MCU模块、语音模块、时钟模块和相关控制模块等的模块化设计与制作;软件同样采用模块化的设计,包括中断模块、闹钟模块、语音模块、时间调整模块设计,并采用简单流通性强的C语言编写实现。本设计实现了时间与闹钟的修改功能、语音播报功能、年、月、日和星期的显示功能。并且通过对比实际的时钟,查找出了误差的来源,确定了调整误差的方法,尽可能的减少误差,使得系统可以
  3. 所属分类:嵌入式

    • 发布日期:2011-04-20
    • 文件大小:1mb
    • 提供者:liaoye0222
  1. 多功能数字钟的设计与制作

  2. 通过本设计,可以实现“时”、“分”、“秒”数字显示的计时装置,能实现定时和报时功能。数字钟体积小,安装使用方便,不仅可以作为家用电子钟,而且可以广泛用于车站、体育场馆等公共场所。 用于毕业论文
  3. 所属分类:硬件开发

    • 发布日期:2011-11-30
    • 文件大小:1mb
    • 提供者:huayingying
  1. 毕业设计:多功能数字钟的设计与实现

  2. 这是自己辛辛苦苦做的毕业设计,包括程序和论文,程序是用C#写的,主要功能有日历显示、整半点报时、倒计时、定时关机等,不是很完整,部分参照了别人的程序
  3. 所属分类:C#

    • 发布日期:2008-06-26
    • 文件大小:2mb
    • 提供者:FreshGH
  1. 基于FPGA的多功能数字钟的设计与实现

  2. 数字钟的设计与实现相关资料,采用了现在最广泛的可编程逻辑门阵列FPGA
  3. 所属分类:软件测试

    • 发布日期:2014-04-16
    • 文件大小:294kb
    • 提供者:u014748805
  1. 数字钟的设计与实现

  2. 完整设计附带代码 设计一个能够显示时分秒并具有闹钟功能的数字钟 具体内容如下: 1 时间显示为12小时制 可显示时间并指示上午还是下午; 2 可以通过进行手动校时 即通过键盘设置时间; 3 具有整点报时和定点报时(即闹钟)的功能 可设置和修改闹钟的时间; 4 时间要求尽量的准确 要有适当的功能按钮 可利用单 双色灯作为警报显示 ">完整设计附带代码 设计一个能够显示时分秒并具有闹钟功能的数字钟 具体内容如下: 1 时间显示为12小时制 可显示时间并指示上午还是下午; 2 可以通过进行手动
  3. 所属分类:硬件开发

    • 发布日期:2015-01-08
    • 文件大小:503kb
    • 提供者:why931022
  1. 基于EWB的多功能数字钟设计与实现

  2. 用方波信号发生器发出1HZ的稳定的方波信号作为CP信号输入 ,秒计数器满60向分计数器进位,分计数器满60向小时进位,小时计数器按“23翻0”规律计数,计数器经译码器送到显示器;计数出现误差可用校时电路进行校时、校分、校秒。并具有可整点报时与定时闹钟的功能。
  3. 所属分类:专业指导

    • 发布日期:2009-02-18
    • 文件大小:537kb
    • 提供者:xr_long
  1. 多功能数字钟

  2. 实现Verilog多功能数字钟,(1)完成VerilogHDL课件2例2.10的闰年判断程序设计,年号的四位数字应该用BCD码表示; (2)用VerilogHDL设计一个测试向量,用枚举方式产生激励信号,列举不少于10个典型年号,将被测模块的输出与正确的结果依次进行比对, 若无错误,TB输出如下形式: OK : input YEAR= 2001, output leap= 0 OK : input YEAR= 2000, output leap= 1 若有错误,TB输出形式如下格式对齐的运行信
  3. 所属分类:嵌入式

    • 发布日期:2018-10-15
    • 文件大小:1mb
    • 提供者:qq_41239152
  1. 数字逻辑电路课程设计

  2. 关于多功能数字钟的设计与实现,用数字逻辑电路中所学到的知识完成一个课程设计。
  3. 所属分类:专业指导

    • 发布日期:2010-12-26
    • 文件大小:215kb
    • 提供者:wisterialanyu
  1. 嵌入式系统/ARM技术中的基于FPGA的多功能数字钟设计

  2. 现场可编程门阵列(Field Programmable Gate Arrays,FPGA)是一种可编程使用的信号处理器件。通过改变配置信息,用户可对其功能进行定义,以满足设计需求。通过开发,FPGA能够实现任何数字器件的功能。与传统数字电路相比,FPGA具有可编程、高集成度、高可靠性和高速等优点。   1 数字钟总体设计   本文以FPGA平台为基础,在QuartusⅡ开发环境下设计开发多功能数字钟。数字钟实现的功能如下:   1)计时功能:进行正常的时、分、秒计时,并由6只8段数码管分别
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:165kb
    • 提供者:weixin_38526751
« 12 3 4 »