点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - 多层PCB布局的一般原则
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
信号完整性基础知识(中兴)
第1章 高速数字系统设计的信号完整性分析导论 7 1.1. 基本概念 7 1.2. 理想的数字信号波形 7 理想的TTL数字信号波形 7 1.2.2. 理想的CMOS数字信号波形 7 1.2.3. 理想的ECL数字信号波形 8 1.3. 数字信号的畸变(或信号不完整) 8 1.3.1. 地线电阻的电压降的影响——地电平(0电平)直流引起的低电平提高 8 1.3.2. 信号线电阻的电压降的影响 8 1.3.3. 电源线电阻的电压降的影响 10 1.3.4. 转换噪声 11 串扰噪声 11 1.3
所属分类:
专业指导
发布日期:2010-09-26
文件大小:269kb
提供者:
chiyunzm
中兴通讯硬件一部巨作-信号完整性
第1章 高速数字系统设计的信号完整性分析导论 7 1.1. 基本概念 7 1.2. 理想的数字信号波形 7 1.2.1. 理想的TTL数字信号波形 7 1.2.2. 理想的CMOS数字信号波形 7 1.2.3. 理想的ECL数字信号波形 8 1.3. 数字信号的畸变(或信号不完整) 8 1.3.1. 地线电阻的电压降的影响——地电平(0电平)直流引起的低电平提高 8 1.3.2. 信号线电阻的电压降的影响 8 1.3.3. 电源线电阻的电压降的影响 10 1.3.4. 转换噪声 11 1.3.
所属分类:
硬件开发
发布日期:2011-09-30
文件大小:1mb
提供者:
weite_0303
PCB精华整理
一、板的布局: 1、印制线路板上的元器件放置的通常顺序: 先放与结构有紧密配合的固定位置的元器件,如电源插座之类,放好后将其位置锁定;然后放置线路上的特殊元件和大元器件,如发热元件、变压器、IC 等;最后再放置小器件。 2、元器件离板边缘的距离: 放置在离板的边缘3mm以内或至少大于板厚,这是由于在大批量生产的流水线插件和进行波峰焊时,要提供给导轨槽使用,同时也为了防止由于外形加工引起边缘部分的缺损,如果印制线路板上元器件过多,不得已要超出3mm范围时,可在板的边缘加上3mm的辅边,辅边开V
所属分类:
硬件开发
发布日期:2011-10-18
文件大小:301kb
提供者:
vbic1
PCB布线经验总结精华(网载)
一、板的布局: 1、印制线路板上的元器件放置的通常顺序: 先放与结构有紧密配合的固定位置的元器件,如电源插座之类,放好后将其位置锁定;然后放置线路上的特殊元件和大元器件,如发热元件、变压器、IC 等;最后再放置小器件。 2、元器件离板边缘的距离: 放置在离板的边缘3mm以内或至少大于板厚,这是由于在大批量生产的流水线插件和进行波峰焊时,要提供给导轨槽使用,同时也为了防止由于外形加工引起边缘部分的缺损,如果印制线路板上元器件过多,不得已要超出3mm范围时,可在板的边缘加上3mm的辅边,辅边开V
所属分类:
硬件开发
发布日期:2011-10-18
文件大小:266kb
提供者:
vbic1
DDR2Layout指导手册
DDR2Layout指导手册 DDR布线通常是一款硬件产品设计中的一个重要的环节,也正是因为其重要性,网络上也有大把的人在探讨DDR布线规则,有很多同行故弄玄虚,把DDR布线说得很难,我在这里要反其道而行之,讲一讲DDR布线最简规则与过程。 如果不是特别说明,每个步骤中的方法同时适用于DDR1,DDR2和DDR3。PCB设计软件以Cadence Allgro 16.3为例。 第一步,确定拓补结构(仅在多片DDR芯片时有用) 首先要确定DDR的拓补结构,一句话,DDR1/2采用星形结构,DDR3
所属分类:
硬件开发
发布日期:2018-04-20
文件大小:2mb
提供者:
fanpeng314
布线规则.txt
3 1. 一般规则 1.1 PCB板上预划分数字、模拟、DAA信号布线区域。 1.2 数字、模拟元器件及相应走线尽量分开并放置於各自的布线区域内。 1.3 高速数字信号走线尽量短。 1.4 敏感模拟信号走线尽量短。 1.5 合理分配电源和地。 1.6 DGND、AGND、实地分开。 1.7 电源及临界信号走线使用宽线。 1.8 数字电路放置於并行总线/串行DTE接口附近,DAA电路放置於电话线接口附近。 2. 元器件放置 2.1 在系统电路原理图中: a) 划分数字、模拟、DAA电路及其相关电
所属分类:
硬件开发
发布日期:2019-05-23
文件大小:14kb
提供者:
qq_33237941
多层PCB布局的一般原则.pdf
多层PCB电路板布局布线的一般原则设计人员在电路板布线过程中需要遵循的一般原则如下:
所属分类:
其它
发布日期:2019-09-05
文件大小:177kb
提供者:
weixin_38744153
华为EMC资料.PDF
华为的关于EMC设计的总结和推广,供一些硬件工程师做设计时参考。内部公开 斗为不PCB的EMC设计指的 EMCPCBOOO1 修订记录 日期 修订版本描述 作者 2000/09/01100 初稿完成 EMC特别工作小组 2000-09-0)1 版权所有,侵权必究 第2页,共94页 内部公开 斗为不PCB的EMC设计指的 EMCPCBOOO1 目录 前言 8 第一部分布局 10 1,层的设置 0 1.1合理的层数 10 1.1.1Vcc、GND的层数 .,,,,,,,,,10 1.1.2信号层数
所属分类:
硬件开发
发布日期:2019-07-28
文件大小:2mb
提供者:
zmmcoco
如何画双层pcb板_PCB双层板的布线原则
PCB板是重要的电子部件,是所有电子元器件的母体,从上世初开始出现到现在也变得越来越复杂,从单层到双层、四层,再到多层,设计难度也是不断增加。因为双层板正反两面都有布线,所以了解和掌握它的布线原则对于我们的设计是非常有帮助的。下面就让我们一起来了解一下PCB双层板的布线原则。 如何画双层pcb板 双层pcb板要用上两面的导线,必须要在两面间有适当的电路连接才行。这种电路间的“桥梁”叫做导孔。导孔是在pcb上,充满或涂上金属的小洞,它可以与两面的导线相连接。用PROTEL画双面pcb板子的时候
所属分类:
其它
发布日期:2020-07-14
文件大小:365kb
提供者:
weixin_38594266
多层PCB布线的一般原则
多层PCB电路板布局布线的一般原则设计人员在电路板布线过程中需要遵循以下的原则。
所属分类:
其它
发布日期:2020-07-19
文件大小:72kb
提供者:
weixin_38637884
PCB技术中的多层PCB布局的一般原则
多层PCB电路板布局布线的一般原则设计人员在电路板布线过程中需要遵循的一般原则如下: (1)元器件印制走线的间距的设置原则。不同网络之间的间距约束是由电气绝缘、制作工艺和元件 )元器件印制走线的间距的设置原则。 大小等因素决定的。例如一个芯片元件的引脚间距是 8mil,则该芯片的【Clearance Constraint】就 不能设置为 10mil,设计人员需要给该芯片单独设置一个 6mil 的设计规则。同时,间距的设置还要考 虑到生产厂家的生产能力。 另外,影响元器件的一个重要因素
所属分类:
其它
发布日期:2020-10-20
文件大小:75kb
提供者:
weixin_38665122
多层PCB布局的一般原则
多层PCB电路板布局布线的一般原则设计人员在电路板布线过程中需要遵循的一般原则如下: (1)元器件印制走线的间距的设置原则。不同网络之间的间距约束是由电气绝缘、制作工艺和元件 )元器件印制走线的间距的设置原则。 大小等因素决定的。例如一个芯片元件的引脚间距是 8mil,则该芯片的【Clearance Constraint】就 不能设置为 10mil,设计人员需要给该芯片单独设置一个 6mil 的设计规则。同时,间距的设置还要考 虑到生产厂家的生产能力。 另外,影响元器件的一个重要因素
所属分类:
其它
发布日期:2021-01-19
文件大小:74kb
提供者:
weixin_38537541