您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 自适应阵列中多级维纳滤波器的有效实现算法

  2. 在分析多级维纳滤波器实现算法的基础上, 证明了由相关相减算法实现的多级维纳滤波器是一种酉多级 维纳滤波器, 与、和提出的原始实现算法相比, 酉多级维纳滤波器具有更好的降秩性能。该 文对相关相减算法中的阻塞矩阵进行改进, 使多级维纳滤波器前向递推中观测数据向量的维数逐步降低, 且同样 能应用于相关相减算法结构。新的实现算法在进一步降低计算量的同时, 得到与相关相减算法几乎相同的性能。 仿真结果证明了该算法的有效性。
  3. 所属分类:专业指导

    • 发布日期:2011-05-10
    • 文件大小:312kb
    • 提供者:ozdongqo
  1. 基于AccelDSP的MM-MUSIC算法实现及其在多波束测深声纳中的应用

  2. AccelDSP使用方法,看看作为借鉴。而现有的波束域MUSIC算法仍需要进行协方差矩阵估计和特征 值分解而造成系统规模复杂。将基于多级维纳滤波器(multiple stage Wiener filter,MSWF)的快速子空间估计与 多子阵波束域MUSIC(multiple subarray beamspace MUSIC,MSB-RMU)算法相结合提出MM-MUSIC算法。 和MSB-RMU算法相比,该算法用较小的性能损失换来大大降低的计算量和高度的可并行性,基于Xilinx Ac— ce
  3. 所属分类:硬件开发

  1. 多级维纳滤波器

  2. 多级维纳滤波器MATLAB代码,能够正常运行,在小快拍的情况下产生宽零陷,能降低权值计算求解的计算复杂度。
  3. 所属分类:电信

    • 发布日期:2017-09-20
    • 文件大小:4kb
    • 提供者:u011327466
  1. 基于多级维纳滤波器的高分辨测向研究.pdf

  2. 基于多级维纳滤波器的高分辨测向研究基于多级维纳滤波器的高分辨测向研究基于多级维纳滤波器的高分辨测向研究
  3. 所属分类:专业指导

    • 发布日期:2009-01-21
    • 文件大小:218kb
    • 提供者:zypzy
  1. 一种低复杂度的Householder多级最小模级联相消器

  2. 针对阵列信号自适应相消器运算量大、收敛性能易受相关干扰影响等缺点,提出了一种改进的Householder多级级联相消器方法。该方法用通道间具有最小模的样本商作为复权,替代Householder多级维纳滤波器的权值计算,具有收敛速度快、运算量小等特点,且对受相关干扰影响的非平稳数据工作性能良好。仿真结果表明,此算法用较少样本就可取得采样协方差求逆(SMI)类算法相同的收敛性能。
  3. 所属分类:其它

    • 发布日期:2020-05-28
    • 文件大小:275kb
    • 提供者:weixin_38672794
  1. 多级维纳滤波博士论文pdf版本

  2. 本资源十分详细的介绍了多级维纳滤波的原理以及应用,
  3. 所属分类:电信

    • 发布日期:2011-08-26
    • 文件大小:617kb
    • 提供者:kldzp
  1. MSWF多级维纳滤波.rar

  2. 此文件为多级维纳滤波技术程序,该程序能够实现在理想和非理想情况下,对阵列信号的DOA估计,程序比较清晰,希望能帮助到大家。
  3. 所属分类:电信

    • 发布日期:2020-08-04
    • 文件大小:2kb
    • 提供者:ldw126
  1. 一种复数浮点协方差矩阵的设计和实现

  2. 协方差矩阵的计算是信号处理领域的典型运算,是实现多级嵌套维纳滤波器、空间谱估计、相干源个数估计以及仿射不变量模式识别的关键部分,广泛应用于雷达、声呐、数字图像处理等领域。采用FPGA(Field Programmable Gate Array)可以提高该类数字信号处理运算的实时性,是算法工程化的重要环节。但是FPGA不适宜对浮点数的处理,对复杂的不规则计算开发起来也比较困难。故目前国内外协方差运算的FPGA实现都是采用定点运算方式。在充分应用FPGA并行处理能力的同时,为了扩展数据处理的动态范围
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:408kb
    • 提供者:weixin_38713586
  1. 基于复数浮点运算的协方差矩阵的FPGA实现

  2. 协方差矩阵的计算是信号处理领域的典型运算,是实现多级嵌套维纳滤波器、空间谱估计、相干源个数估计以及仿射不变量模式识别的关键部分,广泛应用于雷达、声呐、数字图像处理等领域。采用FPGA(Field Programmable Gate Array)可以提高该类数字信号处理运算的实时性,是算法工程化的重要环节。但是FPGA不适宜对浮点数的处理,对复杂的不规则计算开发起来也比较困难。故目前国内外协方差运算的FPGA实现都是采用定点运算方式。
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:524kb
    • 提供者:weixin_38734276
  1. 一种基于FPGA的复数浮点协方差矩阵实现

  2. O引言协方差矩阵的计算是信号处理领域的典型运算,是实现多级嵌套维纳滤波器、空间谱估计、相干源...
  3. 所属分类:其它

    • 发布日期:2020-10-25
    • 文件大小:455kb
    • 提供者:weixin_38751031
  1. 一种多级维纳滤波器实现方法

  2. 分析了多级维纳滤波器的工作原理和改进方法,引入一种可靠的秩选方法,得到了一种稳妥的多级维纳滤波实现方式。与传统方式相比,引入本秩选方向后的算法很容易找到一个门限,使得输出SINR达到最优。对算法有限精度模型的抗干扰性能进行了仿真试验,试验结果证明,该算法模型能消除多个干扰,并且经过抗干扰滤波的信号未受损伤。
  3. 所属分类:其它

    • 发布日期:2020-10-25
    • 文件大小:400kb
    • 提供者:weixin_38515362
  1. 单片机与DSP中的一种多级维纳滤波器实现方法

  2. 摘  要: 分析了多级维纳滤波器的工作原理和改进方法,引入一种可靠的秩选方法,得到了一种稳妥的多级维纳滤波实现方式。与传统方式相比,引入本秩选方向后的算法很容易找到一个门限,使得输出SINR达到最优。对算法有限精度模型的抗干扰性能进行了仿真试验,试验结果证明,该算法模型能消除多个干扰,并且经过抗干扰滤波的信号未受损伤。   通常,GPS信号抗干扰的研究方法有时频域抗干扰、利用GPS信号循环平稳特性抗干扰、阵列抗干扰以及空时抗干扰。空时联合处理具有在空时二维域剔除干扰的能力。设空时二维阵列阵元数
  3. 所属分类:其它

    • 发布日期:2020-11-04
    • 文件大小:503kb
    • 提供者:weixin_38700320
  1. 一种多级维纳滤波器实现方法

  2. 摘  要: 分析了多级维纳滤波器的工作原理和改进方法,引入一种可靠的秩选方法,得到了一种稳妥的多级维纳滤波实现方式。与传统方式相比,引入本秩选方向后的算法很容易找到一个门限,使得输出SINR达到。对算法有限精度模型的抗干扰性能进行了仿真试验,试验结果证明,该算法模型能消除多个干扰,并且经过抗干扰滤波的信号未受损伤。   通常,GPS信号抗干扰的研究方法有时频域抗干扰、利用GPS信号循环平稳特性抗干扰、阵列抗干扰以及空时抗干扰。空时联合处理具有在空时二维域剔除干扰的能力。设空时二维阵列阵元数为M
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:740kb
    • 提供者:weixin_38650629