您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 单片机期末考试题目及答案详解

  2. 很好很详细的资料,看了考试应该没问题的,大家快来下吧!单片机原理复习资料(一)  填空题: 1.MCS—51单片机引脚信号中,信号名称带上划线的表示该信号 或 有效。 2.通过堆栈操作实现子程序调用,首先要把 的内容入栈,以进行断点保护。调用返回时再进行出栈操作,把保护的断点送回 。 3.某程序初始化时使(SP)=40H,则此堆栈地址范围为 ,若使(SP)=50H,则此堆栈深度为 。 4.在相对寻址方式中, “相对”两字是指相对于 ,寻址得到的结果是 。在寄存器寻址方式中,指令中指定寄存器的内
  3. 所属分类:C

    • 发布日期:2009-06-23
    • 文件大小:275kb
    • 提供者:charlesdingding
  1. 实例解读51单片机完全学习与应用

  2. 目 录 第1篇 序 幕 单片机是什么?单片机有何用?如何系统学习单片机?单片机系统设计的流程是怎样的,需要掌握哪些辅助软件?本篇将针对这些问题一一阐述,为读者掀开单片机完全学习与应用的华丽序幕。 第1章 单片机在哪里 1.1 ■寻找单片机 1.1.1 电磁炉与单片机 1.1.2 MP3播放机与单片机 1.1.3 更多单片机 1.2 ■学习单片机 1.2.1 掌握单片机基础知识 1.2.2 理解单片机系统 1.2.3 成为单片机系统设计师 1.3 ■单片机之家 1.3.1 Intel 8051单
  3. 所属分类:嵌入式

    • 发布日期:2012-10-27
    • 文件大小:16mb
    • 提供者:hwdemtv
  1. 模电 数电 单片机笔试及面试问题.pdf

  2. 该文档包括数电、模电、单片机、计算机原理等笔试问题,还讲解了关于面试的问题该如何解答,对大家有一定的帮助电流放大就是只考虑输岀电流于输入电流的关系。比如说,对于一个uA级的信号,就需要放大后才能驱动 一些仪器进行识别(如生物电子),就需要做电流放大 功率放大就是考虑输出功率和输入功率的关系。 其实实际上,对于任何以上放大,最后电路中都还是有电压,电流,功率放大的指标在,叫什么放大,只 是重点突出电路的作用而已。 15.推挽结构的实质是什么? 般是指两个三极管分别受两互补信号的控制,总是在一个三极
  3. 所属分类:嵌入式

    • 发布日期:2019-10-12
    • 文件大小:649kb
    • 提供者:fromnewword
  1. 模拟电路和数字电路笔试知识和面试知识.pdf

  2. 每次面试都被问到模电和数电,因此想给大家分享一份关于模拟电子技术的面试题,希望有所帮助电流放大就是只考虑输出电流于输入电流的关系。比如说,对于一个uA级的信号,就需要放大后才能驱动 些仪器进行识别(如生物电子),就需要做电流放大。 功率放大就是老虑输出功率和输入功率的关系。 其实实际上,对于任何以上放大,最后电路中都还是有电压,电流,功率放大的指标在,叫什么放大,只 是重点突出电路的作用而已 15.推挽结构的实质是什么? 般是指两个三极管分别受两互补信号的控制,总是在一个三极管导通的时候另一个截
  3. 所属分类:讲义

    • 发布日期:2019-08-18
    • 文件大小:614kb
    • 提供者:maosheng007
  1. FPGA入门教程.pdf

  2. 1、数字电路设计入门 2、FPGA简介 3、FPGA开发流程 4、RTL设计 5、Quartus II 设计实例 6、ModelSim和Testbench112时序逻辑电路 时序逻辑电路由时钟的上升沿或下降沿驱动工作,其实真正被时钟沿驱动的是电路中的 触发器( Register),也称为寄存器。触发器的工作原理和参数如下图 Register的原理和参数 T DQ Clk Clk old tsu:建立时间,在时钟有效沿到来之前触发器数据输入应保持稳定的时间,如果建立时 间不够,数据将不能在这个时钟
  3. 所属分类:硬件开发

    • 发布日期:2019-07-28
    • 文件大小:6mb
    • 提供者:smart_devil
  1. 一种FPGA时钟信号自激产生的方法

  2. 现今的FPGA设计大多采用时序逻辑,需要时钟网络才能工作,通常情况下,时钟通过外部晶体振荡器产生。虽然大多数情况下使用外部晶振是最好的选择,然而,石英晶振对温度漂移敏感,且易碎,对于一些恶劣场合,如导引头制导电路,温度骤变和高速振荡使得应尽量避免使用晶体振荡器。本文主要研究如何通过FPGA内部延迟单元构建闭合组合逻辑链产生自激振荡,从而产生时钟信号,并通过内部PLL锁相环获得倍分频时钟的方法。该方法可用于应避免使用时钟的场合下代替外部晶体振荡器使用。
  3. 所属分类:其它

    • 发布日期:2020-07-31
    • 文件大小:62kb
    • 提供者:weixin_38702726
  1. 如何设计晶振振荡电路

  2. 本文主要讲如何设计晶振振荡电路,感兴趣的朋友可以看看。
  3. 所属分类:其它

    • 发布日期:2020-07-28
    • 文件大小:69kb
    • 提供者:weixin_38499503
  1. PIC单片机外部振荡电路设计

  2. 晶振设计是单片机应用设计的重要环节之一,因此很有必要了解晶振电路的特点,组成以及如何选用相关电子元件
  3. 所属分类:其它

    • 发布日期:2020-08-21
    • 文件大小:153kb
    • 提供者:weixin_38572115
  1. 基础电子中的教你如何了解晶振

  2. 首先我们要知道晶振是什么?晶振又称晶体振荡器,其作用是为系统提供基本的时钟信号。常用的有85M晶振、125M晶振等等。晶振通常与锁相环电路配合使用,以提供系统所需的时钟频率。如果不同子系统需要不同频率的时钟信号,可以用与同一个晶振相连的不同锁相环来提供。下面就让我们来看看如何选择晶振?   对于一个高可靠性的系统设计,晶体的选择非常重要,尤其设计带有睡眠唤醒(往往用低电压以求低功耗)的系统。   这是因为低供电电压使提供给晶体的激励功率减少,造成晶体起振很慢或根本就不能起振。这一现象在上电复
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:57kb
    • 提供者:weixin_38710127
  1. 嵌入式系统/ARM技术中的如何实现时钟晶振的高稳定性运用?

  2. 你还在为晶振匹配不理想和温漂烦恼吗?   很多工程师,在电路中使用晶振时,经常会碰到这样的烦恼,一是晶振在电路中匹配不理想,影响使用效果;二是晶振的温度漂移太大,甚至影响产品的性能。   目前在电子产品日新月异的今天,成本问题肯定是生产商考虑的重要因素,同样对晶振的运用也会考虑到成本因素,因此工程师在设计电路时,因有源晶体振荡器(俗称钟振)比普通无源谐振器价格高出5~10倍,从而更多地选择使用无源的晶体运用到电路中;只有在一些高端产品如工控类、高速通信类产品才比较青睐使用有源晶振,因此就产生
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:111kb
    • 提供者:weixin_38715019
  1. 基础电子中的如何实现时钟晶振的高稳定性运用

  2. 很多工程师,在电路中使用晶振时,经常会碰到这样的烦恼,一是晶振在电路中匹配不理想,影响使用效果;二是晶振的温度漂移太大,甚至影响产品的性能。目前在电子产品日新月异的今天,成本问题肯定是生产商考虑的重要因素,同样对晶振的运用也会考虑到成本因素,因此工程师在设计电路时,因有源晶体振荡器(俗称钟振)比普通无源谐振器价格高出5~10倍,从而更多地选择使用无源的晶体运用到电路中;只有在一些高端产品如工控类、高速通信类产品才比较青睐使用有源晶振,因此就产生了以上常见的问题。究其原因,无源晶振的使用效果不仅取
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:78kb
    • 提供者:weixin_38672962
  1. 教你如何了解晶振

  2. 首先我们要知道晶振是什么?晶振又称晶体振荡器,其作用是为系统提供基本的时钟信号。常用的有85M晶振、125M晶振等等。晶振通常与锁相环电路配合使用,以提供系统所需的时钟频率。如果不同子系统需要不同频率的时钟信号,可以用与同一个晶振相连的不同锁相环来提供。下面就让我们来看看如何选择晶振?   对于一个高可靠性的系统设计,晶体的选择非常重要,尤其设计带有睡眠唤醒(往往用低电压以求低功耗)的系统。   这是因为低供电电压使提供给晶体的激励功率减少,造成晶体起振很慢或根本就不能起振。这一现象在上电复
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:56kb
    • 提供者:weixin_38718223
  1. 如何实现时钟晶振的高稳定性运用

  2. 很多工程师,在电路中使用晶振时,经常会碰到这样的烦恼,一是晶振在电路中匹配不理想,影响使用效果;二是晶振的温度漂移太大,甚至影响产品的性能。目前在电子产品日新月异的今天,成本问题肯定是生产商考虑的重要因素,同样对晶振的运用也会考虑到成本因素,因此工程师在设计电路时,因有源晶体振荡器(俗称钟振)比普通无源谐振器价格高出5~10倍,从而更多地选择使用无源的晶体运用到电路中;只有在一些高端产品如工控类、高速通信类产品才比较青睐使用有源晶振,因此就产生了以上常见的问题。究其原因,无源晶振的使用效果不仅取
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:77kb
    • 提供者:weixin_38679449
  1. PIC单片机外部振荡电路设计

  2. 晶振设计是单片机应用设计的重要环节之一,因此很有必要了解晶振电路的特点,组成以及如何选用相关电子元件。  PIC单片机有四种振荡方式可供选择,振荡方式经配置寄存器CONFIG的F0SC1,F0SC0位加以选择,并在EPROM编程时写入。  晶体振荡器/陶瓷振荡器:  XT、LP、HS三种方式中,需一晶体或陶瓷谐振器连接到单片机的OSC1/CLKIN和OSC2/CLKOUT引脚上,以建立振荡,如图1所示。电阻RS常用来防止晶振被过分驱动。在晶体振荡下,电阻RF≈10MΩ。对于32KHZ以上的晶体振
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:203kb
    • 提供者:weixin_38604330
  1. 如何实现时钟晶振的高稳定性运用?

  2. 你还在为晶振匹配不理想和温漂烦恼吗?   很多工程师,在电路中使用晶振时,经常会碰到这样的烦恼,一是晶振在电路中匹配不理想,影响使用效果;二是晶振的温度漂移太大,甚至影响产品的性能。   目前在电子产品日新月异的今天,成本问题肯定是生产商考虑的重要因素,同样对晶振的运用也会考虑到成本因素,因此工程师在设计电路时,因有源晶体振荡器(俗称钟振)比普通无源谐振器价格高出5~10倍,从而更多地选择使用无源的晶体运用到电路中;只有在一些高端产品如工控类、高速通信类产品才比较青睐使用有源晶振,因此就产生
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:143kb
    • 提供者:weixin_38721119