您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 竞锋-民航售票系统 c语言

  2. 本系统共有3000多行代码,功能十分不错,实现了基本的民航售票的功能,并且导入了登录模块,必须对用户名和密码进行验证,还有很多的容错模块,防止用户输入出错 !
  3. 所属分类:C

    • 发布日期:2008-11-17
    • 文件大小:7mb
    • 提供者:xidazjf
  1. vb生成中文二维码,纯代码,无控件,支持容错,模块大小,版本,支持ansi,utf8中文编码,

  2. vb生成中文二维码,纯代码,没有任何ocxdll控件, 下载就能用生成单一exe,支持容错,模块大小,二维码全版本,支持ansi,utf8中文编码, 可以进一步彩色编码,可以进一步合成图片.相当不错的资源,加入你自己的项目或者工程是最好的选择.
  3. 所属分类:Android

    • 发布日期:2017-10-29
    • 文件大小:29kb
    • 提供者:lanmuz
  1. vb生成中文二维码,纯代码,无控件,支持容错,模块大小,版本,支持ansi,utf8中文编码,

  2. vb生成中文二维码,纯代码,没有任何ocxdll控件, 下载就能用生成单一exe,支持容错,模块大小,二维码全版本,支持ansi,utf8中文编码, 可以进一步彩色编码,可以进一步合成图片.相当不错的资源,加入你自己的项目或者工程是最好的选择.
  3. 所属分类:Android

    • 发布日期:2020-05-09
    • 文件大小:29kb
    • 提供者:kandy_000
  1. 惠普模块化智能阵列MSA家族全面简化存储

  2. HP StorageWorks模块化智能阵列(MSA)家族每款解决方案均为实现最大传输速率、降低管理成本及加快投资回报而设计,可支持灵活的平台和高级数据保护特性。其中,HP StroageWorks MSA20、30定位于工作组应用,使用智能阵列技术的高性能,可用于内部/外部存储;MSA500与MSA1000定位于分支机构应用,具有简单、经济、容错智能阵列技术,能提供集群和共享存储,支持直接连接到SAN(DtS)转换,具有很好的性价比与可用性。
  3. 所属分类:其它

    • 发布日期:2020-03-04
    • 文件大小:25kb
    • 提供者:weixin_38668335
  1. 基于链式拓扑的SVG可靠性分析和容错控制

  2. 基于链式拓扑的SVG可靠性分析和容错控制,王嘉石,王颖杰,为了保证基于链式拓扑的SVG在发生故障之后仍能正常工作,实现无功补偿。在对系统的可靠性进行分析后,对系统的H桥模块采用容错控�
  3. 所属分类:其它

    • 发布日期:2020-01-29
    • 文件大小:626kb
    • 提供者:weixin_38677472
  1. 西门子SIMATIC过程控制系统PCS 7容错过程控制系统.pdf

  2. 西门子SIMATIC过程控制系统PCS 7容错过程控制系统pdf,西门子SIMATIC过程控制系统PCS 7容错过程控制系统:控制系统及其任何组件的故障都可能导致生产和制造过程中发生代价巨大的停机事故。 重新启动连续过程所涉及的费用也必须与故障导致的实际生产损失一起考虑在内。 另外,还可能会由于丢失质量数据而带来整批损失。 如果要使过程在没有监管或维护人员的情况下运行,则必须组态一个对所有组件容错的过程控制系统。目录 前言 看看看看看看看看 ■■■■■■■■■■看口口■■■■■■看日日■■■■■
  3. 所属分类:其它

  1. 电源技术中的如何选择PAC的电源模块?

  2. RX3i的电源模块像I/O模块一样简单地插在背板上,并且能与任何标准型号RX3iCPU协同工作。每个电源模块具有自动电压适应功能,用户无需跳线选择不同的输入电压。电源模块具有限流功能,发生短路时,电源模块会自动关断来避免硬件损坏。RX3i电源模块与CPU性能紧密结合能实现单机控制、故障安全和容错。其他的性能和安全性能还包括先进的诊断机制和内置智能开关熔丝。RX3i的电源模块的输入电压可以有100~240VAC、125VDC、24VDC或12VDC等备选。RX3i的电源模块的型号和性能参数见表1-
  3. 所属分类:其它

    • 发布日期:2020-10-15
    • 文件大小:178kb
    • 提供者:weixin_38632046
  1. 服务熔断:Hystrix容错框架【包括之前章节Demo】

  2. 个人学习练习demo,对应Blog:springCloud学习【二】:服务熔断:Hystrix容错框架【实例】,里面是完整的demo包,registry是注册中心模块,service是服务提供者,consume和consume-feign是消费服务的两种实现方式,consume是ribbon+restTemplate。解压完之后,配置好项目jdk版本,和maven可以直接运行,各个模块的解释和总结详见解压目录内《备注文档》
  3. 所属分类:互联网

    • 发布日期:2020-10-12
    • 文件大小:276kb
    • 提供者:m0_48373030
  1. AVR单片机中TWI的模块化检测系统设计

  2. 摘要:主要利用AVR单片机中的TWI模块,构建了一个基于TWI总线的模块化检测系统。通过利用TWI总线相对于I2C总线的强大灵活性,增加了容错处理程序,提高了总线的稳定性和可靠性,使得整个检测系统的抗干扰性更强。在从
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:289kb
    • 提供者:weixin_38750644
  1. 通信与网络中的HCS12和模拟器件在工业CAN I/O模块的实现

  2. 制造行业的发展趋势是更快、更高效和更灵活,为此制造商们正在努力实现开放式分布控制架构。工业CAN I/O模块包含8个模拟输入、16个数字输入、16个数字输出,以及一个兼容高速CAN收发器2.1 A/B的控制器和可选的RS232/RS485收发器。该方案基于飞思卡尔的16位MC9S12DP256微控制器单元。CAN物理收发器有两个可行的替代产品,一个是容错CAN接口MC33388,一个是带多输出电源的高速CAN MC33394.CAN接口与ISO 118?8兼容,允许最大数据传送速率为500kbp
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:104kb
    • 提供者:weixin_38734200
  1. EDA/PLD中的基于VHDL的MTM总线主模块有限状态机设计

  2. 摘要:为了能够更简洁严谨地描述MTM总线的主模块有限状态机的状态转换,同时减少FPGA芯片功耗,提高系统稳定性,文中在分析MTM总线结构和主模块有限状态机模型的基础上,基于VHDL语言采用"单进程"式对该有限状态机进行了设计,并在QuartusⅡ开发软件中实现了对语言代码的编译及程序的时序仿真和功能仿真;通过对仿真波形图的分析验证了该状态机设计的正确性和有效性。   MTM总线(Module Testing and Maintenance bus,MTMbus)是一种同步、串行、用于系统级的背
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:320kb
    • 提供者:weixin_38701340
  1. 一种基于FPGA的航空总线容错机制设计

  2. 航天应用中,单粒子翻转引发SRAM型FPGA的错误最多,而EDAC设计在纠错模块中有着广泛的应用。将依据扩展海明码设计的[40,32]EDAC模块嵌入到ARINC 659的双口数据DPRAM和指令SRAM中,提高了总线控制器的容错处理能力。
  3. 所属分类:其它

    • 发布日期:2020-10-17
    • 文件大小:470kb
    • 提供者:weixin_38635996
  1. 通信与网络中的NI发布专供NI CompactRIO平台使用的CAN通信模块

  2. 美国国家仪器(National Instruments,NI)最近发表一款专供NI CompactRIO平台使用的CAN通信模块NI 9852,可直接连接低速/容错CAN网络,为CompactRIO强化现有的高速CAN连接能力,进一步使CompactRIO成为载具内测量和控制应用程序的理想平台。    NI 9852提供两个低速/容错CAN网络通信连接端口,可以配合传输速率达125kb/s的设备使用。利用安装在CompactRIO机箱中的NI 9852,工程师可以运用CompactRIO平台的弹
  3. 所属分类:其它

    • 发布日期:2020-11-27
    • 文件大小:52kb
    • 提供者:weixin_38709100
  1. 单片机与DSP中的单片机多机冗余设计及控制模块的VHDL语言描述

  2. 摘要:以三个单片机组成的系统为例介绍一种单片机多机冗余容错设计。阐述设计中关键的时钟同步技术和总线仲裁方法,给出控制模块的VHDL语言描述。   关键词:单片机 冗余容错 时钟 总线 VHDL 本文提出一种表决式单片机多机冗余设计方案。该方案不同于中央系统的多机冗余设计。大规模系统冗余大多采用完善而复杂的机间通讯协议实现系统重构,不太注重系统的实时性。本方案结构简单,易于实现,具有极强的实时性,没有电子开关切换总线的咔嗒声输出。单片机价格低廉、功能灵活,也使得该设计在类似仪器仪表的小系统中
  3. 所属分类:其它

    • 发布日期:2020-12-07
    • 文件大小:128kb
    • 提供者:weixin_38515362
  1. 单片机与DSP中的基于双DSP的磁轴承数字控制器容错设计

  2. 基于双DSP的磁轴承数字控制器容错设计 [日期:2006-3-13] 来源:电子设计应用  作者:余同正 徐龙祥 [字体:大 中 小]   摘    要:本文介绍了应用于磁轴承的双DSP热备容错控制方案,该方案采用时钟同步技术,由总线表决模块实现系统的容错处理,硬件判决模块实现硬件故障判断。由中心仲裁模块根据两判决模块的结果进行复杂的仲裁,并完成切换和完善的报警逻辑,从而提高了磁轴承控制系统的可靠性。 关键词:容错;磁轴承; 控制器; CPLD; DSP 引言 电磁轴承(AMB
  3. 所属分类:其它

    • 发布日期:2020-12-13
    • 文件大小:89kb
    • 提供者:weixin_38584148
  1. 基于余数校验的FFT容错方案

  2. 具有星上数字处理能力的卫星通信系统因受空间辐射环境影响,容易发生单粒子翻转而严重影响系统可靠性。传统三模冗余方案开销巨大,因此,研发低开销、高可靠性的容错方法已经成为星上数字处理技术的重要方向。本文针对常用的FFT模块,提出了一种基于余数校验的单采样判决容错方法。传统基于余数校验的FFT方案因存在大量蝶形运算,而需将旋转因子扩大一定倍数以保证计算精确,导致复杂度大大增加。本文在FFT的中间一级将数据进行截断,并在截断前增加单采样判决模块确保正确的数据输出,同时针对上述过程中增加的取模操作提出了一
  3. 所属分类:其它

    • 发布日期:2021-03-07
    • 文件大小:699kb
    • 提供者:weixin_38658471
  1. 改进的容错系统的参数分析

  2. 我们报告了对来自航空航天领域的改进的三重模块化计算机系统的初步研究, 旨在计算其他子系统采取的行动过程,并将结果输出到其他子系统子系统。 基于系统的形式模型,我们得出对参数值的约束出现在我们的模型中,并手动证明“当CPU处于启动阶段时,不应重启再次由于其看门狗定时器溢出或仲裁程序发送的重启信号造成的。
  3. 所属分类:其它

    • 发布日期:2021-02-23
    • 文件大小:328kb
    • 提供者:weixin_38660108
  1. nginx_upstream_module:Tarantool NginX上游模块(REST,JSON API,websockets,负载平衡)-源码

  2. Tarantool NginX上游模块 主要特点: nginx和Tarantool都可以通过HTTP(S)访问。 可通过JSON-RPC或REST调用的Tarantool方法。 具有弹性配置的负载平衡。 备份和容错。 低开销。 进一步了解: 局限性 在Tar​​antool支持带外答复之前,不支持WebSocket。 此模块不支持从2.4.0开始的Tarantool1.6.x。 从那时起,它就使用了Tarantool 1.7协议功能。 Docker镜像 Tarantool Ngin
  3. 所属分类:其它

    • 发布日期:2021-02-05
    • 文件大小:97kb
    • 提供者:weixin_42134051
  1. 单片机多机冗余设计及控制模块的VHDL语言描述

  2. 摘要:以三个单片机组成的系统为例介绍一种单片机多机冗余容错设计。阐述设计中关键的时钟同步技术和总线仲裁方法,给出控制模块的VHDL语言描述。 本文提出一种表决式单片机多机冗余设计方案。该方案不同于中央系统的多机冗余设计。大规模系统冗余大多采用完善而复杂的机间通讯协议实现系统重构,不太注重系统的实时性。本方案结构简单,易于实现,具有极强的实时性,没有电子开关切换总线的咔嗒声输出。单片机价格低廉、功能灵活,也使得该设计在类似仪器仪表的小系统中的运用成为可能。1设计原理设计结构如图1所示。完成整个冗余
  3. 所属分类:其它

    • 发布日期:2021-02-03
    • 文件大小:115kb
    • 提供者:weixin_38665411
  1. 基于VHDL的MTM总线主模块有限状态机设计

  2. 摘要:为了能够更简洁严谨地描述MTM总线的主模块有限状态机的状态转换,同时减少FPGA芯片功耗,提高系统稳定性,文中在分析MTM总线结构和主模块有限状态机模型的基础上,基于VHDL语言采用"单进程"式对该有限状态机进行了设计,并在QuartusⅡ开发软件中实现了对语言代码的编译及程序的时序仿真和功能仿真;通过对仿真波形图的分析验证了该状态机设计的正确性和有效性。   MTM总线(Module Testing and Maintenance bus,MTMbus)是一种同步、串行、用于系统级的背
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:382kb
    • 提供者:weixin_38662089
« 12 3 4 5 6 7 8 9 10 »