您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 宽频带数字锁相环的设计及基于FPGA的实现

  2. 这个资源不错 讲的鉴相器用边沿触发的 嘿嘿 我最近在设计这个东西
  3. 所属分类:硬件开发

    • 发布日期:2009-08-14
    • 文件大小:363kb
    • 提供者:fzp273
  1. 宽频带数字锁相环的设计及基于FPGA的实现

  2. 数字锁相环(DPLL)技术在数字通信、无线电电子学等众多领域得到了极为广泛的应用。与传统的模拟电路实现的PLL相比,DPLL具有精度高、不受温度和电压影响、环路带宽和中心频率编程可调、易于构建高阶锁相环等优点。随着集成电路技术的发展,不仅能够制成频率较高的单片集成锁相环路,而且可以把整个系统集成到一个芯片上去。在基于FPGA的通信电路中,可以把全数字锁相环路作为一个功能模块嵌入FPGA中,构成片内锁相环。
  3. 所属分类:硬件开发

    • 发布日期:2010-09-20
    • 文件大小:350kb
    • 提供者:AAA12505
  1. 宽频带数字锁相环的设计及基于FPGA的实现

  2. 本文简要介绍了在FPGA中实现全数字锁相环(DPLL)的原理与方法,以解决在同步串行数据通信时的同步时钟不稳定时的快速恢复问题; 并重点介绍了采用可控模数分频器实现的数字锁相环中宽频带捕获的方法与实现过程。
  3. 所属分类:其它

    • 发布日期:2020-08-02
    • 文件大小:81kb
    • 提供者:weixin_38621870
  1. 宽频带数字锁相环的设计及基于FPGA的实现

  2. 数字锁相环(DPLL)技术在数字通信、无线电电子学等众多领域得到了极为广泛的应用。与传统的模拟电路实现的PLL相比,DPLL具有精度高、不受温度和电压影响、环路带宽和中心频率编程可调、易于构建高阶锁相环等优点。随着集成电路技术的发展,不仅能够制成频率较高的单片集成锁相环路,而且可以把整个系统集成到一个芯片上去。
  3. 所属分类:其它

    • 发布日期:2020-10-19
    • 文件大小:462kb
    • 提供者:weixin_38563552