您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. SI4432 Register Settings_RevB1-v5.xls

  2. si4432的寄存器设置XLS表格,很多人都头疼这个,有了这个表格,设置就轻松多了,有用的试试吧
  3. 所属分类:硬件开发

    • 发布日期:2013-03-17
    • 文件大小:285kb
    • 提供者:b1a2b3y
  1. DSP中的FMS9984A图像数字转换器

  2. FMS9884A图像数字转换器可以把分辨率1280×1024(85Hz刷新)或1600×1200(75Hz刷新)RGB图像数字化,采用隔行像互取样。ADC取样时钟由外部源或用内部PLL的输入水平同步信号激励。输出数据经一个端口(全速率)或双端口(每个端口都是半速率)输出。通过SMBus/I2C兼容串行端口存取寄存器进行设置和控制。输入幅度范围是500~1000mV(DC或AC耦合)。AC耦合输入的低基准由输入箝位建立,输入箝位由内部产生或外部提供。三个信道所共有的箝位脉冲、带隙基准电压和时钟由P
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:126kb
    • 提供者:weixin_38749268
  1. 嵌入式系统/ARM技术中的ARM程序状态寄存器

  2. ARM体系结构包含1个当前程序状态寄存器(CPSR)和5个各份的程序状态寄存器(SPSRs)。使用MSR和MRS指令来设置和读取这些寄存器。   当前程序状态寄存器(CPSR),持有关于当前处理器状态的信息。其他5个各份的程序状态寄存器(SPSR),每个特权模式都有一个,持有完成在这个模式下的例外处理时处理器必须返回的关于状态的信息。   SPSR用来进行异常处理,其功能包括:   (1)保存ALU中的当前操作信息。   (2)控制允许和禁止中断。   (3)设置处理器的运行模式。
  3. 所属分类:其它

    • 发布日期:2020-11-13
    • 文件大小:185kb
    • 提供者:weixin_38706824
  1. 元器件应用中的RTC相关寄存器

  2. RTC一般都是通过设置其寄存器来实现相应的功能的。下面将详细给出RTC相关寄存器说明。   RTC控制寄存器说明如表1所示。   表1 控制寄存器(RTCCON)说明   (2)RTCALM(报警控制寄存器)   RTCALM寄存器设置报警使能和报警时间,其说明如表2所示。   表2 报警控制寄存器(RTCALM)说明   (3)报警数据寄存器(ALM* *)   报警数据寄存器包括秒(ALMSEC)、分(ALMMIN)、时(ALMHOUR)、日(ALMDAY)、月(ALM
  3. 所属分类:其它

    • 发布日期:2020-11-13
    • 文件大小:298kb
    • 提供者:weixin_38565221
  1. DMA的寄存器介绍

  2. (1)ZDMA控制寄存器(ZDCONn)   ZDMA控制寄存器主要用于设置DMA的通道。S3C44B0包括两个ZDMA控制寄存器:ZDCON0和ZDCON1,其含义如表1所示。   表1 ZDMA控制寄存器描述   (2)ZDMA初始源/目的地址和计数寄存器以及当前源/目的地址和计数器   ZDMAn的初始/当前源地址寄存器如表2所示,它主要设置传输的数据类型、地址增减方式和地址值。   表2 ZDMAn的初始/当前源地址寄存器   表3给出了ZDMAn的初始/当前目的地址
  3. 所属分类:其它

    • 发布日期:2020-11-13
    • 文件大小:194kb
    • 提供者:weixin_38744270
  1. 嵌入式系统/ARM技术中的ARM中断及相关寄存器

  2. 要正确应用ARM处理器必须首先对它的系统寄存器进行正确配置,下面简要介绍一下ARM寄存器,包括一些中断寄存器设置如中断状态(0x8000.0240,0x8000.1240,0x8000.2240)和中断屏蔽寄存器(0x8000.0280,0x8000.1280,0x8000.2280)。   ARM中断寄存器主要包括:   ·中断模式寄存器可以设置2个中断源为IRQ或FIQ方式。   ·中断挂起寄存器,当有中断请求产生时,相应的位会被硬件置1,处于挂起状态。当进入中断处理程序时,必须通过软
  3. 所属分类:其它

    • 发布日期:2020-11-13
    • 文件大小:179kb
    • 提供者:weixin_38704565
  1. 元器件应用中的PWM的特殊寄存器

  2. PWM定时器是通过设置其特殊功能寄存器来实现相应昀功能的,下面将对其各寄存器进行介绍。   (1)定时器配置寄存器0(TCFG0)   定时器输入时钟频率=MCLK/{预分频值+1}/{除法器值}   {预分频值}=0~255   {除法器值}=2、 4、 8、 16、 32   定时器配置寄存器0(TCFG0)如表1所示。   表1 定时器酉揎寄Ff器0(TCFGO)   (2)定时器配置寄存器1(TCFG1)   定时器配置寄存器1(TCFG1)如表2所示。   表2
  3. 所属分类:其它

    • 发布日期:2020-11-13
    • 文件大小:290kb
    • 提供者:weixin_38621250
  1. I/0复用寄存器及其应用

  2. GPIO Mux寄存器用来选择281x处理器多功能复用引脚的操作模式,各引脚可以独立地配置在GPIO模式或者是外设专用功能模式。如果配置在通用数字量I/O模式,还可以通过方向控制寄存器(GPxMUX)设置GPIO的方向,通过量化输入寄存器(GPxQUAL)配置输入引脚的量化功能。表列出了GPIO复用控制寄存器的地址空间、大小及功能。   采用C/C++编程实现处理器的GPIO控制,其复用寄存器的相关结构体定义为:   采用上述结构体定义可以直接对GPIO的寄存器进行操作,完成外部引脚
  3. 所属分类:其它

    • 发布日期:2020-11-12
    • 文件大小:183kb
    • 提供者:weixin_38684743
  1. SPI串行发送缓冲寄存器(SPITXBUF)

  2. SPITXBUF存储下一个数据是为了发送,向该寄存器写入数据会设置TXBUF FULLFLAG位(SPISTS.5)。当目前的数据发送结束时,寄存器的内容会自动地装入SPIDAT中且TX BUF FULL FLAG位被清除。如果当前没有发送,写到该位的数据将会传送到SPIDAT寄存器中且TX BUF FULL标志位不被设置。   在主动模式下,如果当前发送没有被激活,则向该位写人数据将启动发送,同时数据被写人到SPIDAT寄存器中。如图1和表1所示(地址:7048h)。   图 SPI发
  3. 所属分类:其它

    • 发布日期:2020-11-12
    • 文件大小:77kb
    • 提供者:weixin_38625184
  1. EV扩展控制寄存器

  2. EXTCONA和EXTCONB是附加控制寄存器,使能和禁止附加/调整的功能。可以设置EXTCONx寄存器使事件管理器和240x的事件管理器兼容。两个控制寄存器的功能基本相同,只是分别控制事件管理器A和事件管理器B。图和表给出了EV扩展寄存器的功能定义。   图 EV扩展控制寄存器   表 EV扩展控制寄存器功能定义  欢迎转载,信息来源维库电子市场网(www.dzsc.com)   来源:ks99
  3. 所属分类:其它

    • 发布日期:2020-11-12
    • 文件大小:146kb
    • 提供者:weixin_38661800
  1. 死区定时器控制寄存器

  2. 每个比较单元都有一个死区定时器,但各比较单元共用一个时钟预定标分频器和死区周期寄存器。每个单元的死区可以独立地使能或禁止。   图 死区设置寄存器   表 死区设置寄存器功能定义  欢迎转载,信息来源维库电子市场网(www.dzsc.com)   来源:ks99
  3. 所属分类:其它

    • 发布日期:2020-11-12
    • 文件大小:103kb
    • 提供者:weixin_38699551
  1. 通用定时器控制寄存器(TxCON)

  2. 定时器控制寄存器是每个定时器的独立设置寄存器。位15和位14负责设置定时器和JTAG仿真器之间的工作关系,在某些情况下这两个位对于程序的执行非常重要,比如程序运行到断点处定时器的计数模式。尤其是在实时系统中,停止定时器计数使定时器处于随机工作状态是非常危险的。因此,这两位的设置必须根据硬件的实际需求合理地配置。   位12~11选择操作模式,在前面的章节中已经做了详细的介绍。位10~8定义输入时钟的分频的预定标参数.定时器的计数频率主要由以下参数确定:   ●外部晶振(30 MHz)   
  3. 所属分类:其它

    • 发布日期:2020-11-12
    • 文件大小:153kb
    • 提供者:weixin_38502916
  1. 通用定时器全局控制寄存器

  2. 全局控制寄存器GPTCONA/B确定通用定时器实现具体的定时器任务需要采取的操作方式,并指明通用定时器的计数方向。全局通用定时器控制寄存器B(GTPCONB)同GTPCONA功胄乞相同,只是控制的定时器不同。GTPCONA控制定时器1和2,GTPCONB控制定时器3和4。高低字节的分配情况如图所示。   图 通用定时器全局控制寄存器   如果定时器设置为递增或递减计数模式,位14和13指示定时器的计数方式;位lO~7确定具体的定时事件触发ADO自动转换的操作方式;位6用来使能定时器1和定
  3. 所属分类:其它

    • 发布日期:2020-11-12
    • 文件大小:236kb
    • 提供者:weixin_38713801
  1. UxCTL寄存器简介

  2. UxCTL寄存器是一个8位的寄存器。UASRT模块的基本操作由该寄存器的控制位确定的,它包含了通信协议、通信模式和校验位等的选择。图给出了啷寄存器的各个位。   图 UxCTL寄存器   由图可以看出,UxCTL寄存器主要包括8个有效的控制位。为了增加对UxCTL寄存器的了解,知道怎样对该寄存器进行正确的设置,下面对UxCTL寄存器的各个位进行详细介绍。   PENA:校验使能位。当该位为0时,不允许校验;当该位为1时,允许校验。如果允许校验,则发送时产生校验位,在接收时希望接收到校验
  3. 所属分类:其它

    • 发布日期:2020-11-12
    • 文件大小:50kb
    • 提供者:weixin_38708223
  1. 工业电子中的CoolRunner-Ⅱ I2C控制器寄存器

  2. I2C控制器寄存器基地址MBASE由VHDL代码中常量BASE ADDRESS决定,基地址为地址总线的高16位,低8位地址将决定哪一个寄存器被寻址。此I2C控制器寄存器共有如下4个。  (1)MADR:地址寄存器(地址为MBASE+$8Dh)  ■Bit7~Bit1:从设备地址(R/W)。  ■Bit0:保留。                              (2)MBCR:控制寄存器(地址为MBASE+$8Fh)  ■Bit7:EN(R/W),I2C控制器使能位。“1”使能I2C控制
  3. 所属分类:其它

    • 发布日期:2020-11-17
    • 文件大小:55kb
    • 提供者:weixin_38738783
  1. Coo1Runner-Ⅱ器件实现SPI接收移位寄存器

  2. 由于SCK时钟的相位和极性在不同系统中的配置不尽相同,所以在本设计中通过合理设置CPHA、CPOL和RCV_CPOL的值,达到正确接收数据的目的。   如图所示,两个输入寄存器被用来采样MISO。一个在SCK上升沿采样,另一个在SCK下降沿采样。这两个寄存器的输出连接到一个多路器,多路器由RCV_CPOL控制。多路器的输出连接到SPI接收移位寄存器,接收移位寄存器由外部SCK的上升沿钟控。   如图 SPI接收移位寄存器和MIMO输入寄存器  由SCK钟控的计数器用来对输入到移位寄存器的数
  3. 所属分类:其它

    • 发布日期:2020-11-17
    • 文件大小:66kb
    • 提供者:weixin_38738983
  1. EDA/PLD中的ICAP的配置寄存器

  2. ICAP必须从输入口写入20个字节用于启动一次多引导重配置。表描述了⒛个字节的含义。从中可看到,大部分的字节内容都是固定的,少部分内容需要根据具体应用设计来设置(可参见《Spartan-3系列配置用户指南(UG332)》一书)。   表 ICAP配置中20个字节的含义   通常在多引导应用中有3个重要的寄存器,以及上面提到的少部分需要设置的寄存器。   (1) 下一个多引导的起始地址(GENERAL1和GENERAL2)。   这两个寄存器用于设置外部BPIFash或SPIFash多
  3. 所属分类:其它

    • 发布日期:2020-11-17
    • 文件大小:109kb
    • 提供者:weixin_38713203
  1. SDRAM的模式寄存器设置(MRS)

  2. SDRAM具有模式寄存器,通过该模式寄存器,可以切换SDRAM的操作模式。模式寄存器的设置如图1所示,可以说不是通过改变数据而是通过改变地址进行操作的。   图1 SDRAM的模式寄存器存取操作   (1)OPCODE(操作代码:BA0/BA1、A8~A12)   这是写人模式的设置。   ·Burst read and burst wrlte(突发读与突发写)   写操作时进行突发传输,起始地址是写操作开始时的列地址突发传输的字数是由突发长度(BL:A0~A2)指定的大小。   
  3. 所属分类:其它

    • 发布日期:2020-11-14
    • 文件大小:146kb
    • 提供者:weixin_38682279
  1. S3C2440 SDRAM寄存器初始化设置

  2. 板子是s3c2440,使用两片容量为32MB、位宽16bit的EM63A165TS-6G芯片拼成容量为64M、32bit的SDRAM存储器。根据2410datasheet,要使用SDRAM需配置13个寄存器,以下逐个来看:   1、 BWSCON:Bus width & wait status control register总线位宽和等待状态控制寄存器。   此寄存器用于配置BANK0 – BANK7的位宽和状态控制,每个BANK用4位来配置,分别是:   
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:53kb
    • 提供者:weixin_38630697
  1. ICAP的配置寄存器

  2. ICAP必须从输入口写入20个字节用于启动多引导重配置。表描述了⒛个字节的含义。从中可看到,大部分的字节内容都是固定的,少部分内容需要根据具体应用设计来设置(可参见《Spartan-3系列配置用户指南(UG332)》一书)。   表 ICAP配置中20个字节的含义   通常在多引导应用中有3个重要的寄存器,以及上面提到的少部分需要设置的寄存器。   (1) 下一个多引导的起始地址(GENERAL1和GENERAL2)。   这两个寄存器用于设置外部BPIFash或SPIFash多引导
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:163kb
    • 提供者:weixin_38624315
« 12 3 4 5 6 7 8 9 10 ... 16 »