您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 嵌入式系统/ARM技术中的可穿戴电子系统的发展——人类和嵌入式系统的结合

  2. 可穿戴电子系统的发展,不论生物计量、通信还是虚拟现实,都将嵌入式系统概念延伸到新的未知领域。把传感器和输出设备放到操作人员身上,产生了一个新词--电子人:人类和嵌入式系统的结合。   可穿戴系统为实际应用开辟了新远景,需要重新展望嵌入式体系结构。以可黏贴或者可摄入方式所使用的传感器群完全与传统的电源、接地和I/O连接相隔离。为实现微小体积以及近乎零功耗,小传感器群要支持传统的本地信号处理、存储和无线互联,而且不限于此。这是设计师必须要解决的两难问题。   把系统分开   解决可穿戴系统难题
  3. 所属分类:其它

    • 发布日期:2020-10-19
    • 文件大小:161kb
    • 提供者:weixin_38679233
  1. 嵌入式系统/ARM技术中的电子系统的发展—人类和嵌入式系统的结合

  2. 可穿戴电子系统的发展,不论生物计量、通信还是虚拟现实,都将嵌入式系统概念延伸到新的未知领域。把传感器和输出设备放到操作人员身上,产生了一个新词--电子人:人类和嵌入式系统的结合。   可穿戴系统为实际应用开辟了新远景,需要重新展望嵌入式体系结构。以可黏贴或者可摄入方式所使用的传感器群完全与传统的电源、接地和I/O连接相隔离。为实现微小体积以及近乎零功耗,小传感器群要支持传统的本地信号处理、存储和无线互联,而且不限于此。这是设计师必须要解决的两难问题。   把系统分开   解决可穿戴系统难题
  3. 所属分类:其它

    • 发布日期:2020-10-19
    • 文件大小:142kb
    • 提供者:weixin_38663452
  1. 嵌入式系统/ARM技术中的一种嵌入式高性能比较器

  2. 摘要:针对一款嵌入式10位逐次逼近型A/D转换器,我们设计出一种低功耗高精度的比较器。该比较器采用多级结构,其中前三级是带有正反馈的差分放大器,而后三级则是简单的反相器。此外,我们在电路中引入输入失调校准和输出失调校准的混合技术,以及实现自清零的电路技术。该比较器还采用SMIC 0.25μm CMOS工艺模型,在2.5V电源电压下,我们使用HSPICE仿真的结果表明:其比较精度可达到0.2 mV、速度为20MHz,而功耗仅为8μW。   1 引言   按一般原理,比较器将输入信号进行比较,得
  3. 所属分类:其它

    • 发布日期:2020-11-09
    • 文件大小:238kb
    • 提供者:weixin_38717870
  1. 嵌入式系统/ARM技术中的Altera推面向便携式应用的零功耗MAX IIZ

  2. Altera公司宣布推出新的零功耗MAXIIZCPLD进一步扩展了其低功耗可编程逻辑解决方案产品组合,该器件是专门针对解决便携式应用市场的功耗、封装和价格限制而设计开发的。和相竞争的传统宏单元CPLD相比,MAXIIZ器件具有6倍的密度和3倍的I/O资源优势,以相同甚至更低的功耗满足了设计人员对各种功能的需求,同时大大降低了电路板面积。MAXIIZ器件为流行的CPLD系列增加了零功耗和超小型封装型号,使手持式设备和其他便携式应用能够充分发挥CPLD的诸多优势——包括灵活性、产品快速面市以及电路板
  3. 所属分类:其它

    • 发布日期:2020-11-26
    • 文件大小:65kb
    • 提供者:weixin_38692928
  1. 嵌入式系统/ARM技术中的Tensilica与eASIC提供免费钻石处理器IP

  2. Tensilica联合eASIC宣布建立合作伙伴关系,以消除SOC开发过程中面临的成本壁垒。通过此项合作,eASIC公司允许其零掩模费用且无最低订货量限制的ASIC客户免费使用Tensilica公司愈见流行的钻石标准系列Microcontroller/CPU/DSP IP核。eASIC公司的客户目前可通过该公司的eZ-IP联盟组织获得钻石系列标准处理器内核IP。   本项史无前例的合作将极大帮助嵌入式设计工程师对于基于结构化ASIC的应用使用多款高性能低功耗的钻石系列处理器IP核进行SOC产品的
  3. 所属分类:其它

    • 发布日期:2020-11-26
    • 文件大小:55kb
    • 提供者:weixin_38625184
  1. 嵌入式系统/ARM技术中的多核SoC的嵌入式软件开发

  2. 与几年前相比,生产嵌入式应用产品的OEM感受到了越来越大的市场压力,产品的新功能和新特性、业界新标准、市场供求、用户对低功耗甚至零功耗的不断追求,以及产品成本等越来越多的因素都会对典型嵌入式设计产生影响,这使得目前市场上的各种应用产品,从纯粹的消费电子(如蜂窝电话、MP3播放器、数码相机)到基础设备(基站、电话系统、WAN交换机等),都产生了变化,这些变化促使研发人员开发更加完善和复杂的软件,并在高端产品上使用大量的FPGA。这些变化同时也将设计者推向了ASIC/SOC与非传统硬件模型——多核设
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:139kb
    • 提供者:weixin_38651812
  1. 嵌入式系统/ARM技术中的嵌入式系统中的零功耗设计

  2. 前 言 嵌入式应用系统中,普遍存在功耗浪费现象。如果将人比作一个嵌入式应用系统,人在行走时,系统处于连续运行状态,眼睛负责观察前方路况。通常在人行走的全过程中,眼睛都处于连续工作状态,然而,在实际行走中,并不要求对前方路况信息连续捕捉。假如眼睛对前方路况捕捉时间小于 0.5 s,人体盲目行走每米的横向偏差为0.05 m,当路面允许最大横向偏差不大于1 m时,人行走在 20 m范围内可不需要眼睛捕捉新的路况信息。这样,人便可以闭上眼睛走路,只在每行走20 m的周期中,将眼睁开0.5 s即可。
  3. 所属分类:其它

    • 发布日期:2020-12-09
    • 文件大小:185kb
    • 提供者:weixin_38538585