您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 嵌入式系统/ARM技术中的嵌入式设计中降低CPLD功耗的方案

  2. 导读:本文中我们将重点放在这些经验丰富的专家是如何使用超低功耗的复杂可编程逻辑器件(CPLD),并从他们的嵌入式设计中的I/O子系统节省每个微瓦的方法。   从事便携式或手持产品设计的工程师都明白对于如今的设计,最大限度地降低功耗是必不可少的要求。但是,只有经验丰富的工程师理解尽可能地延长系统的电池寿命的那些微妙但又重要的细节。   我们首先来了解在嵌入式设计中如何降低CPLD的功耗、电路板的面积和元器件成本。下一步,我们将看到在待机模式下如何尽量降低CPLD的功耗,不仅要仔细地选择器件,而
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:234kb
    • 提供者:weixin_38624975
  1. 嵌入式系统/ARM技术中的Altera推面向便携式应用的零功耗MAX IIZ

  2. Altera公司宣布推出新的零功耗MAXIIZCPLD进一步扩展了其低功耗可编程逻辑解决方案产品组合,该器件是专门针对解决便携式应用市场的功耗、封装和价格限制而设计开发的。和相竞争的传统宏单元CPLD相比,MAXIIZ器件具有6倍的密度和3倍的I/O资源优势,以相同甚至更低的功耗满足了设计人员对各种功能的需求,同时大大降低了电路板面积。MAXIIZ器件为流行的CPLD系列增加了零功耗和超小型封装型号,使手持式设备和其他便携式应用能够充分发挥CPLD的诸多优势——包括灵活性、产品快速面市以及电路板
  3. 所属分类:其它

    • 发布日期:2020-11-26
    • 文件大小:65kb
    • 提供者:weixin_38692928