您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 嵌入式系统/ARM技术中的ARM Cortex-M33处理器的五大特色

  2. 基于ARM Cortex处理器的片上系统(SoC)解决方案适用于多种嵌入式设计细分市场,如物联网、电机控制、医疗、汽车、家电自动化等。我们的处理器品种丰富且基于同一个标准架构,针对不同的产品市场提供广泛而丰富的性能与成本组合。Cortex系列处理器主要基于3大产品类型量身开发,A系列:运行复杂系统的精细高端应用;R系列:高性能硬实时系统;M系列:低功耗、确定性、成本敏感的微控制器,专门优化以满足其需求。   最先采用ARMv8-M架构的2款处理器为Cortex-M23和Cortex-M33。本
  3. 所属分类:其它

    • 发布日期:2020-10-15
    • 文件大小:155kb
    • 提供者:weixin_38650842
  1. 嵌入式系统/ARM技术中的ASIC与ARM的“强手联合”

  2. 引言   嵌入式世界的范围和概念极其广泛,可以从ASIC到MCU,而ASIC是有着巨大的潜力和创新力的一种技术,尽管它的设计非常昂贵,并且所需世界要花费数年,但这依然不影响它的巨大市场潜力。相比而言,单片机方案就便宜得多,时间花费也短,只需几个月甚至几周就可以了。但是不论ASIC还是单片机,他们都收到第三方芯片的限制。在最终产品上来说,他们还是有很多相似点和共同点的,都主要使用ARM CPU核,包含标准的通信接口,片内整合了大量的模拟功能,支持低功耗工作和快速唤醒。 图1 嵌入式设计So
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:216kb
    • 提供者:weixin_38702339
  1. 嵌入式系统/ARM技术中的分析复杂器件内部的实时可视性的设计方法

  2. 如果在一个系统中拥有几个处理器和外设,要开发具有成本效益、可靠的产品,尤其是在今天很短的产品开发时间的条件下,了解所有这些芯片的实时动态特性将变得非常重要。实时嵌入式系统越来越多地在多内核ASIC或系统级芯片(SoC)上实现,以利用这些器件所具有的低功耗、低成本和更高集成度的优点。   开发者所拥有的很多这些标准设计工具是依赖于了解老的技术产品的内部运行情况来实现的,已经不适用于这些新型的、功能强大的多功能设计了。瓶颈、延迟和对于像总线和存储器等共享资源的竞争这些问题,对于实时数据传输来说是致命
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:137kb
    • 提供者:weixin_38723027
  1. 嵌入式系统/ARM技术中的解析低功耗音频和视频的SOC设计问题

  2. SoC的定义多种多样,由于其内涵丰富、应用范围广,很难给出准确定义。从狭义角度讲,它是信息系统核心的芯片集成,是将系统关键部件集成在一块芯片上;从广义角度讲, SoC是一个微小型系统,如果说中央处理器(CPU)是大脑,那么SoC就是包括大脑、心脏、眼睛和手的系统。国内外学术界一般倾向将SoC定义为将微处理器、模拟IP核、数字IP核和存储器(或片外存储控制接口)集成在单一芯片上,它通常是客户定制的,或是面向特定用途的标准产品。   SoC定义的基本内容主要表现在两方面:其一是它的构成,其二是它形成
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:80kb
    • 提供者:weixin_38589795
  1. 嵌入式系统/ARM技术中的剖析LPC1100低功耗设计的七大秘密

  2. ARM凭借其作为低能耗技术的领导者和创建超低能耗设备的主要推动者的丰富专业技术,使得Cortex-M0处理器在不到12K门的面积内能耗仅有85微瓦/MHz(0.085毫瓦)。该处理器把ARM的MCU路线图扩展到超低能耗MCU和SoC应用中,如医疗器械、电子测量、照明、智能控制、游戏装置、紧凑型电源、电源和马达控制、精密模拟系统和IEEE 802.15.4(ZigBee)及Z-Wave系统。Cortex-M0处理器还适合拥有诸如智能传感器和调节器的可编程混合信号市场,这些应用在传统上一直要求使用独
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:255kb
    • 提供者:weixin_38659812
  1. 嵌入式系统/ARM技术中的片上系统设计方法和低功耗设计与实现

  2. 近年来集成电路技术发展迅速,片上系统(System On Chip,SOC)技术已经非常流行。基于深亚微米的超大规模片上系统芯片需求日益扩大,使传统的数字IC设计方法已不能适应现代产业界的IC产品需求。数字IC就是传递、加工、处理数字信号的IC,可分为通用数字IC和专用数字IC,IC产品面临上市时间的压力,使得设计者必须从设计方法来提高设计效率。   由于设计规模和集成度的不断提高,功耗问题也正日益成为片上系统实现的一个限制因素。此项技术是用来解决功率消耗问题,为了降低功率消耗问题,从而研究的一
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:226kb
    • 提供者:weixin_38548394
  1. 嵌入式系统/ARM技术中的片上网络低功耗分析

  2. 摘要: 片上系统(SoC) 发展到片上网络(NoC) , 能量消耗逐渐成为芯片设计的首要限制因素。通过建立CMOS 电路和网络通讯2 个层面不同的功耗模型, 从集成电路不同的设计层次、片上网络通讯功耗以及NoC 映射问题等方面进行NoC 的低功耗设计, 综合分析NoC 的低功耗设计方法。   片上网络(NoC) 是片上系统(SoC) 发展的新阶段, 在国际上的研究起步不久。NoC 概念在2000 年第一次被提出, 经过10 年的快速发展, 技术已经很成熟。过去, 集成电路的设计者主要关注延时、
  3. 所属分类:其它

    • 发布日期:2020-11-02
    • 文件大小:276kb
    • 提供者:weixin_38740328
  1. 嵌入式系统/ARM技术中的借助创新电子设计平台实现FPGA嵌入式系统设计

  2. FPGA问世已经超过20年,现在FPGA在复杂逻辑电路以及数字信号处理领域中扮演着越来越重要的角色,SoC以其低功耗、高性能、低成本、高可靠性等优点成为嵌入式系统的发展趋势。不过,对于很多设计者来讲这还是“新鲜事物”。学习并掌握一项新的技术或具备某种能力,比如学习FPGA开发技术并将其应用到实际系统中,这是一项艰巨任务。Altium Designer 提供了一种简单轻松的方法,可以帮助软/硬件工程师共同应对FPGA嵌入式系统开发的挑战。Altium designer拥有强大的嵌入式系统设计功能以
  3. 所属分类:其它

    • 发布日期:2020-11-12
    • 文件大小:236kb
    • 提供者:weixin_38513665
  1. 嵌入式系统/ARM技术中的基于FPGA的OPB_AHB总线桥接器的设计

  2. 摘要:本文首先介绍了 AHB和OPB总线协议特点,并在此基础上详细阐述了 OPB_AHB总线桥接器的功能和设计思路,最后给出了 OPB_AHB的验证方法和仿真结果。并在 Xilinx的EDK环境下利用MicroBlaze软核构建了 SoC系统并通过 FPGA验证。   1.引言   SoC(System on a Chip)自20世纪90年代后期出现以来,广受学术界和工业界的关注, SoC通常将微处理器、 IP(Intelligence Property)核和存储器(或片外存储控制接口)集成
  3. 所属分类:其它

    • 发布日期:2020-11-11
    • 文件大小:319kb
    • 提供者:weixin_38553478
  1. 嵌入式系统/ARM技术中的基于ARM7无线传输的热电偶远程监控系统

  2. 摘要: 采用基于ARM7系列的低功耗、高性能嵌入式SoC芯片Samsung S3C44B0X作为主控制器,在TCP/IP、GPRS技术相结合的基础上,设计具有无线传输热电偶采集的数据系统。远程监控软件模块采用Delphi7语言编写,分为数据采集端和控制端两部分。试验证明,整套系统运行稳定、可靠、经济,有一定的推广价值。   引言   目前,很多功能强大的嵌入式处理器都基于ARM内核构建。这样的配置系统性价比高,可扩展性能强。   工业检测系统应用中,作为一种主要的测温元件,热电偶具有结构简
  3. 所属分类:其它

    • 发布日期:2020-11-07
    • 文件大小:249kb
    • 提供者:weixin_38605188
  1. 嵌入式系统/ARM技术中的MIPS 科技宣布台湾扬智科技授权可定制 MIPS32® 24KEc™ Pro 内核

  2. MIPS 科技宣布台湾扬智科技(ALi Corporation)授权可定制 MIPS32:registered: 24KEc:trade_mark: Pro 内核,用于先进的多媒体设计。作为全球领先的消费 IC 公司之一,扬智科技在面向包括便携式媒体播放器(PMP)和机顶盒(STB)等数字娱乐设备的系统级芯片(SoC)设计中集成了高功效 MIPS-Verified:trade_mark: 处理器。   扬智科技发言人 May Wang 表示:“消费者需要结合了卓越性能、成本和功率效率的娱乐设
  3. 所属分类:其它

    • 发布日期:2020-11-25
    • 文件大小:54kb
    • 提供者:weixin_38612304
  1. 嵌入式系统/ARM技术中的应用处理器子系统使SoC设计更容易

  2. LSI Logic公司开发的低功耗处理器架构子系统瞄准GPS导航系统、电子玩具、个人媒体播放器以及许多其它低功耗手持应用。Zevio架构提供了一套完整的支持功能和总线互连,设计人员能够很容易地开发SoC解决方案。这种SoC包括一个或多个CPU或DSP内核、视频支持、2D或3D图形、64通道3D/2D音响引擎、USB端口和NAND闪存接口、 SDRAM,以及双数据速率(DDR)或DDR2 DRAM等IP预验证模块中的功能。IP预验证模块对于开发从ARM和ZSP DSP到视频编解码器、3D图形和2D
  3. 所属分类:其它

    • 发布日期:2020-12-02
    • 文件大小:86kb
    • 提供者:weixin_38725902
  1. 嵌入式系统/ARM技术中的SoC系统的低功耗设计

  2. 摘要:功耗问题正日益变成VLSI系统实现的一个限制因素。对便携式应用来说,其主要原因在于电池寿命,对固定应用则在于最高工作温度。由于电子系统设计的复杂度在日益提高,导致系统的功耗得到其主要功耗成分。其次,以该主要功耗成分数学表达式为依据,突出实现SoC低功耗设计的各种级别层次的不同方法。 关键词:VLSI SoC CMOS集成电路 低功耗设计引言从20世纪80年代初到90年代初的10年里,微电子领域的很多研究工作都集中到了数字系统速度的提高上,现如今的技术拥有的计算能力能够使强大的个人工
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:125kb
    • 提供者:weixin_38694336
  1. 嵌入式系统/ARM技术中的SoC系统中实时总线模块的设计理念

  2. P>SoC中CPU总线一般采用应答机制,是非实时的,数据的处理采用中断响应机制以发挥效率。处理特定实时数据并没有固定的延时与稳定的吞吐率,因此需要设计一个模块来处理实时数据到非实时总线之间的平滑过度问题。作者以此模块设计为例,阐述非实时总线中实时数据切换的设计理念与几个实用技术。 在芯片设计中,芯片内部总线的设计往往决定了芯片的性能、功耗与各模块设计的复杂度。我们设计总线往往会依据两方面的原则:一是芯片设计流程其内在的需求,二是所针对的应用对交换宽带、延时、效率、灵活性的需求。 针对芯片总
  3. 所属分类:其它

    • 发布日期:2020-12-09
    • 文件大小:104kb
    • 提供者:weixin_38703669
  1. 嵌入式系统/ARM技术中的基于32位微处理器的液晶显示系统的设计和实现

  2. 引    言       近年来随着低成本高性能32位微处理器的出现,越来越多的工程设计人员把目光投向32位嵌入式产品的开发中。目前ARM系列32位微处理器在低功耗移动通信设备方面占有绝对优势;Motorola的MC683xx系列和Cold Fire系列主要用于工控、智能化仪表和汽车电子等领域;SoC技术是系统开发越来越倾向于32位CPU为核心,32位微处理器日益显示出其巨大的优越性。显示器件是嵌入式系统进行人机交互的重要设备,液晶显示器具有体积小、微功耗、低辐射、性能可靠等优点,已经成为工
  3. 所属分类:其它

    • 发布日期:2020-12-06
    • 文件大小:98kb
    • 提供者:weixin_38643141
  1. 嵌入式系统/ARM技术中的嵌入式Linux的动态电源管理技术

  2. 摘要 在SoC硬件对电源管理支持基础上,通过设计电源管理操作点、管理类、管理策略等结构,把系统创建的任务和具体电源管理硬件参数联系起来,为任务间精细电源管理提供包括应用层、操作系统层以及硬件层的框架结构。结合用户层制定的策略,实时、动态、低延迟管理系统动态功耗,调整CPU工作频率和电压、外部总线时钟频率、外部设备时钟/电源参数。实践证明,节能效果良好。关键词  嵌入式Linux  动态电源管理  智能终端  DPM引 言      如何有效地管理嵌入式系统,尤其是移动终端的电源功耗,是一个很有价
  3. 所属分类:其它

    • 发布日期:2020-12-13
    • 文件大小:303kb
    • 提供者:weixin_38611877
  1. 嵌入式系统/ARM技术中的基于EP7312的新一代公用信息终端的设计

  2. 1 信息终端的总体设计       信息终端属于公用电话领域,在功耗,接入方式,操作方便性等方面都有特殊要求,因此采用标准的嵌入式系统设计。       信息终端的处理器选用SoC嵌入式处理器 ARM7系列中的EP7312。处理器采用ARM7TDMI的处理器内核,有8k字节高速缓冲存储器(CACHE),支持MMU,带64路TLB(translation look-aside buffer);写缓冲器。超低功耗(典型值)74MHz工作状态时为90mW, 18MHz工作状态时为30mW,空闲
  3. 所属分类:其它

    • 发布日期:2020-12-13
    • 文件大小:98kb
    • 提供者:weixin_38631729
  1. 嵌入式系统/ARM技术中的基于FA526处理器SoC平台的Linux操作系统实现

  2. 引言      智原科技的FIE8100 SoC平台是一种低功耗、便携式视频相关应用开发SoC平台,也可用于基于FA526 CPU的SoC设计验证。      基于FA526的Linux软件开发套件,开发人员可将Linux一2.4.19软件环境在FIE8100平台上安装实现,并完成对平台上所有IP的驱动程序安装和对FA526的内部调试。 FA526介绍    FA526是一颗有着广泛用途的32位RISC处理器。它包括一个同步CPU内核(core)、独立的指令/数据缓存(cache)、独立的指
  3. 所属分类:其它

    • 发布日期:2020-12-13
    • 文件大小:95kb
    • 提供者:weixin_38586118
  1. 嵌入式系统/ARM技术中的双层AMBA总线设计及其在SoC芯片设计中的应用

  2. 摘    要:AMBA总线是目前主流的片上总线。本文给出的双层AMBA总线设计能极大地提高总线带宽,并使系统架构更为灵活。文章详细介绍了此设计的实现,并从两个方面对两种总线方式进行了比较。 关键词:双层AMBA总线;总线带宽;SoC 引言 一般说来,SoC芯片是由片上芯核、用户设计的IP核以及将这两者集成在一起的总线组成的。片上芯核决定了使用何种片上总线以及芯片的体系结构。ARM系列嵌入式微处理器凭借其高性能、低功耗的特点占据了市场的主要份额,ARM7TDMI因其相对低廉的价格在SoC芯片设计中
  3. 所属分类:其它

    • 发布日期:2020-12-13
    • 文件大小:91kb
    • 提供者:weixin_38717143
  1. 嵌入式系统/ARM技术中的爱特梅尔携手香港应科院开发基于AT91CAP可定制微控制器的...

  2. 爱特梅尔公司和香港应用科技研究院有限公司 (简称「应科院」) 宣布合作,为共有客户开发系统级芯片 (system-on-chip, SoC),以爱特梅尔的CAP? 可定制ARM? 微控制器 (MCU) 为基础,而应科院则提供专业设计技术、IP模块和软件支持。这项合作源于应科院现有的低功耗微控器设计平台计划,该计划针对为特定应用开发基于微控制器的系统级芯片设计的公司,帮助他们降低技术方面的入门要求。   按照该项协议,应科院将为客户提供技术支持,将后者的设计规格要求转换成AT91CAP可定制微控制
  3. 所属分类:其它

    • 发布日期:2020-12-04
    • 文件大小:63kb
    • 提供者:weixin_38571603
« 12 3 »