您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. Allegro差分走线详解

  2. 教你如何设置差分对,设置差分规则,走差分线。
  3. 所属分类:硬件开发

    • 发布日期:2010-10-20
    • 文件大小:758kb
    • 提供者:caomingsi
  1. Altium Designer 6 中快速进行差分对走线

  2. 1.在原理图中,让一对网络名称的前缀名相同,后缀分别为_N 和_P,左键 点击 Place\ Directives\Differential Pair,这时,鼠标上就出现差分队对指 示标志,给差分对的两根线都加上差分队对指示。 2.将差分信息加载到 PCB 文件中来,并定义用户需要的差分规则将差分信 息加载到 PCB 文件中来,并定义用户需要的差分规则保存编译文件,并且编译 顶层的原理图。左键点击 Design\Updae PCB document…,启动 Engineer Change Or
  3. 所属分类:硬件开发

    • 发布日期:2011-09-18
    • 文件大小:51kb
    • 提供者:kevin_me
  1. Altium Designer 6 中快速进行差分对走线

  2. Altium Designer 6 中快速进行差分对走线
  3. 所属分类:硬件开发

    • 发布日期:2012-04-16
    • 文件大小:51kb
    • 提供者:yanglifeng521
  1. Altium_Designer09中正确的差分对走线方法

  2. Altium_Designer09中正确的差分对走线方法
  3. 所属分类:硬件开发

    • 发布日期:2012-10-09
    • 文件大小:1mb
    • 提供者:so_so_so
  1. ALLEGRO 高级约束规则 _ .pdf

  2. ALLEGRO约束规则_ .pdf 在进行高速布线时,一般都需要进行线长匹配,这时我们就需要设置好 constraint 规则,并将这些规则分配到各类 net group 上。下面以 ddr 为例,具体说明这些约束设置的具体步骤。 1. 布线要求 DDR 时钟: 线宽 10mil,内部间距 5mil,外部间距 30mil,要求差分布线,必需精确匹配差分对走线误差,允许在+20mil 以 内 DDR 地址、片选及其他控制线:线宽 5mil,内部间距 15mil,外部间距 20mil,应走成菊花链
  3. 所属分类:硬件开发

    • 发布日期:2013-04-23
    • 文件大小:1mb
    • 提供者:yuanqing17
  1. 差分对规则设置

  2. 建立差分对,设置差分规则,差分走线.pdf
  3. 所属分类:硬件开发

    • 发布日期:2013-04-28
    • 文件大小:758kb
    • 提供者:flow0705
  1. AD9画差分线

  2. AD9画差分线:如何在 Altium Designer 中快速进行差分对走线
  3. 所属分类:硬件开发

    • 发布日期:2013-07-03
    • 文件大小:307kb
    • 提供者:chinasimplewgs
  1. Altium Designer 6 中快速进行差分对走线

  2. 快速进行差分对走线 快速进行差分对走线快速进行差分对走线
  3. 所属分类:嵌入式

    • 发布日期:2014-05-10
    • 文件大小:51kb
    • 提供者:qq_15231029
  1. 如何在Altium_designer中进行快速差分对走线

  2. 本文介绍佐如何在altium_designer中快速进行差分对走线的方法!
  3. 所属分类:硬件开发

    • 发布日期:2015-07-14
    • 文件大小:15kb
    • 提供者:charliekkk
  1. PCB差分信号走线设计误区

  2. 本文主要讲了PCB差分信号走线设计误区 ,希望对你的学习有所帮助。
  3. 所属分类:其它

    • 发布日期:2020-07-16
    • 文件大小:76kb
    • 提供者:weixin_38631401
  1. 解析高速设计之差分走线

  2. 在进行高速电路设计时,经常会遇到差分对的走线设计,这主要源于差分走线的如下优势。
  3. 所属分类:其它

    • 发布日期:2020-07-22
    • 文件大小:48kb
    • 提供者:weixin_38617413
  1. 如何在 Altium Designer 中快速进行差分对走线

  2. 本文主要讲了一下关于如何在 Altium Designer 中快速进行差分对走线,希望对你的学习有所帮助。
  3. 所属分类:其它

    • 发布日期:2020-07-19
    • 文件大小:102kb
    • 提供者:weixin_38609765
  1. 差分对:你需要了解的与过孔有关的四件事

  2. 在一个高速印刷电路板 (PCB) 中,通孔在降低信号完整性性能方面一直饱受诟病。然而,过孔的使用是不可避免的。在标准的电路板上,元器件被放置在顶层,而差分对的走线在内层。内层的电磁辐射和对与对之间的串扰较低。必须使用过孔将电路板平面上的组件与内层相连。
  3. 所属分类:其它

    • 发布日期:2020-08-03
    • 文件大小:70kb
    • 提供者:weixin_38720050
  1. Altium 9中正确的差分对走线方法

  2. 正确的差分对走线方法对中对信号完整性的支持Altium Designer的信号完整性分析提供对差分对仿真的全面支持。在FPGA管脚中使用LVDS标准能确保运用正确的信号完整性模型。
  3. 所属分类:其它

    • 发布日期:2020-08-15
    • 文件大小:269kb
    • 提供者:weixin_38646902
  1. PCB技术中的差分对:你需要了解的与过孔有关的四件事

  2. 在一个高速印刷电路板 (PCB) 中,通孔在降低信号完整性性能方面一直饱受诟病。然而,过孔的使用是不可避免的。在标准的电路板上,元器件被放置在顶层,而差分对的走线在内层。内层的电磁辐射和对与对之间的串扰较低。必须使用过孔将电路板平面上的组件与内层相连。   幸运的是,可设计出一种透明的过孔来最大限度地减少对性能的影响。   1. 过孔结构的基础知识   让我们从检查简单过孔中将顶部传输线与内层相连的元件开始。图1是显示过孔结构的3D图。有四个基本元件:信号过孔
  3. 所属分类:其它

    • 发布日期:2020-10-19
    • 文件大小:298kb
    • 提供者:weixin_38741966
  1. 模拟技术中的构建用于电压输出和电流输出DAC的单端差分转换器

  2. 电路功能与优势   采用单端信号走线时,来自信号源的一条导线贯穿于整个系统,直至数据采集接口。所测量的电压为信号与地的差值。遗憾的是,因为接地阻抗不可能绝对为0,所以“地”在不同的地方可能具有不同的电平。这样,使用单端信号走线就可能导致误差,特别是当信号走线较长,且地电流含有较大数字瞬变时。单端信号走线对噪声拾取敏感,因为它会起到天线的作用,拾取电活动的噪声。对于单端输入,无法区分信号与干扰噪声,大部分接地和噪声问题都通过差分信号技术来解决。   采用差分信号走线时,两条信号线从信号源接到数
  3. 所属分类:其它

    • 发布日期:2020-11-05
    • 文件大小:460kb
    • 提供者:weixin_38683930
  1. PCB技术中的高速PCB布线差分对走线

  2. 为了避免不理想返回路径的影响,可以采用差分对走线。为了获得较好的信号完整性,可以选用差分对来对高速信号进行走线,如图1所示,LVDS电平的传输就采用差分传输线的方式。   图1 差分对走线实例   差分信号传输有很多优点,如:   · 输出驱动总的dI/dr会大幅降低,从而减小了轨道塌陷和潜在的电磁干扰;   · 与单端放大器相比,接收器中的差分放大器有更高的增益;   · 差分信号在一对紧耦合差分对中传输时,在返回路径中对付串扰和突变的鲁棒性更好;   · 因为每个信号都有自己
  3. 所属分类:其它

    • 发布日期:2020-11-16
    • 文件大小:79kb
    • 提供者:weixin_38530415
  1. 构建用于电压输出和电流输出DAC的单端差分转换器

  2. 电路功能与优势   采用单端信号走线时,来自信号源的一条导线贯穿于整个系统,直至数据采集接口。所测量的电压为信号与地的差值。遗憾的是,因为接地阻抗不可能为0,所以“地”在不同的地方可能具有不同的电平。这样,使用单端信号走线就可能导致误差,特别是当信号走线较长,且地电流含有较大数字瞬变时。单端信号走线对噪声拾取敏感,因为它会起到天线的作用,拾取电活动的噪声。对于单端输入,无法区分信号与干扰噪声,大部分接地和噪声问题都通过差分信号技术来解决。   采用差分信号走线时,两条信号线从信号源接到数据采
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:438kb
    • 提供者:weixin_38570278
  1. 高速PCB布线差分对走线

  2. 为了避免不理想返回路径的影响,可以采用差分对走线。为了获得较好的信号完整性,可以选用差分对来对高速信号进行走线,如图1所示,LVDS电平的传输就采用差分传输线的方式。   图1 差分对走线实例   差分信号传输有很多优点,如:   · 输出驱动总的dI/dr会大幅降低,从而减小了轨道塌陷和潜在的电磁干扰;   · 与单端放大器相比,接收器中的差分放大器有更高的增益;   · 差分信号在一对紧耦合差分对中传输时,在返回路径中对付串扰和突变的鲁棒性更好;   · 因为每个信号都有自己
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:88kb
    • 提供者:weixin_38637884
  1. 差分对:你需要了解的与过孔有关的四件事

  2. 在一个高速印刷电路板 (PCB) 中,通孔在降低信号完整性性能方面一直饱受诟病。然而,过孔的使用是不可避免的。在标准的电路板上,元器件被放置在顶层,而差分对的走线在内层。内层的电磁辐射和对与对之间的串扰较低。必须使用过孔将电路板平面上的组件与内层相连。   幸运的是,可设计出一种透明的过孔来限度地减少对性能的影响。   1. 过孔结构的基础知识   让我们从检查简单过孔中将顶部传输线与内层相连的元件开始。图1是显示过孔结构的3D图。有四个基本元件:信号过孔、过
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:347kb
    • 提供者:weixin_38733676
« 12 3 4 5 6 »