您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. EDA常用电路设计程序

  2. EDA常用的电路设计程序 组合逻辑电路、时序逻辑电路、状态机、存储器设计
  3. 所属分类:专业指导

    • 发布日期:2009-06-11
    • 文件大小:122kb
    • 提供者:yuanmiqing
  1. 数字电路实验与maxplusII的使用

  2. 实验一、常用电子仪器使用和门电路的功能测试 实验二 组合逻辑电路分析与设计 实验三 中规模集成组合逻辑器件的应用 实验四 触发器功能测试及应用 实验五 计数器和寄存器的实际应用 实验六 时序电路分析和设计
  3. 所属分类:专业指导

    • 发布日期:2009-06-14
    • 文件大小:4mb
    • 提供者:WCGSBSGYXB
  1. 计算机组成原理(或许有用)

  2. 计算机组成原理资料:常用组合逻辑电路及MSI组合 电路模块的应用
  3. 所属分类:专业指导

    • 发布日期:2009-06-20
    • 文件大小:2mb
    • 提供者:huangjinihao
  1. 常用组合逻辑功能器件

  2. 了解常用组合逻辑功能的主要器件,了解组合逻辑电路,掌握数字逻辑电路设计。让你在了解掌握这些技术的同时也感受他们给你带来的乐趣。
  3. 所属分类:硬件开发

    • 发布日期:2009-10-24
    • 文件大小:1mb
    • 提供者:yanjingtian2
  1. 基于PROTUES的抢答器课程设计

  2. 摘要 抢答器作为一种电子产品,早已广泛应用于各种智力和知识竞赛场合,是竞赛问答中一种常用的必备装置;从原理上讲,它是一种典型的数字电路,其中包括了组合逻辑电路和时序逻辑电路.电路结构形式多种多样,可以利用简单的与非门构成,也可以利用触发器构成。 本设计是基于触发器控制的六路抢答器,在抢答中,只有开始后抢答才有效,如果在开始抢答前抢答为无效,正确按键后有音乐提示;按键锁定,在有效状态下,按键无效非法。
  3. 所属分类:专业指导

    • 发布日期:2010-01-19
    • 文件大小:904kb
    • 提供者:txl15827524949
  1. 数字电路课程设计交通控制灯

  2. 在本次数字逻辑电路课程设计实习中,自己所作的题目是《交通灯控制系统》。在两周的实习期间,通过《交通灯控制系统》这个题目,加深了自己对数字逻辑电路的理解。在设计当中,通过查阅诸多的资料,使自己时也掌握了几种常用数字电路芯片(74LS04 74LS161 74LS139 74LS00 74LS48)的工作原理及真值表,掌握了组合逻辑电路设计的基本步骤以及方法,学会用实事求是和科学的精神处理实际问题,初步培养了科学严谨的工作作风和态度。
  3. 所属分类:交通

    • 发布日期:2010-07-02
    • 文件大小:180kb
    • 提供者:w06082118
  1. 数字逻辑电路基础学习的课件

  2. 课 程 内 容 逻辑门电路 组合逻辑电路 常用组合逻辑功能器件 常用时序逻辑功能器件 半导体存储器和可编程逻辑器件 脉冲信号的产生与整形 第1章 数字逻辑基础 第2章 第3章 第4章 第6章 第7章 第8章 第5章 时序逻辑电路 第9章数模和模数转换
  3. 所属分类:专业指导

    • 发布日期:2010-07-23
    • 文件大小:7mb
    • 提供者:jkl199101020
  1. 常用组合逻辑电路设计

  2. 代码中实例化出各个下层子模块。 VHDL主要用于描述数字系统的结构,行为,功能和接口。除了含有许多具有硬件特征的语句外,VHDL的语言形式和描述风格与句法是十分类似于一般的计算机高级语言。VHDL的程序结构特点是将一项工程设计,或称设计实体(可以是一个元件,一个电路模块或一个系统)分成外部(或称可视部分,及端口)和内部(或称不可视部分),既涉及实体的内部功能和算法完成部分。在对一个设计实体定义了外部界面后,一旦其内部开发完成后,其他的设计就可以直接调用这个实体。这种将设计实体分成内外部分的概念
  3. 所属分类:专业指导

    • 发布日期:2013-06-21
    • 文件大小:532kb
    • 提供者:rebehcca
  1. 数字电子技术

  2. 组合逻辑电路的基本知识及设计 包含:概述、组合逻辑电路的分析方法与设计方法、常用组合逻辑电路、组合逻辑电路的竞争冒险等等
  3. 所属分类:专业指导

    • 发布日期:2013-06-21
    • 文件大小:344kb
    • 提供者:u011150822
  1. 北理工《数字电路》复习总结

  2. 【请用OneNote打开】北京理工大学《数字电路》课程复习资料。主要包括: · Chap01 数制与编码; · Chap02 逻辑代数基础; · Chap03 逻辑门电路; · Chap04 组合逻辑电路; · Chap05 锁存器与触发器; · Chap06 常用时序电路组件; · Chap07 时序逻辑电路; · Chap08 脉冲信号的产生与整形; · Chap09 模数与数模变换器; · 数字电路知识点合集。 每章的复习为PPT+手写批注的形式,对重点内容和不容易理解的地方进行了说明和阐
  3. 所属分类:电信

    • 发布日期:2020-05-04
    • 文件大小:138mb
    • 提供者:weixin_43870101
  1. 电子技术数字电路部分.ppt

  2. 模拟电路与数字电路,各种门电路组成,触发器,组合逻辑电路.主要内容讲电子工程师应该掌握的基本电路及常用的门电路及触发器.
  3. 所属分类:硬件开发

    • 发布日期:2020-04-24
    • 文件大小:5mb
    • 提供者:l316866
  1. 猴博士数字电路笔记.pdf

  2. 中国大学mooc猴博士爱讲课资源 课时1 数制及转换 02 课时2 逻辑门电路 可试看 03 课时3 化简逻辑表达式 04 课时4 组合逻辑电路的分析与设计 05 课时5 最小项 06 课时6 常用集成器件 07 课时7 触发器 08 课时8 计数器集成芯片 09 课时9 分析时序逻辑电路 10 课时10 脉冲波形的产生与整形
  3. 所属分类:嵌入式

  1. 常用电子电路

  2. 几种常用数、模电电路的分析、设计。模电电路有单管放大、两级放大,负反馈放大、集成运放的应用,还有直流电源电路,振荡电路等,数字电路有组合逻辑电路分析和设计方法。
  3. 所属分类:专业指导

    • 发布日期:2012-10-29
    • 文件大小:1mb
    • 提供者:yuhongshang
  1. 常用组合逻辑电路

  2. 常用组合逻辑电路
  3. 所属分类:嵌入式

    • 发布日期:2011-11-27
    • 文件大小:854kb
    • 提供者:luoweilai
  1. FPGA中组合逻辑和时序逻辑的区别

  2. 数字电路根据逻辑功能的不同特点,可以分成两大类,一类叫组合逻辑电路(简称组合电路),另一类叫做时序逻辑电路(简称时序电路)。 1.组合逻辑概念组合逻辑电路在逻辑功能上的特点是任意时刻的输出仅仅取决于该时刻的输入,与电路原来的状态无关,不涉及对信号跳变沿的处理,无存储电路,也没有反馈电路。通常可以通过真值表的形式表达出来。 2.组合逻辑的Verilog HDL 描述根据组合逻辑的电路行为,可以得到两种常用的RTL 级描述方式。第一种是always 模块的触发事件为电平敏感信号列表;第二种就是用
  3. 所属分类:其它

    • 发布日期:2020-07-13
    • 文件大小:137kb
    • 提供者:weixin_38612648
  1. FPGA编程—组合逻辑编码器等verilog实现

  2. 这篇文章主要实现对组合逻辑电路的一些常用模块的实现。组合逻辑中,包括译码器,编码器,输入输出选择器,数值比较器,算法单元等。
  3. 所属分类:其它

    • 发布日期:2020-07-18
    • 文件大小:50kb
    • 提供者:weixin_38636671
  1. EDA/PLD中的可编程阵列逻辑

  2. 可编程阵列逻辑(PAL)是一种与项可编程、或项固定结构的可编程结构,为能方便实现各种逻辑功能,其输出结构通常有多种结构,并且每种结构有一类器件与之相对应,下面是组合逻辑电路中常用的几种输出结构:   PAL的输出结构   固定输出结构   固定输出结构是可编程器件中最简单的输出结构,其输出就是或阵列的输出,其可以实现简单的组合逻辑电路的功能,如下图所示:   异步I/O输出结构   上面简单的固定输出结构只能实现简单的组合逻辑功能,如果希望实现其输出端既可以当输入使用,又可以作为输
  3. 所属分类:其它

    • 发布日期:2020-11-05
    • 文件大小:134kb
    • 提供者:weixin_38637665
  1. PCB技术中的时序电路的分析与设计

  2. 逻辑电路分为组合逻辑电路和时序逻辑电路。第四章已经学习了组合逻辑电路的分析与设计的方法,这一章我们来学习时序电路的分析与设计的方法。在学习时序逻辑电路时应注意的重点是常用时序部件的分析与设计 这一章的内容共分为两节,它们是:§6、1:同步时序电路的分析方法§6、2:同步时序电路的设计 6、1同步时序电路的分析方法 时序电路分析的目的就是对已知的时序逻辑电路,要得到它的电路特性说明即该电路逻辑功能,若电路存在问题,并提出改进方法。
  3. 所属分类:其它

    • 发布日期:2020-12-09
    • 文件大小:51kb
    • 提供者:weixin_38665162
  1. FPGA中组合逻辑和时序逻辑的区别

  2. 数字电路根据逻辑功能的不同特点,可以分成两大类,一类叫组合逻辑电路(简称组合电路),另一类叫做时序逻辑电路(简称时序电路)。1.组合逻辑概念组合逻辑电路在逻辑功能上的特点是任意时刻的输出仅仅取决于该时刻的输入,与电路原来的状态无关,不涉及对信号跳变沿的处理,无存储电路,也没有反馈电路。通常可以通过真值表的形式表达出来。2.组合逻辑的Verilog HDL 描述根据组合逻辑的电路行为,可以得到两种常用的RTL 级描述方式。种是always 模块的触发事件为电平敏感信号列表;第二种就是用assign
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:138kb
    • 提供者:weixin_38639237
  1. 可编程阵列逻辑

  2. 可编程阵列逻辑(PAL)是一种与项可编程、或项固定结构的可编程结构,为能方便实现各种逻辑功能,其输出结构通常有多种结构,并且每种结构有一类器件与之相对应,下面是组合逻辑电路中常用的几种输出结构:   PAL的输出结构   固定输出结构   固定输出结构是可编程器件中简单的输出结构,其输出就是或阵列的输出,其可以实现简单的组合逻辑电路的功能,如下图所示:   异步I/O输出结构   上面简单的固定输出结构只能实现简单的组合逻辑功能,如果希望实现其输出端既可以当输入使用,又可以作为输入
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:178kb
    • 提供者:weixin_38696590
« 12 3 4 »