您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 数字电路课程设计四位串行乘法器

  2. 实验内容: 题目: 4位并行乘法器的电路设计与仿真 功能要求: 1. 实现4位串行乘法器的电路设计; 2. 带异步清零端; 3. 输出为8位; 4. 单个门延迟设为5 ns。 5. 设要有完整的组合逻辑电路设计步骤; 6. 每一步骤完成要正确合理; 7. 设计电路时分模块测试。 及实验结果都有在内
  3. 所属分类:嵌入式

    • 发布日期:2009-12-28
    • 文件大小:226kb
    • 提供者:sejin0908
  1. RapidIO V2.0协议

  2. RapidIO是一种开放的互连标准,可被广泛应用、灵活的、可扩展的系统交换结构,主要应用于嵌入式基础设施类设备,如网络设备、存储系统和通信系统。RapidIO是基于存储器地址的低迟延包交换协议,具有高度的可扩展性、可靠性、不依赖于操作系统,它支持多重处理并对应用软件透明。 RapidIO主要用于短距离的系统内部互连,支持芯片到芯片和板到板通信,可以实现1Gbps到60Gbps的全双工通信速率。 RapidIO定义了并行与串行两种接口。这两种接口在物理层的定义以及外部引脚方面均有不同。总体来说,
  3. 所属分类:硬件开发

    • 发布日期:2010-02-19
    • 文件大小:4mb
    • 提供者:xx_hzbzlp
  1. 编程卓越之道:卷一/二

  2. 目录回到顶部↑1 编写卓越代码须知. 1.1 编程卓越之道系列 1 1.2 本卷内容 3 1.3 本卷所做的假设 5 1.4 卓越代码的各项特征 6 1.5 本卷涉及的环境 7 1.6 获取更多信息 8 2 数值表示 2.1 什么是数 10 2.2 计数系统(Numbering System) 11 2.2.1 十进制位值计数系统 11 2.2.2 进制(基数) 12 2.2.3 二进制计数系统 13 2.2.4 十六进制计数系统 15 2.2.5 八进制(基数为8)计数系统 18 2.3 数
  3. 所属分类:硬件开发

    • 发布日期:2010-10-10
    • 文件大小:38mb
    • 提供者:xqq524148626
  1. Verilog-HDL实践与应用系统设计

  2. Verilog-HDL实践与应用系统设计本书从实用的角度介绍了硬件描述语言Verilog-HDL。通过动手实践,体验Verilog-HDL的语法结构、功能等内涵。在前五章,以简单的实例列举了Verilog-HDL的用法;在后四章,以应用系统为例详细讲解了系统设计的全过程。书中的全部例子都给出了仿真结果,其源代码都在本书所附的CD-ROM中,并均经过验证无误。 本书的前半部分特别适合于初学者,也可作为工程技术人员的参考内容。后半部分很适合工程开发和研究人员参考。本书除了介绍Verilog-HDL
  3. 所属分类:嵌入式

    • 发布日期:2011-02-22
    • 文件大小:14mb
    • 提供者:zhlyz2003
  1. Linux系统故障诊断与排除--James Kirkland

  2. 这本书是James Kirkland做系统维护工作的结晶.本文档是英文版,很值得仔细研读。 本书详细介绍了Linux系统故障的诊断与排除技巧,是作者长期实践经验的结晶。全书共分15章:第1章介绍系统引导、启动和关闭问题,这是所有Linux用户都会碰到的基本问题;第2章介绍系统运行中可能出现的错误;第3章、第4章介绍性能与性能相关的工具;第5章至第7章介绍主要存储硬件及其故障诊断;第8章介绍Linux进程及其故障诊断;第9章讲解了系统备份与恢复中如何诊断常见问题的知识;第10章至第15章介绍了L
  3. 所属分类:Linux

    • 发布日期:2011-12-18
    • 文件大小:5mb
    • 提供者:abinno1
  1. 74ls164串行移位寄存器

  2. 74HC164、74HCT164 是高速硅门 CMOS 器件,与低功耗肖特基型 TTL (LSTTL) 器件的引脚兼容。74HC164、74HCT164 是 8 位边沿触发式移位寄存器,串行输入数据,然后并行输出。数据通过两个输入端(DSA 或 DSB)之一串行输入;任一输入端可以用作高电平使能端,控制另一输入端的数据输入。两个输入端或者连接在一起,或者把不用的输入端接高电平,一定不要悬空。   时钟 (CP) 每次由低变高时,数据右移一位,输入到 Q0, Q0 是两个数据输入端(DSA和 D
  3. 所属分类:硬件开发

    • 发布日期:2012-01-09
    • 文件大小:142kb
    • 提供者:cimu503
  1. 单片机数据通信典型应用大全

  2. 书带光盘,目录如下: 第1章 概述 1.1 单片机的发展历程 1.1.1 微型计算机与单片机 1.1.2 单片机的发展历史 1.1.3 单片机的特点 1.2 单片机的应用领域 1.2.1 在智能化仪器仪表上的应用 1.2.2 在工业控制中的应用 1.2.3 在家用电器中的应用 1.2.4 在计算机网络和通信领域中的应用 1.3 单片机通信的几种常用模式 1.3.1 并行通信与串行通信 1.3.2 异步通信与同步通信 1.4 单片机串行口 1.4.1 串行接口的内部结构 1.4.2 串行接口的专
  3. 所属分类:硬件开发

    • 发布日期:2012-09-09
    • 文件大小:963kb
    • 提供者:gudj1212
  1. 实例解读51单片机完全学习与应用

  2. 目 录 第1篇 序 幕 单片机是什么?单片机有何用?如何系统学习单片机?单片机系统设计的流程是怎样的,需要掌握哪些辅助软件?本篇将针对这些问题一一阐述,为读者掀开单片机完全学习与应用的华丽序幕。 第1章 单片机在哪里 1.1 ■寻找单片机 1.1.1 电磁炉与单片机 1.1.2 MP3播放机与单片机 1.1.3 更多单片机 1.2 ■学习单片机 1.2.1 掌握单片机基础知识 1.2.2 理解单片机系统 1.2.3 成为单片机系统设计师 1.3 ■单片机之家 1.3.1 Intel 8051单
  3. 所属分类:嵌入式

    • 发布日期:2012-10-27
    • 文件大小:16mb
    • 提供者:hwdemtv
  1. RapidIO V2.0协议

  2. RapidIO是一种开放的互连标准,可被广泛应用、灵活的、可扩展的系统交换结构,主要应用于嵌入式基础设施类设备,如网络设备、存储系统和通信系统。RapidIO是基于存储器地址的低迟延包交换协议,具有高度的可扩展性、可靠性、不依赖于操作系统,它支持多重处理并对应用软件透明。 RapidIO主要用于短距离的系统内部互连,支持芯片到芯片和板到板通信,可以实现1Gbps到60Gbps的全双工通信速率。 RapidIO定义了并行与串行两种接口。这两种接口在物理层的定义以及外部引脚方面均有不同。总体来说,
  3. 所属分类:硬件开发

    • 发布日期:2014-06-29
    • 文件大小:4mb
    • 提供者:u011111279
  1. RapidIO V2.0协议

  2. RapidIO是一种开放的互连标准,可被广泛应用、灵活的、可扩展的系统交换结构,主要应用于嵌入式基础设施类设备,如网络设备、存储系统和通信系统。RapidIO是基于存储器地址的低迟延包交换协议,具有高度的可扩展性、可靠性、不依赖于操作系统,它支持多重处理并对应用软件透明。 RapidIO主要用于短距离的系统内部互连,支持芯片到芯片和板到板通信,可以实现1Gbps到60Gbps的全双工通信速率。 RapidIO定义了并行与串行两种接口。这两种接口在物理层的定义以及外部引脚方面均有不同。总体来说,
  3. 所属分类:电信

    • 发布日期:2015-01-05
    • 文件大小:4mb
    • 提供者:gdpshlg
  1. DELPHI串口编程

  2. DELPHI串口编程剖析 1 第一章 背景知识 3 1. 概述 3 2. 什么是接口? 3 3. 接口分类. 3 4. 为什么需要I/O接口? 3 5. I/O接口的功能 4 6. I/O接口的通信方式 5 7. I/O接口的分类 5 8. 串口的分类 8 9. 串口通信分类 11 10. 奇偶校验 12 第二章 串口通信编程简介 13 1. 串口的通信编程流程 13 2. Unix平台下对串口进行开发的方法 13 3. Windows平台下对串口进行开发的方法 13 第三章 使用DELPHI
  3. 所属分类:Delphi

    • 发布日期:2015-12-10
    • 文件大小:22mb
    • 提供者:qq_26210257
  1. sysinternals 工具集合 (20090226版)

  2. Sysinternals 之前为Winternals公司提供的免费工具,Winternals原本是一间主力产品为系统复原与资料保护的公司,为了解决工程师平常在工作上遇到的各种问题,便开发出许多小工具。之后他们将这些工具集合起来称为Sysinternals,并放在网路供人免费下载,其中也包含部分工具的原始码,一直以来都颇受IT专家社群的好评。   微软在2006年7月收购了Winternals,更重要的是,微软藉由此一并购网罗了该公司的两位创办人Mark Russinovich及Bryce Co
  3. 所属分类:网络安全

    • 发布日期:2009-02-26
    • 文件大小:9mb
    • 提供者:vtkspider
  1. AVR系列单片机C语言编程与应用实例.pdf

  2. AVR系列单片机C语言编程与应用实例 AVR系列单片机C语言编程与应用实例 目录 第1章 单片机系统概述 1.1 AVR系列单片机的特点 1.2 AT90系列单片机简介 第2章 AT90LS8535单片机的基础知识 2.1 AT90LS8535单片机的总体结构 2.1.1 AT90LS8535单片机的中央处理器 2.1.2 AT90LS8535单片机的存储器组织 2.1.3 AT90LS8535单片机的I/O接口 2.1.4 AT90LS8535单片机的内部资源 2.1.5 AT90LS853
  3. 所属分类:硬件开发

    • 发布日期:2009-04-23
    • 文件大小:6mb
    • 提供者:gxy_xixi
  1. 基于FPGA的线阵CCD图像采集与处理系统设计

  2. 常见色选机CCD图像采集与处理系统采用FPGA图像采集加CPU/DSP软件串行处理图像方案。本文针对该方案系统复杂、处理速度不能满足高实时性要求等缺点,提出将线阵CCD数字图像采集与图像处理集成在同一块现场可编程门阵列(Field Programmable Gate Array,FPGA)芯片上的方案。该方案简化了CCD图像采集与处理系统,利用硬件描述语言实现的色选算法,因其具有的并行特点,处理速度更快,能够满足更高实时性需求。本文首先设计制作了线阵CCD图像采集与处理系统硬件电路平台。经调试,
  3. 所属分类:专业指导

    • 发布日期:2020-03-20
    • 文件大小:5mb
    • 提供者:zj_cai
  1. FPGA自学笔记——设计与验证VIP版.pdf

  2. 开始有计划写这本书的时候, Altera 还叫 Altera, 还没有加入 Intel 的大家庭, Xilinx 的 ZYNQ 也才刚刚开始有人探索, Altera 大学计划第一次将亚洲创新大赛由传统的 SOPC 大赛 换成了 SOC 大赛,软核变硬核,性能翻几番。 那个时候,能出一本认认真真讲 FPGA 设计的 书, 会得到非常高的评价。 而我,则由于工作变动, 中间拖沓了半年,当半年后再来准备动 笔时,才恍然领悟到, Altera 即将成为 Intel 的可编程事业部, 基于嵌入式硬核的 S
  3. 所属分类:硬件开发

    • 发布日期:2019-09-03
    • 文件大小:16mb
    • 提供者:qq_30307853
  1. 18位数/模转换芯片DAC9881的原理与应用

  2. DAC9881是美国TI公司2008年秋季推出的一款18位单通道高精度的D/A转换芯片,它采用SPI数据串行输入、逻辑控制、并行处理、电压输出方式,输入数据时钟可达50 MHz,可配置1.8 V/3 V/5 V逻辑,具有分辨率高,噪声低,速度快,稳定等特点。在此给出这种高精度带闭环的模拟控制系统和高精度DAC在任意波形产生电路的一个典型应用,待该芯片投放市场后对相关的专业人士有一定的指导作用。
  3. 所属分类:其它

    • 发布日期:2020-07-28
    • 文件大小:79kb
    • 提供者:weixin_38655682
  1. EDA/PLD中的并行逻辑与串行逻辑

  2. 逻辑设计中经常会遇到并行和串行逻辑的概念,并行逻辑通常需要大量的逻辑块输入,如图1所示。采用并行逻辑后,可以减少逻辑的级数,从而改善设计的性能,提高器件工作速度。并行逻辑的速度提高是以器件的资源利用率下降为代价的。   图1 并行逻辑结构   串行逻辑需要多级组合逻辑,如图2所示。显然串行逻辑执行速度要比并行逻辑慢,因为它使用了较多的逻辑级数,但好处是器件内部的资源利用率高。   图2 串行逻辑结构   并行逻辑和串行逻辑的典型HDL结构为“case”和“if……else”语句。
  3. 所属分类:其它

    • 发布日期:2020-11-17
    • 文件大小:68kb
    • 提供者:weixin_38611388
  1. 通信与网络中的多路异步串行通信系统在光纤陀螺组合中的设计与实现

  2. 摘要:DSP在与多个外设进行通信时,需要扩展异步串行通信接口。以TMS320C6711为例,采用ST16C554异步串行收发器,介绍了目前最先进的C6000系列DSP与多路RS232、RS485/422设备通信的设计方案,并给出了软硬件实现实例。 关键词:数字信号处理器 通用异步串行收发器 可编程逻辑器件 光纤陀螺DSP与计算机通信的外部接口主要可划分为串行通信口和并行通信口。串口通信包括采用RS232、RS485/422、USB、IEEE1394等协议的通信,并口通信包括采用IEEE48
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:83kb
    • 提供者:weixin_38556394
  1. 单片机与DSP中的基于单片机P89C61X2的FPGA配置

  2. 引 言   大部分FPGA采用基于SRAM(静态随机存储器)的查找表逻辑形成结构,就是用SRAM构成逻辑函数发生器。SRAM工艺的芯片在掉电后信息就会丢失,需要外加一片专用配置芯片。在上电时,由这个专用配置芯片把数据加载到FPGA中,然后FPGA就可以正常工作。这就是在线可重配置ICR(In-Circuit Reconfigurability)方式。   Altera公司生产的具有ICR功能的APEX、FLEX10K、ACEX、FLEX6000等系列器件可以使用6种模式进行配置,即使用专用E
  3. 所属分类:其它

    • 发布日期:2020-12-06
    • 文件大小:114kb
    • 提供者:weixin_38666114
  1. 并行逻辑与串行逻辑

  2. 逻辑设计中经常会遇到并行和串行逻辑的概念,并行逻辑通常需要大量的逻辑块输入,如图1所示。采用并行逻辑后,可以减少逻辑的级数,从而改善设计的性能,提高器件工作速度。并行逻辑的速度提高是以器件的资源利用率下降为代价的。   图1 并行逻辑结构   串行逻辑需要多级组合逻辑,如图2所示。显然串行逻辑执行速度要比并行逻辑慢,因为它使用了较多的逻辑级数,但好处是器件内部的资源利用率高。   图2 串行逻辑结构   并行逻辑和串行逻辑的典型HDL结构为“case”和“if……else”语句。
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:85kb
    • 提供者:weixin_38545961
« 12 3 4 5 6 7 8 »