您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 关于FPGA实现FFT的7篇文章

  2. 1.可变长数据全并行FFT地址生成方法 2.快速傅立叶变换并行算法概述 3.流水并行1-D FFT地址映射算法 4.全并行结构FFT的FPGA实现 5.数据全并行FFT处理器的设计 6.一种基于FPGA的高性能FFT处理器设计 7.一种基于多线程技术的并行FFT算法
  3. 所属分类:硬件开发

    • 发布日期:2009-12-11
    • 文件大小:2mb
    • 提供者:xiao_cong0737
  1. FFT并行MPI实现

  2. FFT算法的MPI实现源代码,编程风格还行,易于理解
  3. 所属分类:其它

    • 发布日期:2010-04-14
    • 文件大小:10kb
    • 提供者:xuminhanfan
  1. mpi程序并行算法源码 陈国良书中的全部算法源码

  2. fft并行算法实现,C语言开发,用mpi编程完成 陈国良并行算法的设计与分析中算法的源码全部
  3. 所属分类:C/C++

    • 发布日期:2011-03-30
    • 文件大小:1mb
    • 提供者:yy813
  1. 1D FFT基于CUDA的并行处理

  2. 1D FFT基于CUDA的并行处理,适用于复数到实数的1D FFT
  3. 所属分类:C

    • 发布日期:2011-06-09
    • 文件大小:675kb
    • 提供者:loveapple1
  1. 2D FFT基于CUDA的并行处理

  2. 2D FFT基于CUDA的并行处理,适用于复数到复数的2D FFT
  3. 所属分类:C

    • 发布日期:2011-06-09
    • 文件大小:237kb
    • 提供者:loveapple1
  1. 3D FFT基于CUDA的并行处

  2. 3D FFT基于CUDA的并行处理,适用于实数到复数的3D FFT
  3. 所属分类:C

    • 发布日期:2011-06-09
    • 文件大小:242kb
    • 提供者:loveapple1
  1. 多DSP并行处理模件研究

  2. 本文主要研究了多DSP(Digital Signal Processor)并行处理系统的设计,涉及并行 处理系统的体系结构、数字信号处理芯片(DSP)在并行处理中的应用、信号处理算法 并行化的研究等等。本文对组成并行处理系统的三个要素:处理单元、并行处理机网 络结构、任务调度和并行算法进行了详细的论述。设计和实现采用由 TigerSHARC@DSP组成的分布式多处理器互联平台,在采用VDK RTOS(VisualDSP++Kernel Real-time Operator System)组成的
  3. 所属分类:专业指导

    • 发布日期:2011-09-07
    • 文件大小:1mb
    • 提供者:juanzhang0
  1. 多DSP并行处理模件研究

  2. 本文主要研究了多DSP(Digital Signal Processor)并行处理系统的设计,涉及并行 处理系统的体系结构、数字信号处理芯片(DSP)在并行处理中的应用、信号处理算法 并行化的研究等等。本文对组成并行处理系统的三个要素:处理单元、并行处理机网 络结构、任务调度和并行算法进行了详细的论述。设计和实现采用由 TigerSHARC@DSP组成的分布式多处理器互联平台,在采用VDK RTOS(VisualDSP++Kernel Real-time Operator System)组成的
  3. 所属分类:专业指导

    • 发布日期:2011-09-07
    • 文件大小:1mb
    • 提供者:juanzhang1982
  1. 基于FPGA的FFT实现技术

  2. 基于FPGA的FFT实现技术 FFT FPGA 并行化等等技术的论文
  3. 所属分类:硬件开发

    • 发布日期:2012-03-02
    • 文件大小:5mb
    • 提供者:cuijialang
  1. 基于并行处理的FFT快速算法.pdf

  2. 基于并行处理的FFT快速算法 清晰无遮挡版。
  3. 所属分类:C

    • 发布日期:2012-06-06
    • 文件大小:356kb
    • 提供者:wjhwdm
  1. 基于网格的并行FFT计算研究

  2. 基于网格的并行FFT计算研究基于网格的并行FFT计算研究基于网格的并行FFT计算研究
  3. 所属分类:专业指导

    • 发布日期:2009-02-21
    • 文件大小:161kb
    • 提供者:rainbowim
  1. 基于FPGA的快速并行FFT及应用

  2. 在空间太阳望远镜的在轨高速数据处理中,运算时间是影响系统性能的重要环节之一。利用FPGA丰富的逻辑单元实现快速傅里叶变换(FFT),解决 了在轨实时大数据量图像处理与航天级DSP运算速度不足之间的矛盾;利用溢出监测移位结构解决了定点运算的动态范围问题。经过实验验证,各项指标均达到了设计要求。
  3. 所属分类:其它

    • 发布日期:2020-08-05
    • 文件大小:95kb
    • 提供者:weixin_38691482
  1. 一种高速并行FFT处理器的VLSI结构设计

  2. 在OFDM系统的实现中,高速FFT处理器是关键。在分析了基4按时域抽取快速傅立叶变换(FFT)算法特点的基础上,研究了一种高性能FFT处理器的硬件结构。此结构能同时从四个并行存储器中读取蝶形运算所需的4个操作数,极大地提高了处理速度。此结构控制单元简单,便于模块化设计。经硬件验证,达到设计要求。在系统时钟为100MHz时,1024点18位复数FFT的计算时间为13µs。
  3. 所属分类:其它

    • 发布日期:2020-08-01
    • 文件大小:86kb
    • 提供者:weixin_38695159
  1. 基于FPGA的快速并行FFT及其在空间太阳望远镜图像锁定系统中的应用

  2. 在空间太阳望远镜的在轨高速数据处理中,运算时间是影响系统性能的重要环节之一。利用FPGA丰富的逻辑单元实现快速傅里叶变换(FFT),解决了在轨实时大数据量图像处理与航天级DSP运算速度不足之间的矛盾;利用溢出监测移位结构解决了定点运算的动态范围问题。经过实验验证,各项指标均达到了设计要求。
  3. 所属分类:其它

    • 发布日期:2020-10-26
    • 文件大小:102kb
    • 提供者:weixin_38537941
  1. 嵌入式系统/ARM技术中的基于FPGA的快速并行FFT及其在空间太阳望远镜图像锁定系...

  2. 空间太阳望远镜项目是我国太阳物理学家为了实现对太阳的高分辨率观测而提出的科学计划。它可以得到空间分辨率为0.1″的向量磁图和0.5″的X射线图像,实现这样高的观测精度的前提就是采用高精度的姿态控制系统和高精度的相关跟踪系统。从整个系统来看,相关运算所需的时间成为限制系统性能能否提高的一个重要环节。   目前,国际国内相关计算比较通用的实现方法有两种:用高速DSP或者专用(FFT)处理芯片。用DSP完成相关计算(关键是FFT)受到航天级DSP性能的限制,现有的航天级DSP(如ADSP2102
  3. 所属分类:其它

    • 发布日期:2020-12-03
    • 文件大小:155kb
    • 提供者:weixin_38670700
  1. EDA/PLD中的基于FPGA的快速并行FFT及其在空间太阳望远镜图像锁定系统中的应...

  2. 摘要:在空间太阳望远镜的在轨高速数据处理中,运算时间是影响系统性能的重要环节之一。利用FPGA丰富的逻辑单元实现快速傅里叶变换(FFT),解决 了在轨实时大数据量图像处理与航天级DSP运算速度不足之间的矛盾;利用溢出监测移位结构解决了定点运算的动态范围问题。经过实验验证,各项指标均达到了设计要求。 关键词:FFT FPGA 蝶形运算空间太阳望远镜项目是我国太阳物理学家为了实现对太阳的高分辨率观测而提出的科学计划。它可以得到空间分辨率为0.1"的向量磁图和0.5"的X射线图像,实现这样高的观
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:109kb
    • 提供者:weixin_38621272
  1. EDA/PLD中的基于FPGA的快速并行FFT及其在空间太阳望远镜图像锁定系统中的应用

  2. 空间太阳望远镜项目是我国太阳物理学家为了实现对太阳的高分辨率观测而提出的科学计划。它可以得到空间分辨率为0.1″的向量磁图和0.5″的X射线图像,实现这样高的观测精度的前提就是采用高精度的姿态控制系统和高精度的相关跟踪系统。从整个系统来看,相关运算所需的时间成为限制系统性能能否提高的一个重要环节。 目前,国际国内相关计算比较通用的实现方法有两种:用高速DSP或者专用(FFT)处理芯片。用DSP完成相关计算(关键是FFT)受到航天级DSP性能的限制,现有的航天级DSP(如ADSP21020A
  3. 所属分类:其它

    • 发布日期:2020-12-08
    • 文件大小:160kb
    • 提供者:weixin_38743968
  1. 单片机与DSP中的一种高速并行FFT处理器的VLSI结构设计

  2. 摘要:在OFDM系统的实现中,高速FFT处理器是关键。在分析了基4按时域抽取快速傅立叶变换(FFT)算法特别的基础上,研究了一种高性能的FFT处理器的硬件结构。此结构能同时从四个并行存储器中读取蝶形运算所需的4个操作数,极大地提高了处理速度。此结构控制单元简单,便于模块化设计。经硬件验证,达到设计要求。在系统时钟为100MHz时,1024点18位复数FFT的计算时间为13μs。      关键词:FFT 蝶形单元 块浮点 流水线 正交频分复用OFDM(Orthogonal Frequenc
  3. 所属分类:其它

    • 发布日期:2020-12-13
    • 文件大小:90kb
    • 提供者:weixin_38641764
  1. 基于粗粒度可重构架构的并行FFT算法实现

  2. 基于粗粒度可重构架构的并行FFT算法实现
  3. 所属分类:其它

    • 发布日期:2021-03-18
    • 文件大小:72kb
    • 提供者:weixin_38502239
  1. 基于FPGA流水线结构并行FFT的设计与实现

  2. 根据实时信号处理的需求,提出了一种基于FPGA的512点流水线结构快速傅里叶变换(FFT)的设计方案,采用4个蝶形单元并行处理,在Xilinx公司的Virtex7系列的FPGA上完成设计。处理器将基2算法与基4算法相结合,蝶形运算时把乘法器IP核的旋转因子输入端固定为常数,而中间结果用FIFO缓存。采用硬件描述语言verilog完成设计,并进行综合、布局布线,测试结果与MATLAB仿真结果相吻合。
  3. 所属分类:其它

« 12 3 4 5 6 »