您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. UML序列图使用介绍

  2. 序列图主要用于按照交互发生的一系列顺序,显示对象之间的这些交互
  3. 所属分类:其它

    • 发布日期:2009-09-20
    • 文件大小:387kb
    • 提供者:daixiaoguang
  1. 读取DS18B20的64位序列号 hex文件

  2. DS18B20光刻ROM中的64位序列号是出厂前被光刻好的,它可以看作是该DS18B20的地址序列码。 光刻ROM的作用是使每一个DS18B20都各不相同,这样就可以实现一根总线上挂接多个DS18B20的目的。 要实现一根总线上挂接多个DS18B20进行多路温度显示的话,首先必须要知道每个DS18B20的64位序列号。 64位光刻ROM的排列是: 开始8位(28H)是产品类型标号,接着的48位是该DS18B20自身的序列号,最后8位是前面56位的循环冗余校验码(CRC=X^8+X^5+X^4+
  3. 所属分类:专业指导

    • 发布日期:2009-09-25
    • 文件大小:522kb
    • 提供者:feitian_1986
  1. 数字逻辑课程设计——111序列检测器

  2. 一、实验目的: 1、深入了解与掌握同步时序逻辑电路的设计过程; 2、了解74LS74、74LS08、74LS32及74LS04芯片的功能; 3、能够根据电路图连接好实物图,并实现其功能。学会设计过程中的检验与完善。 二、实验内容描述: 题目:“1 1 1”序列检测器。 原始条件:使用D触发器( 74 LS 74 )、“与”门 ( 74 LS 08 )、“或”门( 74 LS 32 )、非门 ( 74 LS 04 ),设计“1 1 1”序列检测器。 集成电路引脚图: D触发器( 74 LS 74
  3. 所属分类:C

    • 发布日期:2010-01-26
    • 文件大小:523kb
    • 提供者:sunnyu1116
  1. ESXI4.1 vsphere 序列号-许可证密钥

  2. 产品: ESXi 4 Single Server 2 个物理 CPU 已获许可(每个 CPU 1-6 个内核) 过期: 从不 产品功能: 最大内存为 256 GB 最多 4 路虚拟 SMP
  3. 所属分类:虚拟化

    • 发布日期:2011-04-19
    • 文件大小:41byte
    • 提供者:geliji
  1. 2-路归并排序,写一个算法在链表结构上实现这一策略

  2. 2-路归并排序的另一策略是,先对待排序序列扫描一遍,找出并划分为若干个最大有序子列,将这些子列作为初始归并段,试写一个算法在链表结构上实现这一策略
  3. 所属分类:C/C++

    • 发布日期:2011-04-26
    • 文件大小:22kb
    • 提供者:frankiehang
  1. 多路DS18B20测温+读取序列号

  2. 多路DS1820测温+DS18B20序列号读取
  3. 所属分类:专业指导

    • 发布日期:2015-06-22
    • 文件大小:129kb
    • 提供者:u013245646
  1. Python文件操作及多路归并排序

  2. 文本文件内容排序功能: 每行是一条记录,每行可以有多列,列间按预定义的分隔符分隔; 可以按单列或多列组合排序,每列的顺序可以设置为反序或者正序; 列的数据类型可以是字符串、整数、浮点数,比较排序时按指定的数据类型比较大小; 排序算法可以单线程执行(适用于小文件),也可以多线程执行(适用于大文件,分隔排序后再归并); 使用了如下技术要点: 命令行参数 面向对象 字符串解析 文件读取,写入 多线程、线程池、队列、线程同步 文件归并排序 命令行说明: sort.py -i - o [-d ] [
  3. 所属分类:Python

    • 发布日期:2017-05-05
    • 文件大小:401kb
    • 提供者:u011606457
  1. 序列标注sample-text-seq-annotated-iob.zip

  2. 示例内容如下所示: 冯 海 韬 1 5 0 1 0 6 7 7 7 0 5 贵 州 省 黔 东 南 苗 族 侗 族 自 治 州 天 柱 县 凤 城 街 道 蚂 蟥 龙 建 龙 路 9 - 1 1 号 P-B P-I P-I T-B T-I T-I T-I T-I T-I T-I T-I T-I T-I T-I A1-B A1-I A1-I A2-B A2-I A2-I A2-I A2-I A2-I A2-I A2-I A2-I A2-I A3-B A3-I A3-I A4-B A4-I A
  3. 所属分类:深度学习

    • 发布日期:2020-03-17
    • 文件大小:50kb
    • 提供者:wiborgite
  1. 基于纵向时间序列的快速路交通事件检测算法

  2. 基于纵向时间序列的快速路交通事件检测算法,姜桂艳,牛世峰,在提出交通参数数据纵向时间序列定义的基础上,重新界定了异常交通状态的概念,分析了异常交通状态与交通事件之间的关系,利用增
  3. 所属分类:其它

    • 发布日期:2020-01-11
    • 文件大小:287kb
    • 提供者:weixin_38719719
  1. 基于C++Builder的高精度多路测力系统的设计

  2. 设计了一种主从式的多路测力系统,主机是PC机,以C++Builder为开发环境编写了数据的采集、处理与存储程序,从机采用单片机。阐述了多机通信的实现方法,利用Windows的API函数构造C++类实现串行通信、利用最小二乘法进行直线拟合实现数据的优化处理,利用对象序列化技术将数据存储到SQL SERVER数据库。系统能够保证较好的实时性,具有一定的通用性,满足设计要求。
  3. 所属分类:其它

    • 发布日期:2020-07-02
    • 文件大小:827kb
    • 提供者:weixin_38687648
  1. python小白进阶之路二——数据类型入门练习

  2. python小白进阶之路二——数据类型入门练习。python学习数据类型课程之后,进行的课后练习及代码。包括1、奇偶数判断2、最小公倍数和最大公约数求解3、判断闰年4、判断回文序列5、素数判断6、统计句子中单词个数
  3. 所属分类:Python

    • 发布日期:2020-07-06
    • 文件大小:2kb
    • 提供者:Libusu
  1. EDA四选一多路选择器的设计

  2. 多路选择器(又称为数据选择器) ①功能 在选择变量控制下,从多路输入数据中选中某一路数据送至输出端。对于一个具有2n个输入和1个输出的多路选择器,有n个选择变量。 ②典型芯片 典型中规模多路选择器有双4路数据选择器74153,其引脚排列图和逻辑符号如图1(a)、(b)所示。 数据选择器74153芯片含两个4路数据选择器,每个选择器接收4路数据输入,产生一个输出,两个4路数据选择器共用两个选择变量。芯片有16条引线,其中1D0~1D3,2D0~2D3为8条数据输入线,A1和A0为选择
  3. 所属分类:其它

    • 发布日期:2020-07-14
    • 文件大小:285kb
    • 提供者:weixin_38653040
  1. 多路温度采集系统程序(基于DS18B20).zip

  2. 与DS18B20的通信通过一个单线端口。对于单线端口,在ROM功能协议建立之前,存储器和控制功能将不可用。主机必须首先提供五个ROM功能命令之一:1)读取ROM,2)匹配ROM,3)搜索ROM,4)跳过ROM,或5)报警搜索。这些命令操作在每个设备的64位激光ROM部分,如果单线线路上有许多特定的设备,这些命令可以单独列出一个特定的设备,并向总线主机指示有多少个设备和哪些类型的设备。在ROM功能序列被成功执行之后,存储器和控制功能是可访问的,并且主机可以提供六个存储器和控制功能命令中的任何一个
  3. 所属分类:嵌入式

  1. 基于AD6623的多路中频数字化直扩通信系统的设计与实现

  2.   基于AD6623的多路中频数字化直接序列扩频通信系统,可以方便地改变系统的调制方式和调制频率,而且还可以适应不同信息速率和各种伪码码长的直接序列扩频通信,关键一点在于它采用了码分多址的思想,使得带宽利用率大大提高。实验测试表明:系统效果良好,控制灵活,适应范围广,具有较好的应用前景。
  3. 所属分类:其它

    • 发布日期:2020-08-11
    • 文件大小:142kb
    • 提供者:weixin_38627603
  1. Ruby实现插入排序算法及进阶的二路插入排序代码示例

  2. 插入排序即是把已有的有序序列从后向前扫描插入元素,数值大的向后移动,这里我们就来看一下使用Ruby实现插入排序算法及进阶的二路插入排序代码示例
  3. 所属分类:其它

    • 发布日期:2020-09-21
    • 文件大小:40kb
    • 提供者:weixin_38544152
  1. 模拟技术中的Linear - 具独立可配置输入范围的 18 位、8 通道多路复用 SAR ADC

  2. 凌力尔特公司 (Linear Technology Corporation) 推出 18 位、8 通道 1Msps 多路复用输入逐次逼近寄存器 (SAR) 型 ADC LTC2335-18,该器件具独立的可配置输入范围。每个 SoftSpan? 输入在逐次转换的基础上用软件配置,以接受 ±10.24V、0V 至 10.24V、±5.12V 或 0V 至 5.12V 的真正双极性输入信号。内置排序器允许 LTC2335-18 编程以循环通过序列的通道和范围,并不需要进一步的用户干预。差分模拟输入在
  3. 所属分类:其它

    • 发布日期:2020-10-16
    • 文件大小:98kb
    • 提供者:weixin_38529123
  1. 元器件应用中的ADC中高精度转换序列发生器的设计

  2. 摘 要:在信号处理过程中,自然界的模拟信号首先要经过A/D转换器(ADC)变换成数字信号,送到DSP中。文章设计了一种高精度的转换序列发生器,能分别单独处理8位数据,并行后能处理16位数据。这意味着ADC每收到一个启动转换请求,模块可以自动执行多次转换。对于每一次转换,可以通过模拟多路开关选择16个可用输入通道中的任何一个。转换结束后,所选通道的转换结果被保存在相应的结果寄存器中。也可以对同一个通道采样多次,允许用户使用“过采样”,其较传统的单次采样转换结果提供了更高的精度。该设计为高精度DSP
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:397kb
    • 提供者:weixin_38644233
  1. HDLC/SDLC串行通信规程的帧校验序列

  2. HDLC/SDLC数据通信链路规程是目前广泛采用的串行通信规程,但当前大多数文献资料就HDLC/SDLC规程帧校验序列的生成都未给出准确的定义,因而常常给用户造成一些概念上的模糊或误解。本文依据HDLC规程的原始定义给出了HDLC帧校验序列FCS的计算方法及硬件实现系统码字编码的方案。根据文中给出的方法所做的计算与RUP1-44系列单片机串行接口单元SIU实际发送与接收的数据流进行了比较,经检验,实验结果与计算结果相一致。
  3. 所属分类:其它

    • 发布日期:2020-10-26
    • 文件大小:28kb
    • 提供者:weixin_38656297
  1. WLAN时变信道下链路性能改进

  2. 在IEEE 802.11n的MIMO信道模型基础上研究了时变信道下链路性能,提出了一种基于SNR动态调整调制编码方案(MCS)链路自适应方法。多普勒频移下利用基于长训练序列估计SNR动态调整MCS的方法来提高链路性能。仿真表明,该方法根据信道状况动态调整MCS,在数据吞吐率上有很大的提高。
  3. 所属分类:其它

    • 发布日期:2020-10-25
    • 文件大小:281kb
    • 提供者:weixin_38672940
  1. EDA/PLD中的基于FPGA 的伪随机序列的生成方法及应用

  2. 摘要:通过分析各种伪随机序列生成方法,提出了一种基于M 序列的连续抽样方法,可以生 成满足自适应光学系统SPGD 控制算法要求的多路、相互独立以及服从伯努利分布的伪随机序 列。该方法适合于用FPGA 等超大规模集成电路实现,且具有占用硬件资源较少,实现方便等 优点。用FPGA 实现了用于61 单元自适应光学系统SPGD 控制算法的伪随机序列,并将此方 法应用于基于SPGD 控制算法的自适应光学系统实验中,实验表明,该方法能够满足自适应光 学系统SPGD 算法的需求,系统实现成功闭环。   1
  3. 所属分类:其它

    • 发布日期:2020-11-09
    • 文件大小:237kb
    • 提供者:weixin_38617297
« 12 3 4 5 6 7 8 9 10 ... 27 »