点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - 数字中的设计仿真
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
电子技术课程设计——数字钟的设计与制作
课程设计题目:数字钟的设计与制作 (一)设计指标: 1.显示时、分、秒。采用24小时制。 2.制作、调试出一个具有直流电源、简易信号源及用来计“时”“分”“秒”的数字钟系统。并按照直流电源、简易信号源、及“秒”、“分”进位和“时”循环进位是否正常给予不同记分。 3.具有校时功能,可以对小时和分单独校时,对分校时的时候,停止分向小时进位。校时时钟源可以手动输入或借用电路中的时钟。 (二)具体要求: 1.设计方案的论证和选择 (1)、方案提出 *查阅资料确定数字钟的电路框图。 * 提出两种以上数字
所属分类:
嵌入式
发布日期:2009-07-08
文件大小:2mb
提供者:
yemao7758
基于VHDL的简易数字钟的设计
整个VHDL数字钟的实验报告 介绍了利用VHDL硬件描述语言设计的简易数字钟的思路和技巧。在QuatusⅡ开发环境中编译和仿真了所设计的程序,并在可编程逻辑器件上下载验证。仿真和验证结果表明,该设计方法切实可行,具有一定的借鉴性。
所属分类:
嵌入式
发布日期:2010-06-30
文件大小:85kb
提供者:
liuchang631
基于MATLAB数字滤波器的设计
数字滤波器的实现是数字信号处理中的重要组成部分,设计过程较复杂,牵涉到模型逼近,指标选 择,计算机仿真,性能分析及可行性分析等一系列的工作,本文从设计原理以及数学软件matlab出发阐述 数字滤波器的设计原理与方法。
所属分类:
其它
发布日期:2010-10-31
文件大小:318kb
提供者:
flysky31534
基础强化 数字中的设计仿真 protues
基础强化 数字中的设计仿真 protues基础强化 数字中的设计仿真 protues基础强化 数字中的设计仿真 protues基础强化 数字中的设计仿真 protues基础强化 数字中的设计仿真 protues基础强化 数字中的设计仿真 protues
所属分类:
C/C++
发布日期:2011-07-14
文件大小:208kb
提供者:
caomunian
单片机课程设计5--基于PROTEUS的多功能数字电子钟的设计
单片机技术是现代电子工程领域一门迅速发展的技术,它的应用已经渗透到各种嵌入式系统中。可以毫不夸张地说:掌握单片机技术是电子信息类专业学生就业的一个重要条件。同时单片机技术又是一门实践性很强的学科。课程设计教学环节的设计和实施,在很大程度上决定了学生对单片机技术的掌握程度。 为了更好地完成课程设计这一重要教学环节,我们采用Proteus软件与Keil软件整合构建单片机虚拟实验平台。学生首先在PC上利用Proteus软件自己搭建硬件电路,并利用系统提供的功能完成电路分析、系统调试和输出显示的硬件设
所属分类:
硬件开发
发布日期:2011-12-07
文件大小:3mb
提供者:
zhanghn
基于matlab的IIR数字滤波器的设计与仿真(论文)
在现代通信系统中,由于信号中经常混有各种噪声和干扰,所以很多信号分析都是基于滤波器而进行的,而数字滤波器是通过数值运算实现滤波,具有处理精度高、稳定、灵活、不存在阻抗匹配问题等优点,可以实现模拟滤波器无法实现的特殊滤波功能。数字滤波器根据其冲激响应函数的时域特性,可分为两种,即无限长冲激响应(IIR)数字滤波器和有限长冲激响应(FIR)数字滤波器。实现IIR滤波器的阶次较低,所用的存储单元较少,效率高,精度高,而且能够保留一些模拟滤波器的优良特性,因此应用很广。Matlab软件以矩阵运算为基础
所属分类:
其它
发布日期:2012-10-25
文件大小:655kb
提供者:
kingstarsss
matlab滤波器设计-IIR滤波器的设计与仿真
1 引言 在现代通信系统中,由于信号中经常混有各种复杂成分,所以很多信号的处理和分析都是基于滤波器而进行的。但是,传统的数字滤波器的设计使用繁琐的公式计算,改变参数后需要重新计算,从而在设计滤波器尤其是高阶滤波器时工作量很大。利用MATLAB信号处理箱(Signal Processing Toolbox)可以快速有效地实现数字滤波器的设计与仿真。
所属分类:
其它
发布日期:2010-11-08
文件大小:119kb
提供者:
kuailezishuijing
基于Matlab的IIR数字滤波器的设计与仿真.pdf
在现代通信系统中,由于信号中经常混有各种噪声和干扰,所以很多信号分析都是基于滤波器而进行的,而数字滤波器是通过数值运算实现滤波,具有处理精度高、稳定、灵活、不存在阻抗匹配问题等优点,可以实现模拟滤波器无法实现的特殊滤波功能。数字滤波器根据其冲激响应函数的时域特性,可分为两种,即无限长冲激响应(IIR)数字滤波器和有限长冲激响应(FIR)数字滤波器。实现IIR滤波器的阶次较低,所用的存储单元较少,效率高,精度高,而且能够保留一些模拟滤波器的优良特性,因此应用很广。Matlab软件以矩阵运算为基础,
所属分类:
电信
发布日期:2020-06-15
文件大小:1mb
提供者:
CallMeRanRan
基于DSP的FIR数字滤波器的实现
在数字信号处理应用中, 滤波占有十分重要的地位, 如对信号的过滤、检测、预测等, 都要广泛地用到滤波器。文中研究了FIR滤波器窗函数算法的基本思想给出了在定点DSP芯片上实现FIR数字滤波器的设计方法, 并给出了仿真结果。
所属分类:
其它
发布日期:2020-08-08
文件大小:375kb
提供者:
weixin_38685538
嵌入式系统/ARM技术中的基于FPGA的数字秒表设计与仿真
数字集成电路作为当今信息时代的基石,不仅在信息处理、工业控制等生产领域得到普及应用,并且在人们的日常生活中也是随处可见,极大的改变了人们的生活方式。面对如此巨大的市场,要求数字集成电路的设计周期尽可能短、实验成本尽可能低,最好能在实验室直接验证设计的准确性和可行性,因而出现了现场可编程逻辑门阵列FPGA.对于芯片设计而言,FPGA的易用性不仅使得设计更加简单、快捷,并且节省了反复流片验证的巨额成本。对于某些小批量应用的场合,甚至可以直接利用FPGA实现,无需再去订制专门的数字芯片。 文中着
所属分类:
其它
发布日期:2020-10-20
文件大小:169kb
提供者:
weixin_38613681
基于ADSP-TS101的数字电路设计仿真
基于ADSP-TS101高速信号处理系统采用了集成系统设计,硬件部分引入信号完整性分析的设计方法进行高速数字电路的设计,要解决系统中主处理器在较高工作频率300 MHz下稳定工作的问题,以及在两个主芯片之间和主芯片与数据存储芯片之间数据高速互联的问题,提高系统的性能,满足设计要求。 1 系统硬件设计 1.1 数模混合部分的设计 A/D是数字和模拟混合部分,是设计重点考虑的部分之一。数字部分的频率高,模拟部分对于扰很敏感,处理不好,数字信号很容易干扰模拟信号,出现电磁干扰问题。
所属分类:
其它
发布日期:2020-10-20
文件大小:274kb
提供者:
weixin_38516270
嵌入式系统/ARM技术中的ARM仿真器与嵌入式系统设计讲解
嵌入式系统是一种专用的计算机系统,作为装置或设备的一部分。通常,嵌入式系统是一个控制程序存储在ROM中的嵌入式处理器控制板。事实上,所有带有数字接口的设备,如手表、微波炉、录像机、汽车等,都使用嵌入式系统,有些嵌入式系统还包含操作系统,但大多数嵌入式系统都是是由单个程序实现整个控制逻辑。 所谓ARM仿真器,即用于调试基于ARM内核芯片的一个硬件模块。ARM内核包括ARM7,ARM9,ARM11,Cortex-A,Cortex-M,Cortex-R等系列,而基于这些内核的芯片则更多了。那么这
所属分类:
其它
发布日期:2020-10-20
文件大小:129kb
提供者:
weixin_38738272
嵌入式系统/ARM技术中的ARM仿真器与嵌入式系统设计
嵌入式系统是一种专用的计算机系统,作为装置或设备的一部分。通常,嵌入式系统是一个控制程序存储 在ROM中的嵌入式处理器控制板。事实上,所有带有数字接口的设备,如手表、微波炉、录像机、汽车等,都使用嵌入式系统,有些嵌入式系统还包含操作系统, 但大多数嵌入式系统都是是由单个程序实现整个控制逻辑。 所谓ARM仿真器,即用于调试基于ARM内核芯片的一个硬件模块。ARM内核包括ARM7,ARM9,ARM11,Cortex-A,Cortex-M,Cortex-R等系列,而基于这些内核的芯片则更多了。那
所属分类:
其它
发布日期:2020-10-20
文件大小:119kb
提供者:
weixin_38672812
滤波器中的基于Matlab的FIR数字滤波器设计方案
摘要:目前,数字信号处理在通信、语音、图像、自动控制、雷达、军事、航空航天、医疗和家用电器等众多领域得到了广泛的应用。在数字信号处理应用中,FIR数字滤波器的重要地位日益突现并已获得广泛应用。 本文先介绍FIR数字滤波器的相关概念,并利用MATLAB中的FDA TOOL工具箱和Simulink工具进行FIR带通数字滤波器的设计,给出了基于Matlab的FIR数字滤波器设计方案。最后通过建模和仿真证明,本方案中设计的滤波器能够快速有效组成的常规数字滤波器, 实现不同截止频率的FIR滤波器,极
所属分类:
其它
发布日期:2020-10-20
文件大小:197kb
提供者:
weixin_38734993
显示/光电技术中的基于Multisim 10的LED彩控变换电路的设计与仿真
摘要:运用Multisim 10仿真软件,设计一个8×8点阵LED显示器。该控制器实现了8×8点阵LED显示器的设计,实现逐行滚动显示,逐列滚动显示和逐点显示。结果表明,利用Multisim 10这种高效的设计平台,能够方便地设计电路,并用虚拟仪器库进行仿真以及验证电路是否达到设计要求。与传统的设计方法相比,更省时,低成本和高效率。 0 引言 目前的数字集成电路的设计都比较模块化。EDA技术是指以计算机为工作平台,融合了应用电子技术、计算机技术、信息处理及智能化技术的最新成果,进行电
所属分类:
其它
发布日期:2020-10-20
文件大小:233kb
提供者:
weixin_38705014
滤波器中的平行耦合微带线带通滤波器的设计仿真与测试
摘要:在ADS软件的辅助下,设计出了一种应用于11 GHz频段数字微波传输系统室外单元,中心频率为11 GHz,带宽为1.5 GHz的平行耦合微带线带通滤波器,并进行了实物测试,测试的S 参数与仿真优化结果及指标要求吻合较好。 0 引言 近年来,随着无线通信技术的高速发展,微波射频器件得到了越来越多的应用。滤波器是选择有用信号,抑制无用信号的器件,高频滤波器作为微波射频系统中常用的无源器件之一,其性能好坏直接影响整个系统的性能。微带滤波器具有体积小、性能好、成本低等特点,在微波射频电
所属分类:
其它
发布日期:2020-10-20
文件大小:359kb
提供者:
weixin_38562026
单片机与DSP中的基于单片机的直接频率数字合成器的设计方案
摘要:本文提出了一种基于单片机的直接频率数字合成器的设计方案。方案采用单片机控制FPGA产生DDS信号输出频率范围为20Hz~20KHz,幅度为0.3V~5V,两路正交信号能够实现0o~359o的相位差,并通过MAX+plusII软件进行仿真验证。仿真结果表明,本方案可达到预定要求,具有较强的实用性。 1.引言 随着电子技术的发展,在现代电子产品的故障检测中,往往需要频率和幅度都能自动调节的正弦信号源,并且要求该信号源产生的信号频率稳定性好,转换速度快,具有调频、调幅和调相的功能。本
所属分类:
其它
发布日期:2020-10-20
文件大小:260kb
提供者:
weixin_38638312
RFID技术中的电路仿真平台ADS分析工具
ADS(Advanced Design System)电子设计自动化软件为美国Agilent Technologies公司的产品,该软件的功能包含时域电路模拟(SPICE-like Simulation)、频域电路模拟(HarmonicBalance Linear Analysis)、电磁模拟(EM Simulation)、通信系统模拟(Communication SystemSimulation)、数字信号处理设计(DSP)等。此外和多家芯片厂商合作建立ADS Design Kit及Model
所属分类:
其它
发布日期:2020-11-13
文件大小:798kb
提供者:
weixin_38744270
EDA/PLD中的基于FPGA的数字秒表的设计
应用VHDL语言设计数字系统,很多设计工作可以在计算机上完成,从而缩短了系统的开发时间,提高了工作效率。本文介绍一种以FPGA为核心,以VHDL为开发工具的数字秒表,并给出源程序和仿真结果。 1 系统设计方案 1.1 系统总体框图 数字秒表主要有分频器、计数模块、功能控制模块、势能控制模块和显示输出模块组成。系统框图如图1所示。 本次的设计仿真选用以EPlC6Q240芯片为核心的FPGA开发板,该开发板提供了较完善的外围周边电路和信号接口,并提供了一块4位7段数码
所属分类:
其它
发布日期:2020-11-09
文件大小:334kb
提供者:
weixin_38741195
基于FPGA的数字秒表的设计
应用VHDL语言设计数字系统,很多设计工作可以在计算机上完成,从而缩短了系统的开发时间,提高了工作效率。本文介绍一种以FPGA为,以VHDL为开发工具的数字秒表,并给出源程序和仿真结果。 1 系统设计方案 1.1 系统总体框图 数字秒表主要有分频器、计数模块、功能控制模块、势能控制模块和显示输出模块组成。系统框图如图1所示。 本次的设计仿真选用以EPlC6Q240芯片为的FPGA开发板,该开发板提供了较完善的外围周边电路和信号接口,并提供了一块4位7段数码管的扩展
所属分类:
其它
发布日期:2021-01-19
文件大小:490kb
提供者:
weixin_38506138
«
1
2
3
4
5
6
7
8
9
10
...
50
»