您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 基于FPGA的直接数字频率合成器的设计

  2. 直接数字频率合成器(DDS)是一种以数字采样技术为基础,以相位累加器为主体的频率合成器。DDS具有相位噪声低、频率分辨率高、频率转换时间短、工作频带宽线路简洁一系列的优点,是目前战术通信的主要技术基础之一。
  3. 所属分类:硬件开发

    • 发布日期:2009-05-10
    • 文件大小:559kb
    • 提供者:wangyan18218
  1. 基于FPGA的直接数字频率合成器的研究与应用

  2. 本文首先介绍了频率合成器的发展,并阐述了墓于现场可编程门阵列(FPGA ) 实现DDS技术的意义;然后介绍了DDS的墓本理论,对输出信号频潜进行了分 析,特别是对信号的相位截断误差和幅度量化误差进行了详细的讨论;接着介绍 了FPGA的基本原理和开发流程,并提出了用DDS技术产生正弦波信号的具体思 路,对频率合成部分进行了详细的阐述;最后对如何改善系统性能进行了简要的 i寸论,对得出的正弦波信号进行了频谱分析。
  3. 所属分类:硬件开发

    • 发布日期:2009-05-22
    • 文件大小:6mb
    • 提供者:f20059180
  1. 基于FPGA的直接数字频率合成器的设计和实现

  2. 基于FPGA的直接数字频率合成器的设计和实现,介绍了利用Altera的FPGA器件(ACEX EP1K50)实现直接数字频率合成器的工作原理、设计思想、电路结构和改进优化方法。
  3. 所属分类:硬件开发

    • 发布日期:2009-06-09
    • 文件大小:122kb
    • 提供者:cxl801
  1. 数字频率直接合成器dds

  2. 直接数字频率合成器 相位累加器 信号源 现场可编程门限列
  3. 所属分类:专业指导

    • 发布日期:2009-06-27
    • 文件大小:626kb
    • 提供者:hp060500
  1. 基于FPGA的直接数字合成器的设计

  2. 基于FPGA的直接数字合成器的设计,介绍了直接数字合成器(DDS)的基本组成及工作原理, 采用QUAR TUSII软件提供的模块和VHDL语言自 行设计的寄存器, 实现了现场可编程门阵列(FPGA)的相位累加器和波形存储表的设计。
  3. 所属分类:硬件开发

    • 发布日期:2009-07-10
    • 文件大小:273kb
    • 提供者:zy439958
  1. 用V H D L 设计直接数字频率合成器

  2. 应用E D A技术, 以F P G A / C P L D器件为核心, 用V H D L语言设计直接数字频率合成器。 本文给出了他的工作原理、设计方法和主要的程序代码。采用F P G A设计的直接数字合成器不仅可方便地实现各种比较复杂的调频、调相和调格功能,而且具有良好的实用性。
  3. 所属分类:C

    • 发布日期:2009-07-10
    • 文件大小:261kb
    • 提供者:zy439958
  1. 基于单片机控制的数字函数信号发生器的设计与实现

  2. 采用直接频率信号合成器(DDS)与单片机(MCU)相结合的方法,以AD9850为频率合成器、AT89S52单片机为进程 控制和任务调度的核心,设计了一个信号频率和幅度都能预置、频率稳定度优于10I6的函数信号发生器。详细介绍了DDS基 本原理、系统方案构成、硬件电路设计和软件设计。通过严格的实测数据分析表明该设计是可运行的。
  3. 所属分类:硬件开发

    • 发布日期:2009-08-03
    • 文件大小:320kb
    • 提供者:wqs361
  1. 直接数字频率合成器DDS

  2. 直接数字频率合成器直接数字频率合成器直接数字频率合成器直接数字频率合成器直接数字频率合成器直接数字频率合成器
  3. 所属分类:专业指导

    • 发布日期:2009-08-07
    • 文件大小:44kb
    • 提供者:oneway11111
  1. 基于FPGA的直接数字频率合成器的设计和实现

  2. 用于设计示波器的最佳选择,直接数字频率合成(Direct Digital Fraquency Synthesis,即DDFS,一般简称DDS)是从相位概念出发直接合成所需要波形的一种新的频率合成技术。
  3. 所属分类:硬件开发

    • 发布日期:2009-09-02
    • 文件大小:104kb
    • 提供者:lyhwzsz1988
  1. 实现直接数字频率合成器的三种技术方案

  2. 实现直接数字频率合成器的三种技术方案````````
  3. 所属分类:专业指导

    • 发布日期:2009-12-06
    • 文件大小:53kb
    • 提供者:haoyue20008
  1. 基于FPGA的直接数字频率合成器的设计和实现

  2. 基于FPGA的直接数字频率合成器的设计和实现,介绍了利用Altera的FPGA器件(ACEX EP1K50)实现直接数字频率合成器的工作原理、设计思想、电路结构和改进优化方法。
  3. 所属分类:硬件开发

    • 发布日期:2010-02-25
    • 文件大小:98kb
    • 提供者:jxghust
  1. 基于DDS的数字移相信号发生器

  2. DDS即Direct Digital Synthesizer,中文名称是直接数字合成器,是一种新型的频率合成技术。基本的DDS结构主要由相位累加器、相位调制器、波形ROM查找表和DAC构成。其中相位累加器、相位调制器和波形ROM查找表是DDS结构中的数字部分,具有数控频率合成的功能。
  3. 所属分类:专业指导

    • 发布日期:2010-03-17
    • 文件大小:863kb
    • 提供者:piqiangch
  1. 单片机与DSP中的基于单片机的直接频率数字合成器的设计方案

  2. 摘要:本文提出了一种基于单片机的直接频率数字合成器的设计方案。方案采用单片机控制FPGA产生DDS信号输出频率范围为20Hz~20KHz,幅度为0.3V~5V,两路正交信号能够实现0o~359o的相位差,并通过MAX+plusII软件进行仿真验证。仿真结果表明,本方案可达到预定要求,具有较强的实用性。   1.引言   随着电子技术的发展,在现代电子产品的故障检测中,往往需要频率和幅度都能自动调节的正弦信号源,并且要求该信号源产生的信号频率稳定性好,转换速度快,具有调频、调幅和调相的功能。本
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:260kb
    • 提供者:weixin_38638312
  1. 基础电子中的频率合成器的高性能架构实现技术

  2. 要满足苛刻的频率合成器要求,通常需要做到一定程度的设计灵活性。基本的锁相环(PLL)频率合成器能以低成本、高空间效率、低功耗封装提供合理的频谱纯度和频率捷变,因此它在射频(RF)系统核心位置发挥作用已经有段时间了。但是,在要求快速切换速度、低相位噪声或低杂散信号电平的场合,有必要使用更为复杂的架构。通过正确的设计方法,结合使用现代低成本高集成度的PLL和直接数字合成器(DDS)集成电路(IC)可以极大地促进高性能架构的实现。  大部分高频系统都使用传统的基于整数分频器的设计(图1)或基于分数N分
  3. 所属分类:其它

    • 发布日期:2020-10-19
    • 文件大小:287kb
    • 提供者:weixin_38637665
  1. AD9914:3.5GSPS直接数字合成器解决方案

  2. AD9914是一个直接数字合成器(DDS),具有一个12位DAC。AD9914采用先进的DDS技术,再加上内部高速,高性能DAC,是一个数字可编程的,完善的高频合成器。它能够产生高达1.4GHz的频率捷变模拟输出正弦波的波形。
  3. 所属分类:其它

    • 发布日期:2020-10-17
    • 文件大小:133kb
    • 提供者:weixin_38712899
  1. 嵌入式系统/ARM技术中的SHARC处理器支持数字合成器完美再现经典的模拟声音

  2. 美国模拟器件公司(Analog Devices, Inc.,纽约证券交易所代码: ADI),全球领先的高性能信号处理解决方案供应商,今日在马萨诸塞州诺伍德市(NORWOOD, Mass.)发布业界领先的数字音频模块解决方案开发商CreamWare Audio GmbH公司采用了ADI公司的SHARC处理器用在其高保真音箱(ASB)产品系列中,该系列产品是用于模仿几种流行经典键盘乐器的音效和乐感的音频模块。最新设计的B400 ASB产品利用ADI公司的SHARC 2126x 和 SHARC 213
  3. 所属分类:其它

    • 发布日期:2020-11-30
    • 文件大小:64kb
    • 提供者:weixin_38700409
  1. 通信与网络中的AD9858:高性能无线基站集成合成器

  2. 9月24日讯,ADI公司推出集成合成器AD9858,它是第一个具有1GSPS(千兆次取样/秒)直接数字合成器(DDS),10位D/A转换器,快速频率跳跃和精细调谐分辨率功能的单片解决方案。AD9858比先前的解决方案速度快三倍而没有增加功耗,使它很适合用在无线设备和军事以及航空雷达。在无线基站应用方面,AD9858提供了低成本的集成和灵活的平台,实现快速跳跃合成,而不需要隔离开关。片上功能块包括有:DDS核,数/模转换器(DAC),2GHz RF混频器,150MHz相位检测器和专门用于快速锁定采
  3. 所属分类:其它

    • 发布日期:2020-12-08
    • 文件大小:75kb
    • 提供者:weixin_38736652
  1. DigitalSynthMidi:数字合成器Midi-源码

  2. DigitalSynthMidi:数字合成器Midi
  3. 所属分类:其它

    • 发布日期:2021-02-17
    • 文件大小:12mb
    • 提供者:weixin_42116672
  1. 频率合成器的高性能架构实现技术

  2. 要满足苛刻的频率合成器要求,通常需要做到一定程度的设计灵活性。基本的锁相环(PLL)频率合成器能以低成本、高空间效率、低功耗封装提供合理的频谱纯度和频率捷变,因此它在射频(RF)系统位置发挥作用已经有段时间了。但是,在要求快速切换速度、低相位噪声或低杂散信号电平的场合,有必要使用更为复杂的架构。通过正确的设计方法,结合使用现代低成本高集成度的PLL和直接数字合成器(DDS)集成电路(IC)可以极大地促进高性能架构的实现。  大部分高频系统都使用传统的基于整数分频器的设计(图1)或基于分数N分频器
  3. 所属分类:其它

  1. 基于单片机的直接频率数字合成器的设计方案

  2. 摘要:本文提出了一种基于单片机的直接频率数字合成器的设计方案。方案采用单片机控制FPGA产生DDS信号输出频率范围为20Hz~20KHz,幅度为0.3V~5V,两路正交信号能够实现0o~359o的相位差,并通过MAX+plusII软件进行仿真验证。仿真结果表明,本方案可达到预定要求,具有较强的实用性。   1.引言   随着电子技术的发展,在现代电子产品的故障检测中,往往需要频率和幅度都能自动调节的正弦信号源,并且要求该信号源产生的信号频率稳定性好,转换速度快,具有调频、调幅和调相的功能。本
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:256kb
    • 提供者:weixin_38702844
« 12 3 4 5 6 7 8 9 10 ... 25 »