您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 手机设计的基本原理(一)

  2. ETACS、GSM蜂窝手机是一个工作在双工状态下的收发信机。一部移动电话包括无线接收机(Receiver)、发射机(Transmitter)、控制模块(Controller)及人机界面部分(Interface)和电源(Power Supply)。 数字手机从电路可分为,射频与逻辑音频电路两大部分。其中射频电路包含从天线到接收机的解调输出,与发射的I/Q调制到功率放大器输出的电路;逻辑音频包含从接收解调到,接收音频输出、发射话音拾取(送话器电路)到发射I/Q调制器及逻辑电路部分的中央处理单元、数
  3. 所属分类:专业指导

    • 发布日期:2009-04-29
    • 文件大小:313kb
    • 提供者:xjl0851
  1. 手机设计资料,包括手机设计原理,天线,原理,设计方法

  2. ETACS、GSM蜂窝手机是一个工作在双工状态下的收发信机。一部移动电话包括无线接收机(Receiver)、发射机(Transmitter)、控制模块(Controller)及人机界面部分(Interface)和电源(Power Supply)。 数字手机从电路可分为,射频与逻辑音频电路两大部分。其中射频电路包含从天线到接收机的解调输出,与发射的I/Q调制到功率放大器输出的电路;逻辑音频包含从接收解调到,接收音频输出、发射话音拾取(送话器电路)到发射I/Q调制器及逻辑电路部分的中央处理单元、数
  3. 所属分类:专业指导

    • 发布日期:2010-09-20
    • 文件大小:4mb
    • 提供者:hainingkim
  1. CC2430的中文资料

  2. CC2430是一颗真正的系统芯片(SoC)CMOS解决方案。这种解决方案能够提高性能并满足以ZigBee为基础的2.4GHz ISM波段应用对低成本,低功耗的要求。它结合一个高性能2.4GHz DSSS(直接序列扩频)射频收发器核心和一颗工业级小巧高效的8051控制器。   CC2430的设计结合了8Kbyte的RAM及强大的外围模块,并且有3种不同的版本,他们是根据不同的闪存空间32,64和128kByte来优化复杂度与成本的组合。   CC2430的尺寸只有7×7mm 48-pin的封装,
  3. 所属分类:嵌入式

    • 发布日期:2009-01-02
    • 文件大小:2mb
    • 提供者:viking0168
  1. 最畅销的上海博通蓝牙 bLE芯片 BK3432介绍-DS-MS1793S_v1.2.pdf

  2. 最畅销的上海博通蓝牙 bLE芯片 BK3432介绍-DS-MS1793S_v1.2.pdfMacro Giga Electronics Ltd. Co 6.4RF接收机特性 6.5绝对最大额定值. 88 6.6绝对最大额定值工作条件 19 6.6.1通用工作条件 19 6.6.2上电和掉电时的工作条件 20 6.6.3内嵌复位和电源控制模块特性. 20 6.6.4供电电流特性. 21 6.6.5外部时钟源特性(NA) ·····:···: 23 6.6.6内部时钟源特性. 23 6.6.7存储器
  3. 所属分类:其它

  1. tms320f28335(中文版).pdf

  2. 网上搜索的28335芯片的中文资料,对28335进行了中文介绍,应该是翻译的,感觉还有点用lEXAS INSTRUMENTS 寄存器 校准 多通道缓冲串行端口 模块 增强型控制器局域网 模块 和 串行通信接口 模块 串行外设接口模块 内部集成电路 外部接 器件支持 器件和开发支持工具命名规则 文档支持 社区资源 电气规范 最大绝对额定值 建议的运行条件 电气特性 流耗 减少流耗 流耗图 散热设计考虑 在没有针对的信号缓冲的情况下,仿真器连接 时序参数符号安排 定时参数的通用注释 测试负载电路 器
  3. 所属分类:讲义

    • 发布日期:2019-07-20
    • 文件大小:2mb
    • 提供者:ade3050
  1. 数字射频存储器模块电路设计

  2. DRFM及其技术的发展改进。能够适应多变、快变和复杂时频调制的威胁信号环境,能够促使干扰信号与被干扰的雷达信号之间的相参性,具有过去的其他技术手段无法达到的良好干扰效果。DRFM及其基本技术系列的改进开辟了ECM的一个新领域。
  3. 所属分类:其它

    • 发布日期:2020-07-30
    • 文件大小:90kb
    • 提供者:weixin_38569219
  1. 基于固态存储技术的DRFM设计

  2. 为了提高数字射频存储器(DRFM)的存取速度、存储深度和系统的灵活性,采用了模块化设计原则。以PXIE机箱为平台,运用固态存储技术实现信号的高速存取,完成了包括上、下变频模块、中频信号采集模块、中频信号还原模块、固态存储模块以及处理控制核心等电路的设计。重点研究固态存储技术和PXIE技术在DRFM中的应用,为进一步提高DRFM的性能提供了参考。
  3. 所属分类:其它

    • 发布日期:2020-07-28
    • 文件大小:82kb
    • 提供者:weixin_38523728
  1. 基于固态存储技术的DRFM设计

  2. 为了提高数字射频存储器(DRFM)的存取速度、存储深度和系统的灵活性,采用了模块化设计原则。以PXIE机箱为平台,运用固态存储技术实现信号的高速存取,完成了包括上、下变频模块、中频信号采集模块、中频信号还原模块、固态存储模块以及处理控制核心等电路的设计。重点研究固态存储技术和PXIE技术在DRFM中的应用,为进一步提高DRFM的性能提供了参考。
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:169kb
    • 提供者:weixin_38656989
  1. 数字射频存储器模块电路设计

  2. 数字射频存储器(DRFM)经过近30年的发展,已成为大多数现代电子干扰系统的核心控制部件。介绍了数字射频存储器(DRFM)在干扰机中的应用,总结了DRFM的工作原理、实现结构、性能参数及国内外应用现状和发展趋势,特别是在DRFM的基本结构上提出加入调相处理模块的设想,可以优化干扰机,达到有效干扰的目的。
  3. 所属分类:其它

    • 发布日期:2021-01-31
    • 文件大小:695kb
    • 提供者:weixin_38709466