您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 基于555定时器数字式频率计的设计

  2. 数字式频率计 555定时器 pdf 下载 资源
  3. 所属分类:专业指导

    • 发布日期:2009-05-30
    • 文件大小:97280
    • 提供者:fkange
  1. EDA课程设计报告--八位频率计

  2. 在电子技术中,频率是最基本的参数之一,并且与许多电参量的测量方案、测量结果都有十分密切的关系,因此,频率的测量就显得更为重要。测量频率的方法有多种,其中电子计数器测量频率具有精度高、使用方便、测量迅速,以及便于实现测量过程自动化等优点,是频率测量的重要手段之一。数字式频率计的测量原理有两类:一是直接测频法,即在一定闸门时间内测量被测信号的脉冲个数;二是间接测频法即测周期法,如周期测频法。直接测频法适用于高频信号的频率测量,通常采用计数器、数据锁存器及控制电路实现,并通过改变计数器阀门的时间长短
  3. 所属分类:硬件开发

    • 发布日期:2009-12-09
    • 文件大小:278528
    • 提供者:yueh5
  1. 数字式频率计的设计(模电、数电)

  2. 数字式频率计是一种数字显示的测量频率的仪器。他不仅可以测试数字电路中的方波信号,还可以测量正弦信号和多种物理量的变化频率,诸如电机转速、发光体的闪光次数、机械振动次数等,这些物理量需经光电耦合传感器件或经相关的传感器先转变成周期变化的信号,然后用频率计测量单位时间内信号的变化次数,再用数码显示出来。因此,他是一种测量范围较广的通用型数字仪器。
  3. 所属分类:专业指导

    • 发布日期:2009-12-29
    • 文件大小:21504
    • 提供者:meliume
  1. 数字式电容测量仪的课程设计

  2. 由于单稳态触发器的输出脉宽tW与电容C成正比,把电容C转换成宽度为tW的矩形脉冲,然后将其作为闸门信号控制计数器计标准频率脉冲的个数,并送锁存--译码--显示系统就可以得到电容量的数据。
  3. 所属分类:C

    • 发布日期:2010-01-08
    • 文件大小:796672
    • 提供者:awdfafw
  1. 数字式频率计 基于单片机51 含有程序和preteus图

  2. 一个测量0-10KHz的数字式频率计 基于单片机51 含有程序和preteus图
  3. 所属分类:硬件开发

    • 发布日期:2010-01-14
    • 文件大小:76800
    • 提供者:chaodoit
  1. 数字频率计的设计 开题报告

  2. 数字频率计的设计 数字频率计是计算机、通讯设备、音频视频等科研生产领域不可缺少的测量仪器,是电子系统的心脏,是决定电子系统性能的关键设备,随着现代通信、卫星、雷达和电子对抗等系统的发展对数字频率计提出了越来越高的要求。 数字频率计的主要实现方法有直接式、锁相式、直接数字式三种。
  3. 所属分类:专业指导

    • 发布日期:2010-03-01
    • 文件大小:81920
    • 提供者:wanhengyang
  1. 数字式频率相位差测量仪的设计

  2. 摘要:以单片机为控制核心,用可编程逻辑控制芯片CPLD ,产生双32 位的计数器和相位差检测器,进行等精度的 频率、相位差测量. 计数器的计数时间宽度和显示方式由键盘设定. 单片机读入计数值,进行浮点运算,测量结 果显示于液晶屏上. 关键词:频率;相位差;等精度测量;单片机;CPLD;液晶显示
  3. 所属分类:硬件开发

    • 发布日期:2010-03-13
    • 文件大小:100352
    • 提供者:dongfei0103
  1. 基于51单片机的数字频率计

  2. 基于51单片机的数字频率计 数字式频率计是测量频率最常用的仪器之一,其基本设计原理是首先把待测信号通过放大整形,变成一个脉冲信号,然后通过控制电路控制计数器计数,最后送到译码显示电路里进行显示
  3. 所属分类:硬件开发

    • 发布日期:2010-04-29
    • 文件大小:285696
    • 提供者:fuxiaoyaner
  1. 数字式频率计+基于单片机51+含有程序和preteus图.

  2. 数字式频率计+基于单片机51+含有程序和preteus图.
  3. 所属分类:硬件开发

    • 发布日期:2010-05-30
    • 文件大小:76800
    • 提供者:fuxiaoyaner
  1. 51单片机数字式频率计原理图1

  2. 基于51单片机数字式频率计,lcd液晶显示。
  3. 所属分类:硬件开发

    • 发布日期:2011-03-14
    • 文件大小:30720
    • 提供者:liu19870518
  1. 51单片机数字式频率计原理图2

  2. 基于51单片机实现数字式频率计,并在lcd液晶显示!
  3. 所属分类:硬件开发

    • 发布日期:2011-03-14
    • 文件大小:35840
    • 提供者:liu19870518
  1. 全同步数字频率计的VHDL设计与仿真

  2. 利用全同步频率测量原理,通过FPGA 芯片在Max + Plus Ⅱ中运用V HDL 语言编程设计一个全同步数字式频 率计,消除了±1 个计数误差,测频精度范围在DC~100 MHz ,详细给出了V HDL 的模块设计方法和仿真波形。
  3. 所属分类:硬件开发

    • 发布日期:2011-04-22
    • 文件大小:333824
    • 提供者:cy601987107
  1. 数字式频率计设计

  2. 3.2 测量频率范围:分三档: 1Hz~999Hz 0.01kHz~9.99kHz 0.1kHz~99.9kHz 3.3 测量周期范围:1ms~1s。 3.4 测量脉宽范围:1ms~1s。 测量精度:显示3位有效数字(要求分析1Hz、1kHz和999kHz的测量误差)。 3.6当被测信号的频率超出测量范围时,报警.
  3. 所属分类:专业指导

    • 发布日期:2011-12-07
    • 文件大小:2097152
    • 提供者:suyanruo
  1. 数字频率计设计电路

  2. 设计一个数字式频率计,可对正弦波、三角波、方波(幅度为10mV)周期信号的频率进行测量。
  3. 所属分类:电子商务

    • 发布日期:2012-04-18
    • 文件大小:352256
    • 提供者:abc1989wuzijiao
  1. TC-3330与数字频率计组成的测试电路

  2. 线路如图所示。采用光电开关TC-3330配合数字式频率计测电风扇的转速,克服了用闪光测速仪测速时会有误测半频和倍频的可能。测速时,把风叶置于光源和光电开关之间,当光线被风叶遮住时。光电开关不能受到光照输出低电平。风叶转过一定角度后,光电开关受到从风叶间的间隙照射到的光线。输出高电平。 当风叶不停地旋转时。每转一圈光电开关就得到光线间断地照射3次,因此在光电开关输出端上形成脉冲信号。该脉冲信号送到任意进制加法计数器C186的EN端。C186将其各外引脚按图6所示连接即成为三进制加法计数器。从Q
  3. 所属分类:其它

    • 发布日期:2020-07-17
    • 文件大小:33792
    • 提供者:weixin_38608866
  1. EDA/PLD中的基于FPGA平均值原理相位差计的设计

  2. 相位差的测量在研究网络特性中具有重要作用,如何快速、精确地测量相位差已成为生产科研中的重要课题。测量相位差的方法很多,有集成电路设计的,也有采用数字信号处理(DSP)实现的,现在普遍采用电子计数式的方法。但传统的瞬时相位差计,需要用锁相环电路锁相跟踪被测信号,廉价的低端FPGA芯片无法完成,同时被测信号的频率范围也限制在低频内,为了解决上述问题,提出平均值相位差计的原理,并采用VHDL语言编程,FPGA芯片实现,巧妙地简化了锁相跟踪电路,扩展了被测信号的频率范围,提高相位差计的性能参数,也大大降
  3. 所属分类:其它

    • 发布日期:2020-11-12
    • 文件大小:360448
    • 提供者:weixin_38738506
  1. EDA/PLD中的基于FPGA的等精度频率计的设计与实现

  2. 摘  要:利用等精度测量原理,通过FPGA运用VHDL编程设计一个数字式频率计,精度范围在DC~100 MHz,给出实现代码和仿真波形。设计具有较高的实用性和可靠性。     关键词:FPGA;等精度;频率计;VHDL      现场可编程门阵列FPGA(Field Programmable GateArray)属于ASIC产品,通过软件编程对目标器件的结构和工作方式进行重构,能随时对设计进行调整,具有集成度高、结构灵活、开发周期短、快速可靠性高等特点,数字设计在其中快速发展。     本
  3. 所属分类:其它

    • 发布日期:2020-12-13
    • 文件大小:78848
    • 提供者:weixin_38742954
  1. 数字电子技术课程设计 基于FPGA的数字频率计的设计

  2. 设计任务:设计一个数字式频率计,测量数字信号和模拟信号的频率。 设计要求:被测信号为TTL脉冲信号;显示的频率范围为00~99Hz,测量精度为1Hz;用LED数码管显示频率数值。
  3. 所属分类:讲义

    • 发布日期:2021-03-03
    • 文件大小:313344
    • 提供者:a997897336
  1. 数字式频率计

  2. 数字式频率计、电子技术,开发板制作交流
  3. 所属分类:其它

    • 发布日期:2021-02-03
    • 文件大小:256000
    • 提供者:weixin_38717169
  1. 基于FPGA平均值原理相位差计的设计

  2. 相位差的测量在研究网络特性中具有重要作用,如何快速、地测量相位差已成为生产科研中的重要课题。测量相位差的方法很多,有集成电路设计的,也有采用数字信号处理(DSP)实现的,现在普遍采用电子计数式的方法。但传统的瞬时相位差计,需要用锁相环电路锁相跟踪被测信号,廉价的低端FPGA芯片无法完成,同时被测信号的频率范围也限制在低频内,为了解决上述问题,提出平均值相位差计的原理,并采用VHDL语言编程,FPGA芯片实现,巧妙地简化了锁相跟踪电路,扩展了被测信号的频率范围,提高相位差计的性能参数,也大大降低了
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:516096
    • 提供者:weixin_38680811
« 12 3 »