您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 在数字电路验证中使用模型检验

  2. 在数字电路验证中使用模型检验对形式化方法做了比较透彻的讲解
  3. 所属分类:专业指导

    • 发布日期:2009-11-22
    • 文件大小:581632
    • 提供者:wangruiqq6
  1. 计算机等级考试四级嵌入式系统开发工程师复习要点汇总.pdf

  2. 计算机等级考试四级嵌入式系统开发工程师复习要点汇总O随光 评enku.sui.me (1)调度:给定一组实时任务和系统资源,确定每个任务何时何地执行的整 个过程。 (2)抢占式调度:通常是优先级驱动的调度,如uCOS。优点是实时性好 反应快,调度算法相对简单,可以保证高优先级任务的时间约束;缺点是上下文 切换多 (3)非抢占式调度:通常是按时间片分配的调度,不允许任务在执行期间被 中断,仟务一旦占用处理器就必须执行完毕或自愿放弃,如 Wince。优点是上 下文切换少;缺点是处理器有效资源利用率低
  3. 所属分类:嵌入式

    • 发布日期:2019-08-17
    • 文件大小:392192
    • 提供者:qq_33211808
  1. 应用电子专业技能抽测题库(2018.8.26修改稿).pdf

  2. 应用电子专业抽考题库,跟企业对接的小项目,电子专业综合能力的检验场,夯实专业能力的重要资料专业基本技能 模块一电工电子测试 项目1电工电子电路测试与调试 1试题编号:J1-1晶体三极管放大电路调试 任务描述 根据提供的三极管放大电路电路板,调试电路静态工作点,测试电路放大倍数,测试电路输岀失真状 态下的静态工作点,并记录测试数据。 R= 200CQ R=5.10 R 武,=10k c1=10 C=lOmF' Rr=5.1ks BDGE E2=10k2 2 R=2D 图1-1-1三极管放大电路原理
  3. 所属分类:讲义

    • 发布日期:2019-07-21
    • 文件大小:9437184
    • 提供者:wuhong1989
  1. Inventor线束设计教程.pdf

  2. Inventor线束设计教程,从电路设计软件(包括AutoCAD Electrical软件)导出的导线表,Autodesk Inventor? Professional 可以接续进行电缆和线束设计。 将电缆与线束(包括软质排线)集成到数字样机中,用户可以准确计算路径长度,避免过小的弯曲半径,并确保电气零部件与机械零部件匹配,从而节约大量时间和成本。 以布线功能为导向的线束设计 在三维环境中设计电缆和线束可以减少制造问题,有利于输出加工工程图,并避免后期的工程变更。导线表和接头通过内置的电气与机械
  3. 所属分类:其它

    • 发布日期:2020-06-03
    • 文件大小:3145728
    • 提供者:weixin_44400950
  1. 数字为主的混合信号设计的验证方法学

  2. 混合信号验证在当前SoC设计中的作用越来越重要, 被称为芯片流片以前的健康体检, 可以有效避免芯片二次流片。结果证实大部分芯片的问题可以通过合适的混合信号验证方法发现。当前混合信号验证的主要挑战包括行为级模型建模、晶体管级仿真速度、低功耗验证等,介绍了微控制器芯片KW41中使用的一整套混合信号验证方法, 包括使用电路模型产生器生成wreal模型, 混合模式数模混合信号仿真,模拟电路断言和电路检测帮助实现自动化检验,模拟电路检测发现模拟电路潜在问题,用XPS MS做全芯片晶体管级仿真。该方法适用于
  3. 所属分类:其它

    • 发布日期:2020-10-16
    • 文件大小:299008
    • 提供者:weixin_38545117
  1. 嵌入式系统/ARM技术中的内进化容错模型设计及其可靠性分析

  2. 摘要:仿照自然界的碳基生物进化过程,在FPGA内部实现了可控的硅基进化。针对电子系统常见的SA故障,提出了基于演化硬件技术的内进化容错模型,通过在FPGA内部装载Microblaze CPU和构建可重配置阵列,实现了演化硬件的片内进化。利用该模型进行了故障容错实验,检验了其有效的故障容错能力,证明该容错方法能够有效提高数字电路的可靠性。   0 引言   进化硬件(Evolution Hardware,EHW)指的是仿照自然界中以碳为基的生物进化过程,在现有的FPGA芯片基础上实现可控的“硅
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:266240
    • 提供者:weixin_38528086
  1. 内进化容错模型设计及其可靠性分析

  2. 摘要:仿照自然界的碳基生物进化过程,在FPGA内部实现了可控的硅基进化。针对电子系统常见的SA故障,提出了基于演化硬件技术的内进化容错模型,通过在FPGA内部装载Microblaze CPU和构建可重配置阵列,实现了演化硬件的片内进化。利用该模型进行了故障容错实验,检验了其有效的故障容错能力,证明该容错方法能够有效提高数字电路的可靠性。   0 引言   进化硬件(Evolution Hardware,EHW)指的是仿照自然界中以碳为基的生物进化过程,在现有的FPGA芯片基础上实现可控的“硅
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:263168
    • 提供者:weixin_38688380