您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 数字系统仿真VHDL设计课程实验

  2. 数字系统仿真VHDL设计课程实验,附实验源代码 实验一. 分频器设计 实验二. VHDL描述风格比较 实验三. 4位可逆计数器 实验四. 7段数码管译码器设计与实现 实验五. 状态机代码验证 实验六. 序列检测器的设计 实验七. 基于ROM的正弦波发生器的设计 实验八. 数字密码锁的设计与实现 实验九. 数字频率计的设计 附录. Altera DE2常用管脚
  3. 所属分类:嵌入式

    • 发布日期:2009-05-18
    • 文件大小:556kb
    • 提供者:yiyuzhiming
  1. 数字系统的VHDL设计

  2. VHDL的特点  具有强的行为(功能)描述能力 --从系统的数学模型直到门级电路  具有层次结构性(设计方法灵活)  具有相对独立性(与工艺无关) --可以不懂硬件的结构,也不必管最终设计实现的目标器件是什么  具有可重用性(可移植性)
  3. 所属分类:硬件开发

    • 发布日期:2009-05-19
    • 文件大小:533kb
    • 提供者:creeky
  1. 数字系统仿真与VHDL设计

  2. 复杂数字系统是现代电子系统最重要的组成部分,培养学生掌握九十年代后期先进的设计技术关系到我国电子和信息工业的发展。复杂数字系统的硬件描述语言建模、仿真和综合技术是设计高性能数字信号处理电路的关键技术。本课程主要讲述这种设计方法。
  3. 所属分类:嵌入式

    • 发布日期:2009-06-14
    • 文件大小:75kb
    • 提供者:WCGSBSGYXB
  1. 数字系统的VHDL语言描述

  2. VHDL主要用于描述数字系统的结构,行为,功能和接口。除了含有许多具有硬件特征的语句外,VHDL的语言形式和描述风格与句法是十分类似于一般的计算机高级语言。VHDL的程序结构特点是将一项工程设计,或称设计实体(可以是一个元件,一个电路模块或一个系统)分成外部(或称可是部分,及端口)和内部(或称不可视部分),既涉及实体的内部功能和算法完成部分。在对一个设计实体定义了外部界面后,一旦其内部开发完成后,其他的设计就可以直接调用这个实体。这种将设计实体分成内外部分的概念是VHDL系统设计的基本点
  3. 所属分类:其它

    • 发布日期:2010-09-06
    • 文件大小:642kb
    • 提供者:a20080810101
  1. EDA技术与应用(VHDL、CPLD、数字系统)

  2. 用用EDA技术作为开发手段,实现一个数字系统的设计。系统采用了顶层图形设计思想,签于硬件描述语言VHDL,以可编程器件为核心 具有体积小 、可靠性高、灵活性强等特点。将EDA技术与传统电子设计方法进行比较,总结出EDA技术的优势
  3. 所属分类:专业指导

    • 发布日期:2010-10-23
    • 文件大小:270kb
    • 提供者:feixiangdemeng3
  1. 多层螺旋CT数据采集系统的研究与实现.nh

  2. 数据采集系统(DAs)是CT机的核心技术之一,其主要功能是将来自检测器 (Deteetor)的微弱电流信号经户以D转换后变成数字信号,整理并添加辅助信息, 然后送给中央控制器及图像重建系统进行相应的处理。数据采集系统作为CT机的 前端系统,负责数据的采集与预处理,它具有通道数多、灵敏度高、转换速率快、 动态范围大等特点,因此DAS的精度直接影响着CT机的图像质量,采集速度直接 影响着CT机的扫描速度,稳定性决定着CT机的稳定性。 本文详细介绍了多层螺旋CT数据采集系统的设计方案,包括系统硬件电
  3. 所属分类:医疗

    • 发布日期:2011-03-12
    • 文件大小:4mb
    • 提供者:lijshu
  1. 数字系统的VHDL设计

  2. 看卡我们班的数字系统的VHDL设计课件,可能有用哦@!
  3. 所属分类:专业指导

    • 发布日期:2011-06-16
    • 文件大小:99kb
    • 提供者:jia_jiaaini
  1. 数字系统的VHDL设计(江国强 编)

  2. 数字系统的VHDL设计
  3. 所属分类:硬件开发

    • 发布日期:2012-03-05
    • 文件大小:12mb
    • 提供者:goodarticle
  1. VHDL数字系统设计与高层次综合

  2. 国内关于FPGA高层次综合方面写得比较好的书了,详细介绍计算机系统的VHDL设计,通过本书可以了解芯片的设计流程
  3. 所属分类:嵌入式

    • 发布日期:2012-03-07
    • 文件大小:14mb
    • 提供者:c_m_deng
  1. 数字系统与VHDL程序设计语言.rar

  2. 数字系统与VHDL程序设计语言,适合各个阶段学习的人
  3. 所属分类:硬件开发

    • 发布日期:2008-09-14
    • 文件大小:4mb
    • 提供者:wuweiyoung
  1. VHDL数字控制系统设计范例

  2. 基于VHDL语言的数字系统设计范例,主要介绍VHDL语言语法,硬件描述语言程序设计,数字系统的VHDL设计实现
  3. 所属分类:硬件开发

    • 发布日期:2014-04-23
    • 文件大小:9mb
    • 提供者:ganyu_777
  1. 基于VHDL的数字系统层次化设计方法

  2. 通过对数字频率计系统的设计,介绍了基于VHDL语言的数字系统层次化设计方法。首先将数字系统按功能划分为不同的模块,各模块电路的设计通过VHDL语言编程实现,然后建立顶层电路原理图。使用MAX+PLUS II开发软件完成设计输入、编译、逻辑综合和功能仿真,最后在CPLD上实现数字系统的设计。结果表明,使用这种设计方法可以大大地简化硬件电路的结构,具有可靠性高、灵活性强等特点。
  3. 所属分类:其它

    • 发布日期:2020-08-31
    • 文件大小:210kb
    • 提供者:weixin_38701340
  1. 数据转换/信号处理中的EMCCD相机数字控制系统的VHDL设计

  2. 摘要:近年来EMCCD 被越来越多地用于天文观测,国内EMCCD 相机的研制和观测也在加速。介绍了基于TI的EMCCD TC253相机的数字控制系统及其设计方法。首先对TC253以及模拟信号处理器AD9845B的工作原理及控制要求进行了分析。重点介绍了在Quartus Ⅱ的开发环境下,使用VHDL语言与FPGA对该图像采集系统的数字控制部分进行分析与设计过程,并给出系统仿真波形图。最后在所设计的硬件电路上进行了测试,给出了关键控制信号的实测波形。通过实测时钟波形与EMCCD器件要求波形的时序比较
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:414kb
    • 提供者:weixin_38728624
  1. EDA/PLD中的一种多功能电子密码锁的VHDL设计

  2. 摘要:利用EDA技术,在可编程逻辑器件CPLD上实现了一种多功能电子密码锁。为弥补传统密码锁的不足,进一步提高可靠性,该系统中所有数据的存储、运算都完全由硬件实现。利用VHDL语言对电路进行行为描述,QuartusⅡ软件中的EDA工具进行仿真及下载。整个设计过程采用自顶向下方案,设计效率高,开发成本低。采用了MAXⅡ系列的CPLD作为硬件核心,其功耗低,逻辑执行速度远高于单片机,在安防行业中有较强的市场竞争力。   0 引言   传统机械锁的防盗功能差,在现代高科技安防系统中无法起到作用,已
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:259kb
    • 提供者:weixin_38747126
  1. 基于EDA技术的数字系统设计

  2. 介绍了EDA(电子设计自动化)技术的发展过程和基本特征,然后以EDA技术作为开发手段,基于硬件描述语言VHDL,以可编程逻辑器件CPID为核心,实现了一个数字系统的设计。结果表明使用EDA技术进行数字系统设计可以大大地简化硬件电路的结构,具有可靠性高,灵活性强等特点。
  3. 所属分类:其它

    • 发布日期:2020-10-19
    • 文件大小:475kb
    • 提供者:weixin_38729022
  1. 全同步数字频率计的 VHDL设计与仿真

  2. 1引言频率测量不仅在工程应用中有非常重要的意义,而且在高精度定时系统中也处于核心地位,±1个计数误差通常是限制频率测量精度进一步提高的重要原因。由于测频技术的重要性,使测频方法也有了很大的发展,
  3. 所属分类:其它

    • 发布日期:2020-10-18
    • 文件大小:273kb
    • 提供者:weixin_38713167
  1. 基于VHDL的数字系统层次化设计方法

  2. 通过对数字频率计系统的设计,介绍了基于VHDL语言的数字系统层次化设计方法。首先将数字系统按功能划分为不同的模块,各模块电路的设计通过VHDL语言编程实现,然后建立顶层电路原理图。使用MAX+PLUS II开发软件完成设计输入、编译、逻辑综合和功能仿真,最后在CPLD上实现数字系统的设计。结果表明,使用这种设计方法可以大大地简化硬件电路的结构,具有可靠性高、灵活性强等特点。
  3. 所属分类:其它

    • 发布日期:2020-10-17
    • 文件大小:210kb
    • 提供者:weixin_38728555
  1. EDA/PLD中的基于FPGA的数字秒表的设计

  2. 应用VHDL语言设计数字系统,很多设计工作可以在计算机上完成,从而缩短了系统的开发时间,提高了工作效率。本文介绍一种以FPGA为核心,以VHDL为开发工具的数字秒表,并给出源程序和仿真结果。   1 系统设计方案   1.1 系统总体框图   数字秒表主要有分频器、计数模块、功能控制模块、势能控制模块和显示输出模块组成。系统框图如图1所示。   本次的设计仿真选用以EPlC6Q240芯片为核心的FPGA开发板,该开发板提供了较完善的外围周边电路和信号接口,并提供了一块4位7段数码
  3. 所属分类:其它

    • 发布日期:2020-11-09
    • 文件大小:334kb
    • 提供者:weixin_38741195
  1. EDA/PLD中的VHDL设计的微型打印机控制器技术

  2. 1 引言   VHDL是一种面向设计、多层次的数字系统设计的标准化硬件描述语言,VHDL不需依赖冯·诺伊曼结构,可实现时序和真正并行设计,从而开辟一种全新的数字系统的设计途径。使用VHDL语言更便于建立层次结构和元件结构设计。VHDL编写的电路模块代码可重复利用,故简化设计,缩短设计时间,提高工作效率。   2 TP UP-SF微型打印机简介   TP UP-SF系列的高速微型打印机,采用针式撞击点阵打印,是一类体积小、打印速度快的打印输出设备。该系列打印机配有串行和并行接口,实现汉字的高
  3. 所属分类:其它

    • 发布日期:2020-11-07
    • 文件大小:229kb
    • 提供者:weixin_38735804
  1. EDA/PLD中的VHDL语言为核心的EDA技术在医学中的应用

  2. 0 引言   VHDL超高速集成电路硬件描述语言是随着集成电路系统化和高度集成化逐步发展起来的,是一种用于数字系统设计、测试,面向多领域、多层次的IEEE标准硬件描述语言。它从20世纪70年代作为电路设计工具诞生于美国国防部至今,已经成为十分流行的硬件描述工具,并且为大多数EDA工具所支持。随着电子技术的不断进步,数字系统的设计正朝着高速度、大容量、小体积的方向发展。传统的自底而上的模式已不能满足芯片和系统的设计要求。为了提高设计效率,能够简化设计流程,大幅降低设计难度的VHDL设计方法受到广
  3. 所属分类:其它

    • 发布日期:2020-11-07
    • 文件大小:243kb
    • 提供者:weixin_38694699
« 12 3 4 5 6 7 8 9 10 ... 26 »