点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - 数字系统设
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
数字逻辑课件习题及答案
对数字系统进行分析和设计时,通常把系统从逻辑上主要划分成控制单元CU和信息处理单元两大部分。其中: 信息处理单元对信息进行不同的处理和传递, 控制单元保证信息处理单元按规定的微操作序列处理数据。
所属分类:
专业指导
发布日期:2009-06-28
文件大小:7mb
提供者:
yxq19870116
基于ARM1138的简易温控系统的实现
温度控制在很多时候都会用到,在这个系统中我们通过利用EasyARM1138中的自带的温度传感器,将采集的模拟温度电压经过AD转换成数字信号,然后根据温度传感器的温度转换关系将其转成温度值,然后通过SPI总线输出在LCD上实时显示。在系统设计时,我们用到实验板上的两个按键,按键1为系统设置按键,按键2为系统实时显示及监视按键。在按键1中设置系统的最大及最小温度,然后作为系统监视的参考值,一旦在按键2按下时如果芯片的CPU温度值大于或小于设定的值时,则会引起蜂鸣器的鸣叫,以此提示用户。 基于以上的
所属分类:
硬件开发
发布日期:2009-10-30
文件大小:163kb
提供者:
www_liping_com
eda课设-微波炉定时控制器设计
eda课设或毕设 微波炉定时控制器设计 程序代码 vhdl 基于Quartus II的FPGA/CPLD数字系统设计EDA技术实用教程(第二版),潘松 有详细的解说和设计步骤。欢迎大家使用,祝大家设计早日成功!
所属分类:
硬件开发
发布日期:2009-12-26
文件大小:324kb
提供者:
skywuoo
基于FPGA的数字系统设计
基于FPGA的数字系统设基于FPGA的数字系统设计,介绍了FPGA的一些典型应用基于FPGA的数字系统设计,介绍了FPGA的一些典型应用基于FPGA的数字系统设计,介绍了FPGA的一些典型应用计,介绍了FPGA的一些典型应用
所属分类:
硬件开发
发布日期:2010-01-25
文件大小:1017kb
提供者:
kailitanghua
数字逻辑与数字系统设计习题答案王永军 李景华
第一章 数字逻辑基础 作业及参考答案 (2008.9.25) P43 1-11 已知逻辑函数 ,试用真值表、卡诺图和逻辑图表示该函数。 解:(1)真值表表示如下: 输 入 输出 A B C F 0 0 0 0 0 0 1 1 0 1 0 1 0 1 1 1 1 0 0 1 1 0 1 1 1 1 0 1 1 1 1 0 (2)卡诺图表示如下: 00 01 11 10 0 0 1 0 1 1 1 1 1 1 由卡诺图可得 = (3)逻辑图表示如下: 1-12 用与非门和或非门实现下列函数,并画出
所属分类:
C
发布日期:2010-03-29
文件大小:5mb
提供者:
cheerup8
夏宇闻 数字系统设计的ppt课件和课后练习答案
夏宇闻 数字系统设计的ppt课件和课后练习答案 值得一看
所属分类:
专业指导
发布日期:2010-04-21
文件大小:1mb
提供者:
book_jhliush99
数字系统设 计实验指导书.doc
第一章 MAX+PLUS II开发软件简介 ................................3 1.1 MAX+PLUS 软件的功能................................................ 3 1.1.1 MAX+PLUS II的组成 ................................................. 3 1.1.2 MAX+PLUS II的VHDL设计资源 ........................
所属分类:
嵌入式
发布日期:2011-02-24
文件大小:1mb
提供者:
bhanzdan
数字系统设计-PLD-FPGA竞赛选题参考
数字系统设计-PLD-FPGA竞赛选题参考 可以用于数字系统设计电设的课题选取参考数字系统设计-PLD-FPGA竞赛选题参考 可以用于数字系统设计电设的课题选取参考
所属分类:
嵌入式
发布日期:2011-07-10
文件大小:270kb
提供者:
index61index
数字系统课设参考
数字系统课设参考,有交通灯 数字电子钟等,有基本思路
所属分类:
专业指导
发布日期:2011-09-20
文件大小:1mb
提供者:
bentuxi
数字系统课设
数字系统课设
所属分类:
嵌入式
发布日期:2014-09-03
文件大小:1mb
提供者:
yyx95311
嵌入式系统的了解与学习 详细说明了包括嵌入式系统的一些基础概念、计算机的基础知识、数字逻辑电路基础、微处理器原理和接口技术、嵌入式软件设计、实时操作系统的各种概念和相关理论、软件设计和项目管理、需求分析和软件测试、系统设
详细说明了包括嵌入式系统的一些基础概念、计算机的基础知识、数字逻辑电路基础、微处理器原理和接口技术、嵌入式软件设计、实时操作系统的各种概念和相关理论、软件设计和项目管理、需求分析和软件测试、系统设计和 具体应用等等。
所属分类:
硬件开发
发布日期:2008-11-04
文件大小:121kb
提供者:
ssbb887
小型数字系统课设抢答器
小型数字系统课程设计电路图,执行文件。
所属分类:
硬件开发
发布日期:2015-06-13
文件大小:45kb
提供者:
u010338352
交通灯自动控制系统设原理及报告(带倒计时)
本交通灯系统为纯数电设计,可实现十字路口的交通灯自动控制,助能做到两路时间不相等的控制,并带有显示,两边时间可根据实际要求自行设定
所属分类:
交通
发布日期:2008-12-24
文件大小:313kb
提供者:
dsdnlol
数字逻辑课程设计数字时钟
1.设计一个能显示日期、小时、分钟、秒的数字电子钟,并具有整点报时的功能。 2.由晶振电路产生1HZ标准的信号。分、秒为六十进制计数器,时为二十四进制计数器。 3.可手动校正时、分时间和日期值。
所属分类:
硬件开发
发布日期:2018-03-15
文件大小:172kb
提供者:
qq_38235017
Verilog HDL电梯控制 数字系统课设
数字系统课程设计,设计一部4层电梯控制器,使用quartus ii 9.0仿真,FPGA试验箱操作.
所属分类:
嵌入式
发布日期:2018-09-14
文件大小:20kb
提供者:
kaaosii
数字系统的RTL设计.pdf
初步了解复杂数字系统的“数据通路+控制逻 辑”的设计思想; • 初步掌握数据流模型的建立和描述; • 初步了解数字系统模块划分和时序设计的方法。 • 掌握简单CPU(Mu0, 8051兼容CPU)的设计方法; • 了解IT产业链中核心芯片(CPU等)的高性能设 计所面临的机遇和挑战。
所属分类:
嵌入式
发布日期:2019-05-30
文件大小:597kb
提供者:
sygsflh
简易数字钟的设计(数字逻辑与数字系统课设)
基本要求 1、能进行正常的时、分、秒、 0.99秒的计时功能,分别由8个数码管显示24小时、60分钟、60秒钟、0.99秒的计数器显示。 2、能利用实验系统上的按键实现“校时”“校分”功能: ⑴按下“SA”键时,计时器迅速递增,并按24小时循环,计满23小时后回“00”; ⑵按下“SB”键时,计分器迅速递增,并按60分钟循环,计满59分钟后回“00”,但不向“时”进位; ⑷要求按下“SA”、“SB”或“SC”时均不产生数字跳变(“SA”、“SB”、“SC”按键是有抖动的,必须对其消除抖动处理)。
所属分类:
嵌入式
发布日期:2020-04-30
文件大小:8mb
提供者:
qq_43550208
maxDNA分散控制系统的软件.pdf
maxDNA分散控制系统的软件pdf,maxDNA分散控制系统的软件分散控制系统的专题介绍 说明:”表示该系统满足更高一级的部分标准,但不是全部。 在应用中,对工作站操作系统采取下列措施将有助于保护网终不受到攻击 排除不必要的连接 和自动化系统应防止有意或无意连接到 不设置拨号功能; 禁止所有不用的 交换机端口 任何连接电厂或业务系统的端口应安装硬什防火墙; 设置域和代理服务器减少系统相互访问; 阻塞不需要的通信避免因拒绝服务造成过程控制的扰动; 加强员工安全意识的教育 组态工具 组态工具包括
所属分类:
其它
发布日期:2019-10-13
文件大小:445kb
提供者:
weixin_38743481
硬件描述语言和数字系统设.rar
硬件描述语言和数字系统设.rar
所属分类:
硬件开发
发布日期:2020-06-07
文件大小:4mb
提供者:
beau_lily
DSP中的ADSP-BF533最小系统设的计和实现
1引言 ADSP-BF533处理器是AD公司生产的Blackfin系列数字信号处理器产品的成员。基于ADSP-BF533的最小系统实现了DSP的基本功能,在科研、教学和工程等领域有着广泛的应用。主要介绍了基于ADSP-BF533的最小系统硬件电路设计方案,包括电源电路、时钟电路、复位电路、存储器扩展电路和JTAG接口电路,并阐述了在电路设计过程中需要注意的事项,为DSP技术的应用提供了一个良好的平台。 ADSP BF533 是ADI 公司推出的嵌入式多媒体处理器,拥有运算频率高达750
所属分类:
其它
发布日期:2020-10-23
文件大小:188kb
提供者:
weixin_38748382
«
1
2
3
4
5
6
7
8
9
10
...
39
»