点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - 数字逻辑实验.docx
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
gal教程及protues仿真
D:\gal\up 的目录 2011-04-30 05:35 . 2011-04-30 05:35 .. 2011-04-29 00:12 73,233 16v.DSN 2001-07-21 21:54 184,514 PLD编程笔记.pdf 2011-04-28 22:20 751,010 gal16v8.pdf 2001-07-21 21:53 116,814 PLD补充.pdf 2011-04-28 22:35 321,024 PLD器件基础及开发系统介绍.ppt 2011-04-2
所属分类:
其它
发布日期:2011-04-30
文件大小:7mb
提供者:
syond
数字逻辑实验报告2(电子钟20190418物联网本)-模板.docx
数字逻辑实验报告2(电子钟20190418物联网本)-模板.docx
所属分类:
C
发布日期:2019-05-14
文件大小:443kb
提供者:
qq_39423633
vivado_软件使用流程.docx
Vivado软件的使用 一、 建立工程 1.1新建一个工程 或者: 1.2设置工程名字和路径。输入工程名称、选择工程存储路径,并勾选Create project subdirectory选项,为工程在制定存储路径下建立独立的文件夹设置完成后,点击Next。注意: 工程名称和存储路径中不能出现中文和空格,建议工程名称以字母、数字、下划线来组成。 1.3选择RTL Project一项,并勾选Do not specify sources at this time,勾选该选项是为了跳过在新建工程的过程
所属分类:
硬件开发
发布日期:2019-06-21
文件大小:4mb
提供者:
weixin_42625444
数字电路与逻辑设计实验报告.docx
VHDL实现4 选 1 数据选择器、共阴极 7 段数码管译码器、分频器、带异步复位的 8421 码十进制计数器,将分频器、计数器和数码管译码器 3 个电路进行连接
所属分类:
讲义
发布日期:2020-05-11
文件大小:481kb
提供者:
weixin_43302632
数字逻辑实验报告.docx
数字逻辑实验,模5七段译码器显示计数,实现预置,D触发器,可在时钟脉冲来一个上升沿的时候,实现计数加一,并使用七段数字译码器显示
所属分类:
讲义
发布日期:2020-05-07
文件大小:5mb
提供者:
weixin_45780338
华中科技大学数字逻辑实验.docx
数字逻辑实验报告 数字逻辑实验报告
所属分类:
讲义
发布日期:2020-04-22
文件大小:466kb
提供者:
weixin_44808897
合工大数电实验报告.docx
合肥工业大学通信工程专业的实验报告,内容详细。 一、实验目的 二、实验所用器件和仪表 三、实验内容 四、实验预习要求(有真值表,逻辑关系接线图) 五、注意事项(包含实验体会) 六、实验结果 基 本 实 验 实验一 基本逻辑门 一、实验目的 1.测试TTL的与门、或门、非门、与非门、或非门和异或门的逻辑功能。 2.熟悉TTL小规模集成电路的外型、管脚和使用方法。 3.掌握三态门逻辑功能和使用方法。 4.掌握用三态门构成总线的特点和方法。 5.学会用示波器测量简单的
所属分类:
专业指导
发布日期:2020-02-17
文件大小:708kb
提供者:
sun_girl_
广工-EDA实验报告 -总.docx
基于Libero的数字逻辑设计仿真及验证实验实验报告(现代部分) 考核部分 所有芯片的代码和测试平台代码,还有运行截图,每一个芯片都齐全,还有考核部分的
所属分类:
嵌入式
发布日期:2020-02-02
文件大小:10mb
提供者:
m0_46140702
数字逻辑实验报告二基本触发器.docx
一、实验目的 1、熟悉基本RS触发器和可控RS触发器功能; 2、熟悉集成的D触发器、JK触发器的功能; 3、初步应用D触发器和JK触发器实现简单功能电路。 二、实验内容及步骤 (一)构建一个由与非门构成的基本RS触发器,如图1所示。用该电路进行仿真: 1、在Rd和Sd端分别加入数字信号激励,可选择“激励源” 中的“DPATTERN”(数字模式信号发生器)。在“DPATTERN”对话框中进行设置,使Rd,Sd能出现各种组合情况(00/01/10/11)。仿真时,观察各调试探针变化情况。截取仿真中各
所属分类:
专业指导
发布日期:2020-06-03
文件大小:374kb
提供者:
weixin_44279771
数字逻辑实验报告一.docx
一、实验目的 1、熟悉仿真软件Proteus的应用方法; 2、熟悉TTL基本门电路的功能; 3、熟悉中规模集成电路芯片74LS148、74LS138、74LS48、74151的功能; 4、掌握组合逻辑电路分析的一般方法; 5、掌握组合逻辑电路设计的一般方法,能应用集成电路芯片74LS138、74151等进行组合逻辑电路设计。 二、实验内容及步骤 (一)熟悉仿真软件Proteus,对TTL基本门电路(与门、或门、非门、与非门、或非门、异或门、与或非门)进行功能测试。步骤如下: 1、进入Proteu
所属分类:
专业指导
发布日期:2020-06-03
文件大小:852kb
提供者:
weixin_44279771
串口通信实验.docx
本实验模拟了现代数字逻辑电路中的数据传输过程。运用连续的代表0、1的高低电平作为数字信号,将该数字信号从输出端发送到接收端,并分别利用串行、并行两种锁存、检测。本实验模拟了序列信号的发生装置、串并转换装置、串行并行两种检测方式、锁存输出和控制电路,实现了一个简单的串行口数据传输模型。在此试验中,通过对常见芯片的组合实现功能,将一串由0、1组成的数字信号进行传输、转换、检测,使之显示在数码管上成为可读信息,并且还实现了对此电路显示的控制,使数码管在满足条件的情况下才发光。在实验中,还使用了QUAR
所属分类:
电信
发布日期:2020-06-19
文件大小:7mb
提供者:
qq_40029369
数字逻辑实验三.docx
1、电路I:在proteus中绘制如下电路(触发器可以使用74LS74)并分析,要求: (1)给出CP脉冲;(2)初始化时,通过 给出低电平信号,使3个触发器初始为“0”状态;(3)通过仿真得出Q1,Q2,Q3的波形;(4)分析波形图,试描述该电路的功能。
所属分类:
讲义
发布日期:2020-06-27
文件大小:657kb
提供者:
weixin_44279771
数字逻辑实验.docx
数字逻辑 基本逻辑门电路功能测试 proteus 1、了解与熟悉基本逻辑门电路的功能 2、掌握门电路逻辑功能的测试方法,验证与加深对门电路逻辑功能的认识 3、熟悉门电路的外形和管脚排列,以及其使用方法。 实验前保证计算机安装有Proteus仿真软件。然后选择实验用的IC,按设计的实验接线图接好线,检查无误开始仿真。实验中需要改动接线时,必须先停止仿真,改接好后再重新开始仿真。
所属分类:
制造
发布日期:2020-07-09
文件大小:2mb
提供者:
syf2291339238
数字逻辑电路,基本逻辑门及常用设备用法实验报告.docx
数字逻辑电路,基本逻辑门及常用设备用法实验报告。 目的:熟悉Proteus仿真软件的用法,掌握电压表、电流表和示波器等常用仪器仪表的使用方法,掌握常用信号源的基本用法……
所属分类:
其它
发布日期:2020-07-20
文件大小:62kb
提供者:
qq_44616158
广东工业大学-基于实验箱的数字逻辑实验报告.docx
基本门电路及门电路综合实验,组合逻辑电路实验,时序逻辑电路实验,基于Libero Soc的基本门电路实验,基于Libero Soc的基本门电路综合实验,基于Libero Soc的组合逻辑电路设计实验,基于Libero Soc的时序逻辑电路设计实验
所属分类:
讲义
发布日期:2020-12-27
文件大小:2mb
提供者:
weixin_47338596