您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 数字设计基础与应用 ppt

  2. 全书分为7章,包括:数字逻辑基础,组合逻辑电路分析与设计,时序逻辑基础,同步时序电路分析与设计,数字系统设计,电子设计自动化,数/模、模/数转换与脉冲产生电路。 本资料是该书的相关ppt
  3. 所属分类:专业指导

    • 发布日期:2009-08-27
    • 文件大小:6mb
    • 提供者:mirror0301
  1. 数字逻辑的课件第二章

  2. 奇偶校验器是一个用来进行奇偶检验的逻辑器件,它既可以产生奇偶检验位,又可以对数据进行奇偶检验。该器件主要应用于计算机或数字通信系统在二进制信息的传输中可能出现错码的检测。奇偶校验电路的原理比较简单,主要由异或门构成
  3. 所属分类:专业指导

    • 发布日期:2009-09-16
    • 文件大小:115kb
    • 提供者:xiaodaxiaoda
  1. 数字逻辑与数字系统习题解答与实验指导(7-10章).rar

  2. 续前面几个章节的,本人联系了五湖四海的朋友花了一天的时间才下完,累啊,大家多支持哈
  3. 所属分类:专业指导

    • 发布日期:2009-10-14
    • 文件大小:1mb
    • 提供者:gdgdd1
  1. 数字电路实验(共 21 个实验)

  2. 本书第一章为数字电路实验基础知识,主要介绍电子电路的实验要求,电路的安装、调试等技术。第二章为数字电路实验,共有 15 个实验,采用以数字实验箱、电子实验设备为工作平台进行电路实验的传统实验方法。第三章为计算机辅助实验,共有 6个实验,主要以 CPU为工作平台,通过电子电路仿真软件进行电路的仿真实验。 本书所列实验共 21 个。其中基本实验有 4 个: “实验仪器的使用及门电路逻辑功能的测试”、“OC门与TS门”、“波形的产生及单稳态触发器”、“数字电路逻辑功能的测试” 。前3 个为传统实验方
  3. 所属分类:嵌入式

    • 发布日期:2009-12-01
    • 文件大小:5mb
    • 提供者:zjh1109
  1. 数字逻辑课程设计——111序列检测器

  2. 一、实验目的: 1、深入了解与掌握同步时序逻辑电路的设计过程; 2、了解74LS74、74LS08、74LS32及74LS04芯片的功能; 3、能够根据电路图连接好实物图,并实现其功能。学会设计过程中的检验与完善。 二、实验内容描述: 题目:“1 1 1”序列检测器。 原始条件:使用D触发器( 74 LS 74 )、“与”门 ( 74 LS 08 )、“或”门( 74 LS 32 )、非门 ( 74 LS 04 ),设计“1 1 1”序列检测器。 集成电路引脚图: D触发器( 74 LS 74
  3. 所属分类:C

    • 发布日期:2010-01-26
    • 文件大小:523kb
    • 提供者:sunnyu1116
  1. 数字逻辑与数字系统设计习题答案王永军 李景华

  2. 第一章 数字逻辑基础 作业及参考答案 (2008.9.25) P43 1-11 已知逻辑函数 ,试用真值表、卡诺图和逻辑图表示该函数。 解:(1)真值表表示如下: 输 入 输出 A B C F 0 0 0 0 0 0 1 1 0 1 0 1 0 1 1 1 1 0 0 1 1 0 1 1 1 1 0 1 1 1 1 0 (2)卡诺图表示如下: 00 01 11 10 0 0 1 0 1 1 1 1 1 1 由卡诺图可得 = (3)逻辑图表示如下: 1-12 用与非门和或非门实现下列函数,并画出
  3. 所属分类:C

    • 发布日期:2010-03-29
    • 文件大小:5mb
    • 提供者:cheerup8
  1. 编码的奥秘(数字原理的形象讲解)

  2. 本书用大量的篇幅讲述了与计算机原理相关的各种编码方法,并通过数字逻辑电路以及存储器,微处理器的形成,组织及发展阐述了编码的实现。本书还涉及到计算机系统,编程语言的发展,甚至对计算机图形化的相关技术也给了一个全面的描述。阅读本书,相信您会从它图文并茂的编排组织,通俗风趣的语言文字,广泛丰富的背景知识中体会到作者超凡的智慧和深邃的学问。 目 录 译者序 第1章 电筒密谈 第2章 编码与组合 第3章 布莱叶盲文与二元编码 第4章 手电筒剖析 第5章 绕过拐弯的通信 第6章 电报机与继电器 第7章 十
  3. 所属分类:嵌入式

    • 发布日期:2010-05-26
    • 文件大小:10mb
    • 提供者:bihaichentian
  1. 数字逻辑电路基础学习的课件

  2. 课 程 内 容 逻辑门电路 组合逻辑电路 常用组合逻辑功能器件 常用时序逻辑功能器件 半导体存储器和可编程逻辑器件 脉冲信号的产生与整形 第1章 数字逻辑基础 第2章 第3章 第4章 第6章 第7章 第8章 第5章 时序逻辑电路 第9章数模和模数转换
  3. 所属分类:专业指导

    • 发布日期:2010-07-23
    • 文件大小:7mb
    • 提供者:jkl199101020
  1. 数字逻辑电路经典课件

  2. 数字逻辑电路经典课件 第1章 数字逻辑电路基础 第2章 逻辑门电路 第3章 组合逻辑电路 第4章 时序逻辑电路引论 第5章 时序逻辑电路的分析与设计 第6章 存储器和可编程逻辑器件 第 7 章 脉冲信号的产生与整形
  3. 所属分类:专业指导

    • 发布日期:2010-09-24
    • 文件大小:1mb
    • 提供者:liangqi06
  1. 数字逻辑与可编程逻辑的基础知识

  2. 数字逻辑与可编程逻辑的基础知识 1.1 EDA技术的涵义 1.2 EDA技术的发展历程 1.3 EDA技术的主要内容 1.4 EDA软件系统的构成 1.5 EDA工具的发展趋势 1.6 EDA的工程设计流程 1.7 数字系统的设计 1.8 EDA技术的应用展望
  3. 所属分类:专业指导

    • 发布日期:2010-12-20
    • 文件大小:3mb
    • 提供者:shifengjiayou
  1. 数字逻辑设计——定时器

  2. 1. 设计一个能在0~60分钟内定时的定时器 2. 定时开始工作红指示灯亮,结束时绿指示灯亮 3. 可以随意以分为单位,在60分范围内设定定时时间 4. 随着定时的开始,显示器显示时间,如定时10分,定时开始后显示器依次是0-1-2-3-4-5-6-7-8-10进行即时显示 5. 定时结束时,手动清零
  3. 所属分类:硬件开发

    • 发布日期:2011-09-15
    • 文件大小:129kb
    • 提供者:shanshan1108
  1. VHDL硬件描述语言与和数字逻辑电路设计

  2. 《VHDL硬件描述语言与数字逻辑电路设计(第3版)》系统地介绍了VHDL硬件描述语言以及用该语言设计数字逻辑电路和数字系统的新方法。全书共13章,第1、3、4、5、6、7、8、9章主要介绍VHDL语言的基本知识和用其设计简单逻辑电路的基本方法;第2、10章简单介绍数字系统设计的一些基本知识;第11章以洗衣机洗涤控制电路设计为例,详述一个小型数字系统设计的步骤和过程;第12章介绍常用微处理器接口芯片的设计实例;第13章介绍VHDL语言93版和87版的主要区别。《
  3. 所属分类:专业指导

    • 发布日期:2011-10-08
    • 文件大小:17mb
    • 提供者:ncepu062
  1. 数字逻辑双语课件

  2. 数字逻辑 数字设计 双语课件,很详细,1到7章的内容基本都有
  3. 所属分类:专业指导

    • 发布日期:2012-06-26
    • 文件大小:7mb
    • 提供者:tt91091500
  1. 数字逻辑答案7

  2. 数字逻辑答案7
  3. 所属分类:专业指导

    • 发布日期:2013-05-18
    • 文件大小:359kb
    • 提供者:gitenius
  1. 基于c++数字逻辑电子仿真器

  2. 定义数据结构如下: typedef struct tagMyNode { Mytype type; //元件类型 MySubtype Subtype; //元件子类型 tagMyNode* input1; //输入端1 tagMyNode* input2; //输入端1 tagMyNode* output1; //输出端1 UINT input1value; //输入端input1的值 UINT input2value; //输入端input2的值 UINT output1value; //输
  3. 所属分类:其它

    • 发布日期:2008-11-16
    • 文件大小:295kb
    • 提供者:gjf20064280314
  1. 数字逻辑定时器原理图

  2. 题目六.定时器 1. 设计一个能在0~60分钟内定时的定时器 2. 定时开始工作红指示灯亮,结束时绿指示灯亮 3. 可以随意以分为单位,在60分范围内设定定时时间 4. 随着定时的开始,显示器显示时间,如定时10分,定时开始后显示器依次是0-1-2-3-4-5-6-7-8-10进行即时显示
  3. 所属分类:嵌入式

    • 发布日期:2017-09-12
    • 文件大小:19kb
    • 提供者:yan_less
  1. 大学数字逻辑课件ppt

  2. 大学资料 组合逻辑电路(2) 3.4 数据选择和数据分配器 3.5 算术运算电路 3.6 集成组合电路简介和综合设计 3.7 组合电路中的竞争与险象
  3. 所属分类:专业指导

    • 发布日期:2009-04-19
    • 文件大小:1mb
    • 提供者:sually
  1. 数字逻辑课程设计 定时器.DSN

  2. 1. 设计一个能在0~60分钟内定时的定时器 2. 定时开始工作红指示灯亮,结束时绿指示灯亮 3. 可以随意以分为单位,在60分范围内设定定时时间 4. 随着定时的开始,显示器显示时间,如定时10分,定时开始后显示器依次是0-1-2-3-4-5-6-7-8-10进行即时显示 5. 定时结束时,手动清零
  3. 所属分类:其它

    • 发布日期:2020-03-04
    • 文件大小:171kb
    • 提供者:qq_43779149
  1. 《数字逻辑》课程设计选题.docx

  2. 选题一:多模式彩灯(一) 1 选题二:多模式彩灯(二) 2 选题三:简易电梯控制器 3 选题四:计算器1 4 选题五:病房呼叫电路 5 选题六:密码锁 6 选题七:电子钟 7 选题八:自动售货机 8 选题九:多路抢答器 9 选题十:交通灯控制器 10 选题十一:汽车尾灯控制电路 11 选题十二:洗衣机控制器 12 选题十三:计算器2 13 选题十四:打地鼠游戏 14 选题十五:家用电扇控制器 15
  3. 所属分类:讲义

    • 发布日期:2020-06-27
    • 文件大小:116kb
    • 提供者:weixin_44279771
  1. 数字逻辑电路实验报告.doc

  2. 设计一个多功能数字时钟,具有以下几个功能: (1)能进行正常的时、分、秒计时。 ①使用一个二十四进制和两个流逝进制的计数器级联。分计数器以秒计数器的进位作为计数脉冲,小时计数器以分计时器的进位作为技术脉冲。 ②给秒1Hz 。 (2)可以使用以 EP1C12F324C8为核心的硬件系统上的脉冲按键或者拨动开关实现“校时”,“校分”及清零功能。 (3)可以使用系统上的扬声器进行整点报时 ①计时到59分50秒时,每两秒一次低音报时,整点进行高音报时。 ②低音报时用512Hz,高音报时用1kHz。 (4
  3. 所属分类:讲义

    • 发布日期:2020-07-24
    • 文件大小:305kb
    • 提供者:weixin_44383602
« 12 3 4 5 6 7 8 9 10 ... 43 »