点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - 数字钟报告
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
EDA数字钟设计(报告+ppt)
EDA数字钟设计,有报告和ppt,程序是没有问题的啊
所属分类:
专业指导
发布日期:2009-05-14
文件大小:305kb
提供者:
duncan01
多功能数字钟----数字电路实验报告
多功能数字钟 【摘 要】数字钟是采用数字电路实现对时,分,秒。数字显示的计时装置,广泛用于个人家庭,车站, 码头办公室等公共场所,成为人们日常生活中不可少的必需品,由于数字集成电路的发展和石英晶体振荡器的广泛应用,使得数字钟的精度,运运超过老式钟表, 钟表的数字化给人们生产生活带来了极大的方便而且大大地扩展了钟表原先的报时功能。因此,研究数字钟及扩大其应用,有着非常现实的意义。 数字钟计时的标准信号应该是频率相当稳定的1HZ秒脉冲,所以要设置标准时间源。 数字钟计时周期是24小时,因此必须设置
所属分类:
专业指导
发布日期:2009-05-18
文件大小:682kb
提供者:
jayzf0503
多功能数字钟----数字电路实验报告
1、用中规模集成电路设计一个数字钟的计数,译码,显示电路。 2、设计六十进制的秒计数器和分计数电路。 3、时计数器采用二十四进制,从00开始计数到23后再回到00。 4、设计校时装置,能对时分秒分别校正。 5、设计整点报时电路。
所属分类:
专业指导
发布日期:2009-06-09
文件大小:682kb
提供者:
goodmanfreesky
基于FPGA的数字钟设计报告
EDA技术在电子系统设计领域越来越普及,本设计主要利用VHDL语言在EDA平台上设计一个电子数字钟,它的计时周期为24小时,显示满刻度为23时59分59秒,另外还具有校时功能和闹钟功能。总的程序由几个各具不同功能的单元模块程序拼接而成,其中包括分频程序模块、时分秒计数和设置程序模块、比较器程序模块、三输入数据选择器程序模块、译码显示程序模块和拼接程序模块。并且使用QuartusII软件进行电路波形仿真,下载到EDA实验箱进行验证。该设计采用自顶向下、混合输入方式(原理图输入—顶层文件连接和VH
所属分类:
硬件开发
发布日期:2009-06-10
文件大小:528kb
提供者:
shiyun123
由555芯片做为分频电路的单片机数字钟的设计
有关数字钟的实验报告,里面有关于对数字钟各个零件的介绍和讲解
所属分类:
硬件开发
发布日期:2009-06-27
文件大小:394kb
提供者:
a814947007
数字电路课程设计之多功能数字钟的设计
一个很好的数字钟报告,详细介绍了数字钟的设计及仿真,最后还有心得体会,参考文献,一应俱全!
所属分类:
嵌入式
发布日期:2009-07-01
文件大小:52kb
提供者:
ring2009512
多功能数字钟----数字电路实验报告
数字钟是采用数字电路实现对时,分,秒。数字显示的计时装置,广泛用于个人家庭,车站, 码头办公室等公共场所,成为人们日常生活中不可少的必需品,由于数字集成电路的发展和石英晶体振荡器的广泛应用,使得数字钟的精度,运运超过老式钟表, 钟表的数字化给人们生产生活带来了极大的方便而且大大地扩展了钟表原先的报时功能。因此,研究数字钟及扩大其应用,有着非常现实的意义。
所属分类:
硬件开发
发布日期:2009-07-03
文件大小:682kb
提供者:
gali2009
数字逻辑实验报告---数字钟
本系统作为一个数字钟系统,具有显示时、分、秒,校时和整点报时的功能;对于校时功能,可以对小时,分和秒单独校时,输入方式为手动输入;对于整点报时的功能,时钟在整点时开始报时,报时一分钟后停止。
所属分类:
专业指导
发布日期:2009-07-07
文件大小:151kb
提供者:
yolandayi
数字电路课程设计——数字钟(实验报告)
与数字钟电路图向结合,对设计电路图的功能及实现的功能给予详细解说
所属分类:
专业指导
发布日期:2009-09-11
文件大小:145kb
提供者:
lujiyong
基于VHDL语言的EDA 数字钟报告(完整)
基于VHDL语言,用Top_Down的思想进行设计的 具有时,分,秒计数显示功能,以24小时为计数循环;能实现清零,调节小时,分钟以及整点报时的功能。
所属分类:
专业指导
发布日期:2009-09-21
文件大小:237kb
提供者:
tianyu3584
基于51单片机数字钟设计报告
介绍了一款基于AT89S51单片机数字钟的设计,内容详细
所属分类:
硬件开发
发布日期:2009-10-14
文件大小:366kb
提供者:
qg101213
单片机课程设计报告-数字钟的设计与实现
基于单片机的数字钟的设计与实现,主要讨论了它从软件上实现的过程,流程图的设定,电路图的绘制,重点在单片机特有的定时中断方式,在最后富有采用中断方式实现的数字钟的源程序。
所属分类:
硬件开发
发布日期:2009-12-26
文件大小:117kb
提供者:
lalias
基于FPGA的多功能数字钟
数字钟的基本功能,包括详细的Verilog语言,还有一份Word报告
所属分类:
硬件开发
发布日期:2009-12-28
文件大小:351kb
提供者:
liyang87311
单片机设计实验数字钟
这个是我自己的数字钟报告有需要的看下!!!!!!!!!
所属分类:
硬件开发
发布日期:2010-04-16
文件大小:310kb
提供者:
wangzhen0566
数字钟设计报告
该数字钟设计报告是数电课程设计,评的结果是优秀 供大家参考
所属分类:
专业指导
发布日期:2012-08-24
文件大小:1mb
提供者:
zhouhuacai
eda数字钟设计报告
eda数字钟报告设计 包括心得体会 大二学生作业
所属分类:
软件测试
发布日期:2014-04-21
文件大小:1mb
提供者:
sinat_14846135
数字钟报告--数字逻辑
数字钟 数字钟报告--数字逻辑 数字钟报告--数字逻辑
所属分类:
专业指导
发布日期:2008-10-18
文件大小:9mb
提供者:
zhichengxueyuan
verilog数字钟报告(含代码)
大学数电实验报告,使用quartus ii软件编写verilog代码实现数字钟,有计时,校准,复位,闹钟,报正点数,时制切换功能
所属分类:
硬件开发
发布日期:2015-05-18
文件大小:396kb
提供者:
passport_252
数字钟设计,含完整的设计报告与电路原理图
摘要 实验利借助于Quartus II 软件设计了一个多功能数字钟,实现了校时,校分,清零,保持和整点报时等多种基本功能,此外还实现了闹钟,星期,音乐闹铃等附加功能。本文首先利用Quartus II进行原理图设计并仿真调试,最后在实验板上验证了设计的正确性。 关键字:数字钟 闹钟 仿真 准点报时
所属分类:
嵌入式
发布日期:2009-04-24
文件大小:1mb
提供者:
tiankong125
数字电子技术课程设计,数字钟的设计
数字电子技术课程设计,多功能数字钟的设计报告。有译码、七段数码显示功能,能显示时、分、秒计时的结果。
所属分类:
专业指导
发布日期:2009-04-24
文件大小:123kb
提供者:
zc513848440
«
1
2
3
4
5
6
7
8
9
10
»