您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 基于单片机的时钟设计

  2. 本设计是一个基于AT89C51 MCU实时时钟IC的电路设计,本文首先描述系统硬件的工作原理,并附以系统结构框图加以说明,着重介绍了本系统所应用的各硬件接口技术和各个接口模块的功能及工作过程,其次,详细阐述了程序的各个模块和实现方法。本设计以数字集成电路技术为基础,AT89C51单片机技术为核心。本文编写的主导思想是软、硬件相结合,以硬件为基础,来进行各功能模块的编写。主要是以单片机的C语言进行软件设计,为了便于扩展和更改,软件的设计采用模块化结构,使程序设计的逻辑关系更加简洁明了。系统通过L
  3. 所属分类:C

    • 发布日期:2009-05-13
    • 文件大小:894976
    • 提供者:star284
  1. 数字时钟电路 论文

  2. 摘要 近年来随着计算机在社会领域的渗透和大规模集成电路的发展,数字钟的应用正在不断地走向深入,由于它具有功能强,体积小,功耗低,价格便宜,工作可靠,使用方便等特点,因此特别适合于与控制有关的系统,越来越广泛地应用于自动控制,智能化仪器,仪表,数据采集,军工产品以及家用电器等各个领域,其往往是作为一个核心部件来使用,在根据具体硬件结构,以及针对具体应用对象特点的软件结合,以作完善。 多功能数字钟采用数字电路实现对“时”、“分”、“秒”数字显示的计时装置。具有时间显示、闹钟设置、报时功能、校正作用
  3. 所属分类:硬件开发

    • 发布日期:2009-05-14
    • 文件大小:362496
    • 提供者:boyu1973
  1. 数字电子钟的设计(详细设计过程和电路图)

  2. 设计一个采用数字电路实现,对时,分,秒.数字显示的计时装置,周期为24小时,显示满刻度为23时59分59秒,并具有校时功能和报时功能的数字电子钟。电路主要采用中规模集成电路.本系统的设计电路由脉冲逻辑电路模块、时钟脉冲模块、时钟译码显示电路模块、整电报时模块、校时模块等部分组成。采用电池作电源,采用低功耗的芯片及液晶显示器,发生器使用石英晶振、计数振荡器CD4060及双D触发器74LS74,计数器采用同步双十进制计数器74LS160,锁存译码器是74LS248,整电报时电路用74LS74,74
  3. 所属分类:嵌入式

    • 发布日期:2010-02-23
    • 文件大小:1048576
    • 提供者:richardrich
  1. 数字集成电路时钟系统

  2. 本书特别精辟的讲述了数字集成电路的时钟系统,是一本不错的专业书籍。
  3. 所属分类:专业指导

    • 发布日期:2010-04-11
    • 文件大小:13631488
    • 提供者:likaishuang
  1. 基于EDA仿真技术的电子时钟系统设计

  2. VHDL是Very High Speed Integrated Circuit Hardware Descr iption Language的缩写,意思是超高速集成电路硬件描述语言。对于复杂的数字系统的设计,它有独特的作用。它的硬件描述能力强,能轻易的描述出硬件的结构和功能。这种语言的应用至少意味着两种重大的改变:电路的设计竟然可以通过文字描述的方式完成;电子电路可以当作文件一样来存储。随着现代技术的发展,这种语言的效益与作用日益明显,每年均能够以超过30%的速度快速成长。 这次毕业设计的内容
  3. 所属分类:嵌入式

    • 发布日期:2010-04-28
    • 文件大小:169984
    • 提供者:xl77777777
  1. 基于EDA技术的数字电子时钟设计修改

  2. 电子设计自动化 Electronic Design Automation (以下简称EDA)技术已经代替传统的集成电路设计方法,逐渐成为电子系统设计者的主要设计手段。MAXplusⅡ是EDA仿真软件之一。具有功能强大、界面友好和使用方便等特点,是目前教育与工业界流行的集成电路辅助设计软件。MAXplusⅡ是一种在电子技术工程与电子技术教学中广泛应用的优秀计算机仿真软件,被誉为“计算机里的电子实验室”。本文介绍了一种基于MAXplusⅡ软件设计数字电子钟的方法。
  3. 所属分类:嵌入式

    • 发布日期:2010-05-17
    • 文件大小:403456
    • 提供者:d602909401
  1. 数字逻辑与数字系统实验报告

  2. 基本逻辑门实验 简单组合逻辑电路设计、组装与调测试 三态门特性研究与典型应用 中规模集成电路功能测试及应用 加法器设计与实现 触发器 移位寄存器及其应用 时序电路分析 集成计数器及应用 四相时钟分配器设计
  3. 所属分类:专业指导

    • 发布日期:2010-07-04
    • 文件大小:3145728
    • 提供者:ljf11344
  1. 超大规模集成电路与系统导论

  2. 本书介绍了CMOS数字大规模集成电路与系统设计的基础。全书分为三部分,第1部分介绍集成电路的逻辑与物理层设计,其中包括CMOS静态门的逻辑设计与信号控制、芯片生产与制造工艺、版图设计与CAD工具。第2部分讨论CMOS电子电路,介绍MOSFET的特性和开关模型、各类逻辑电路包括高速CMOS逻辑电路,同时介绍分析逻辑链延时的经典方法和新方法。第3部分为VLSI的系统设计,介绍Verilog® HDL 高层次描述语言,分析数字系统单元库部件以及加法器和乘法器的设计,并研究物理设计中应当考虑的问题包括
  3. 所属分类:制造

    • 发布日期:2011-02-24
    • 文件大小:17825792
    • 提供者:ai1013547
  1. 远程智能温度采集和显示系统设计

  2. 远程智能温度采集和显示系统设计 远程智能温度采集和显示系统设计 一、设计任务与要求 1.掌握PCB制板技术、焊接技术、电路检测以及集成电路的使用方法; 2.掌握远程智能温度采集显示系统的设计,组装与调试方法; 3.设计一个小型温度采集系统,具体要求如下:数字温度传感器把检测到的温度数据传给单片机STC89C52并由数码管显示,单片机再把数据传给MAX232进行电平转换,MAX232把转换后的数据传给PC机,数据可以双向进行,PC机可以接收数据,也可以发送数据,并且设置温度上下线报警系统。 二、
  3. 所属分类:C++

    • 发布日期:2011-08-07
    • 文件大小:384000
    • 提供者:sunli5108
  1. 基于EDA的数字频率计系统设计

  2. 基于EDA的数字频率计系统设计 摘 要:本课题设计了一种具有多种功能和多种测量精度的数字频率计系统,采用VHDL硬件描述语言编程,并用FPGA实现。本设计选择以FPGA集成芯片为核心器件,以触发器和计数器为核心,由信号输入、放大、整形、计数、数据处理和数据显示等功能模块组成。因此,本课题的研究结合了FPGA控制、七段数码管字符显示和波形的整形放大等相关知识。设计平台为Altera公司的Quartus II 8.0软件,采用Altera公司的Cyclone系列FPGA实现。 本文详细介绍了数字频
  3. 所属分类:嵌入式

    • 发布日期:2012-08-06
    • 文件大小:1048576
    • 提供者:liupingtoday
  1. 单片机论文.doc(基于AT89C51的日历时钟)

  2. 基于AT89C51的日历时钟 摘要:本文首先描述系统硬件工作原理,并附以系统结构框图加以说明,着重介绍了本系统所应用的各硬件接口技术和各个接口模块的功能及工作过程,其次,详细阐述了程序的各个模块和实现过程。本设计以数字集成电路技术为基础,单片机技术为核心。本文编写的主导思想是软硬件相结合,以硬件为基础,来进行各功能模块的编写。
  3. 所属分类:硬件开发

    • 发布日期:2008-10-05
    • 文件大小:240640
    • 提供者:jdksummer
  1. 通用集成电路速查手册

  2. 通用集成电路速查手册 、 PC 机与单片机通信(RS232 协议) 0002、C与VB语言联合在proteus上仿真 0003、IC卡读写仿真 0004、Integrate就医服务平台论文 0005、PC红外线遥控器上位机及电路图 0006、PLC电梯控制系统论文 0007、VB上位机程序控制DS1302时钟的proteus仿真 0008、VB上位机与18b20下位机 0009、八路扫描式抢答器设计论文 0010、比较全面的手机原理资料 0011、采用实时时钟芯片DS1302+AT89C205
  3. 所属分类:硬件开发

    • 发布日期:2015-07-30
    • 文件大小:11534336
    • 提供者:laiyuanren
  1. 数字锁相环及其FPGA的实现

  2. 锁相环 (PLL) 的理论与研究日趋完善,应用范围遍及整个电子技术领域,如信号处理,调制解调,时钟同步,倍频,频率综合等都应用到了锁相环技术。 随着集成电路技术的发展,集成锁相环和数字锁相环技术日趋成熟,不仅能够制成频率较高的单片集成锁相环路,还可以把整个系统集成到一个芯片上去,实现所谓的片上系统 SOC 。 因此,可以把全数字锁相环路 (ADPLL) 作为一个功能模块嵌入 SOC ,构成片内锁相环。这里在简单介绍片内全数字锁相环系列结构的同时,给出一种智能控制捕获范围中全数字锁相环( ADP
  3. 所属分类:专业指导

    • 发布日期:2015-12-13
    • 文件大小:394240
    • 提供者:qq_33364719
  1. 数字逻辑课程设计报告

  2. 二、设计目的 初步掌握工程设计方法和组织实践的基本技能,逐步熟悉开展科学实践的程序和方法; 掌握常用的仿真软件,并能够利用仿真软件进行一定的电路调试、改进; 掌握数字电路布线、调试的基本技巧; 掌握数字系统的分析和设计方法; 能够熟悉的、合理的选用集成电路器件; 熟悉EWB软件的使用; 培养综合运用理论知识解决实际问题的能力。法 三、设计内容 用中、小规模集成电路设计并制作一台能显示时、分的电子时钟。电子时钟电路是一个典型的数字电路系统,是利用数字电子器件完成时钟的功能。其由时,分计数器以及显
  3. 所属分类:嵌入式

    • 发布日期:2008-12-14
    • 文件大小:189440
    • 提供者:qlyouyou
  1. Digital Integrated Circuits: A Design Perspective 中文版 共3部分 (1/3)

  2. 第一部分/共3部分 中文版 Digital Integrated Circuits A Design Perspective Second Edition (数字集成电路——电路、系统与设计) 本书由美国加州大学伯克利分校Jan M. Rabaey教授撰写。全书共12章,分为三个部分:基本单元、电路设计和系统设计。本书在对MOS器件和连线的特性做了简要介绍之后,深入分析了数字设计的核心——反相器,并逐步将这些知识延伸到组合逻辑电路、时序逻辑电路、控制器、运算电路以及存储器这些复杂数字电路与系统
  3. 所属分类:嵌入式

    • 发布日期:2009-02-09
    • 文件大小:14680064
    • 提供者:u011242089
  1. Digital Integrated Circuits: A Design Perspective 中文版 共3部分 (2/3)

  2. 第二部分/共3部分 中文版 Digital Integrated Circuits A Design Perspective Second Edition (数字集成电路——电路、系统与设计) 本书由美国加州大学伯克利分校Jan M. Rabaey教授撰写。全书共12章,分为三个部分:基本单元、电路设计和系统设计。本书在对MOS器件和连线的特性做了简要介绍之后,深入分析了数字设计的核心——反相器,并逐步将这些知识延伸到组合逻辑电路、时序逻辑电路、控制器、运算电路以及存储器这些复杂数字电路与系统
  3. 所属分类:嵌入式

    • 发布日期:2009-02-09
    • 文件大小:14680064
    • 提供者:u011242089
  1. Digital Integrated Circuits: A Design Perspective 中文版 共3部分 (3/3)

  2. 第三部分/共3部分 中文版 Digital Integrated Circuits A Design Perspective Second Edition (数字集成电路——电路、系统与设计) 本书由美国加州大学伯克利分校Jan M. Rabaey教授撰写。全书共12章,分为三个部分:基本单元、电路设计和系统设计。本书在对MOS器件和连线的特性做了简要介绍之后,深入分析了数字设计的核心——反相器,并逐步将这些知识延伸到组合逻辑电路、时序逻辑电路、控制器、运算电路以及存储器这些复杂数字电路与系统
  3. 所属分类:嵌入式

    • 发布日期:2009-02-09
    • 文件大小:11534336
    • 提供者:otman1980
  1. vhdl数字时钟

  2. 数字时钟是一种用数字电路技术实现时、分、秒计时的装置,与机械式时钟相 比具有更高的准确性和直观性,且无机械装置,具有更长的使用寿命,数字时钟可 植入自动控制、测试等系统内部,作为系统的时钟源,可为系统提供定时信号或中 断控制的时间基准,具有广泛的用途。由于数字集成电路的发展使得数字时钟的精 度远远超过老式钟表,钟表的数字化给人们生产生活带来了极大的方便,而且大大 地扩展了钟表原先的单一报时功能[4]。加入了一些诸如自动报时、定时闹钟等功能。 这些都是以钟表数字化为基础的。因此,研究数字时钟及扩
  3. 所属分类:讲义

    • 发布日期:2018-05-02
    • 文件大小:484352
    • 提供者:qq_41878886
  1. 计算机等级考试四级嵌入式系统开发工程师复习要点汇总.pdf

  2. 计算机等级考试四级嵌入式系统开发工程师复习要点汇总O随光 评enku.sui.me (1)调度:给定一组实时任务和系统资源,确定每个任务何时何地执行的整 个过程。 (2)抢占式调度:通常是优先级驱动的调度,如uCOS。优点是实时性好 反应快,调度算法相对简单,可以保证高优先级任务的时间约束;缺点是上下文 切换多 (3)非抢占式调度:通常是按时间片分配的调度,不允许任务在执行期间被 中断,仟务一旦占用处理器就必须执行完毕或自愿放弃,如 Wince。优点是上 下文切换少;缺点是处理器有效资源利用率低
  3. 所属分类:嵌入式

    • 发布日期:2019-08-17
    • 文件大小:392192
    • 提供者:qq_33211808
  1. 基于FPGA的实时数字化光纤传输系统

  2. 在电子设计领域中,通常要对多路宽带信号进行实时采集、处理和传输。传统的信号采集传输系统,采用专用集成电路控制A/D转换器等外围电路。由于专用集成电路时钟频率低、灵活性差、实时性低、传输速度慢、通用性差等缺点,难以满足对高速宽带信号采集和处理的要求。FPGA具有时钟频率高、速度快、采集实时性高、控制灵活等特点,与A/D转换器等外围电路结合,更适于高速数字信号处理。光纤传输与电气传输相比,具有传输频带宽、通信容量大、传输损耗低、抗电磁干扰性能强、抗辐射能力强、保密性好、重量轻等特点,在通信领域被广泛
  3. 所属分类:其它

    • 发布日期:2020-10-19
    • 文件大小:580608
    • 提供者:weixin_38660058
« 12 3 4 5 »