您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 常用模拟数字芯片资料

  2. 常用模拟集成电路和数字集成电路引脚排列图,比较详细,可以作为集成电路使用的参考。
  3. 所属分类:嵌入式

    • 发布日期:2009-09-08
    • 文件大小:12582912
    • 提供者:wbl1017
  1. 74LS系列集成电路PDF详细资料

  2. 里面集合了105个很全面的74LS系列集成芯片的中文PDF资料。
  3. 所属分类:嵌入式

    • 发布日期:2010-05-26
    • 文件大小:10485760
    • 提供者:yiluwuzu
  1. CD4000系列CMOS数字集成电路芯片资料

  2. CD4000系列CMOS数字集成电路芯片资料,CD4001BM/CD4001BC Quad 2-Input NOR Buffered B Series Gate CD4011BM/CD4011BC Quad 2-Input NAND Buffered B Series Gate General Descr iption These quad gates are monolithic complementary MOS (CMOS) integrated circuits constructed
  3. 所属分类:嵌入式

    • 发布日期:2010-06-13
    • 文件大小:2097152
    • 提供者:DYYDYYDYYAIR
  1. 数字集成电路 4000 系列芯片手册

  2. 数字集成电路 4000 系列芯片手册 包含所有的4000芯片的详细参数
  3. 所属分类:嵌入式

    • 发布日期:2010-06-25
    • 文件大小:8388608
    • 提供者:a00a00
  1. 常用数字集成电路管脚排列及逻辑符号

  2. 把常用的数字芯片的引脚图归类了下,比查找芯片手册用起来方便些
  3. 所属分类:硬件开发

    • 发布日期:2012-06-22
    • 文件大小:2097152
    • 提供者:funny_lucky
  1. 多功能数字集成电路芯片测试仪

  2. 可以测试大多数74系列芯片,12864显示,可以测试芯片通道好坏情况,在自己的开发板上调试通过,有注释。
  3. 所属分类:C

    • 发布日期:2012-07-15
    • 文件大小:93184
    • 提供者:paulywx
  1. CD4000系列CMOS数字集成电路芯片资料

  2. CD4000系列CMOS数字集成电路芯片资料.
  3. 所属分类:其它

    • 发布日期:2012-10-15
    • 文件大小:2097152
    • 提供者:xiongyinfei
  1. 数字集成电路课程设计 38译码器

  2. 本课程设计是《数字集成电路设计》的实践课程,其主要目的是使学生在熟悉集成电路制造技术、半导体器件原理和集成电路分析与设计基础上,训练综合运用已掌握的知识,利用相关软件,初步熟悉和掌握集成电路芯片系统设计→电路设计及模拟→版图设计→版图验证等正向设计方法。
  3. 所属分类:专业指导

    • 发布日期:2012-12-27
    • 文件大小:1048576
    • 提供者:xcw131
  1. CD4000系列CMOS数字集成电路芯片资料

  2. CD4000系列CMOS数字集成电路芯片资料
  3. 所属分类:嵌入式

    • 发布日期:2008-12-15
    • 文件大小:2097152
    • 提供者:yhx001
  1. TTL74系列数字集成电路型号功能表

  2. TTL74系列数字集成电路型号功能表,收集最全的TTL74系列常用芯片。
  3. 所属分类:嵌入式

    • 发布日期:2009-02-20
    • 文件大小:32768
    • 提供者:hbldwqx
  1. CMOS4000系列数字集成电路型号功能表

  2. CMOS4000系列数字集成电路型号功能表,收集到了现在为止最常用的CMOS4000系列的芯片。
  3. 所属分类:嵌入式

    • 发布日期:2009-02-20
    • 文件大小:26624
    • 提供者:hbldwqx
  1. 基于14443一A协议的无源电子标签数字集成电路设计

  2. 根据ISO/IEC 14443一A协议.完成无源电子标签数字集成电路的设计及其功能测试,实现了对芯片面积、速度和功耗之间较好的平衡。结果表明,在采用中芯国际的0.35 μm工艺条件下,所研制芯片面积为36 877.75μm2,功耗为30.845 8 mW,可完全满足协议对标签的性能要求。
  3. 所属分类:其它

    • 发布日期:2020-07-30
    • 文件大小:84992
    • 提供者:weixin_38693589
  1. 集成电路中的基于14443一A协议的无源电子标签数字集成电路设计

  2. 在无线通信中数据的传输在空间进行,因此无源电子标签的数据通信涉及通信和信息安全等技术,其中信息的安全性是无源电子标签设计时需要解决的核心问题。适应于无源电子标签的通信协议有多种,其中ISO/IEC14443协议是目前应用较广的协议。本文采用这一协议在安全性设计基础上,完成无源电子标签数字集成电路芯片的设计。   l 芯片的电路结构   根据ISO/IEC 14443一A协议对标签通信的规定,本文设计的无源电子标签数字电路芯片的结构如图1所示,主要由通信安全、信息安全、存储
  3. 所属分类:其它

    • 发布日期:2020-10-16
    • 文件大小:247808
    • 提供者:weixin_38679277
  1. 14443-A协议在无源电子标签数字集成电路设计的应用

  2. 在无线通信中数据的传输在空间进行,因此无源电子标签的数据通信涉及通信和信息安全等技术,其中信息的安全性是无源电子标签设计时需要解决的核心问题。适应于无源电子标签的通信协议有多种,其中ISO/IEC14443协议是目前应用较广的协议。本文采用这一协议在安全性设计基础上,完成无源电子标签数字集成电路芯片的设计。   l 芯片的电路结构   根据ISO/IEC 14443一A协议对标签通信的规定,本文设计的无源电子标签数字电路芯片的结构如图1所示,主要由通信安全、信息安全、存储以及控制等4个单元组成,
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:427008
    • 提供者:weixin_38592502
  1. 恩智浦推出首款针对车载收音机的多合一数字单芯片

  2. 恩智浦半导体NXP Semiconductors N.V. (Nasdaq:NXPI) 近日宣布推出业界首款基于RFCMOS工艺、面向车载收音机的多合一数字芯片TEF663x,该芯片将AM/FM收音机以及音频信号后期处理功能集成于单个集成电路(IC)上。迄今为止,调谐器、收音机DSP及音频后期处理DSP核心都是独立的IC。恩智浦将于2011年在美国拉斯维加斯永利酒店(Wynn Hotel and Casino)举办的国际消费类电子产品展览会(International CES 2011)上展出该
  3. 所属分类:其它

    • 发布日期:2020-10-24
    • 文件大小:69632
    • 提供者:weixin_38648037
  1. 双闹钟数字时钟芯片设计

  2. 专用集成电路的设计分为正向设计和反向设计2大类。反向设计有样品可以解剖甚至仿效,实质上是一种仿制型的设计。与反向设计相比,正向设计在设计上有较大的难度,他是面向应用对象,以满足用户要求为目的的设计。本文介绍的电路设计属于正向设计,这是一块规模较小的专用芯片,本文将主要介绍逻辑原理设计部分。       1 功能原理简述         按照应用要求,该芯片需要实现以下功能:        (1)同时设置24 h之内的两路闹钟,并以不同的频率进行响闹。若没有关断信号,闹响可以持续59 min,
  3. 所属分类:其它

    • 发布日期:2020-11-25
    • 文件大小:74752
    • 提供者:weixin_38748210
  1. PCB技术中的静态时序分析在数字集成电路设计中的应用

  2. 摘要:介绍了静态时序分析在数字集成电路设计中的应用,并以100M以太网卡芯片设计为例,具体描述了以太网卡芯片设计中的静态时序分析流程及其时序问题。 关键词:静态时序分析 100M以太网卡 数字电路 约束 应用 集成电路自诞生以来,正如莫尔定律所预言的一样,每隔18个月集成度就翻一番。目前的集成电路设计已经由早期的几十μm减小到0.15μm,进入到了深亚微米级。在器件的特征尺寸降到深亚微米级的同时,器件的物理特性和电学特性也发生了很大的变化。器件本身固有延迟大大减小,而互连线所引起的延迟在整
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:100352
    • 提供者:weixin_38618746
  1. 电子测量中的一种数字集成电路测试系统的设计

  2. 摘要:介绍了一种数字集成电路测试系统的工作原理、组成。提出了系统的软硬件设计方案。该系统基于自定义总线结构,可测试电平范围宽。   关键词:数字集成电路 测试功能 测试通道板 精密测量单元   随着数字集成电路的广泛应用,测试系统就显得越来越重要。在网络化集成电路可靠性试验及测试系统项目中,需要检验某些具有宽电平范围的军用数字集成电路芯片,而市场上常见的中小型测试系统可测电平范围达不到要求,而大型测试系统价格昂贵。本文介绍了为此项目研制的一种数字集成电路测试系统,可测电平范
  3. 所属分类:其它

    • 发布日期:2020-12-13
    • 文件大小:157696
    • 提供者:weixin_38626984
  1. CMOS工艺多功能数字芯片的输出缓冲电路设计

  2. 为了提高数字集成电路芯片的驱动能力,采用优化比例因子的等比缓冲器链方法,通过Hspice软件仿真和版图设计测试,提出了一种基于CSMC 2P2M 0.6 μm CMOS工艺的输出缓冲电路设计方案。本文完成了系统的电原理图设计和版图设计,整体电路采用Hspice和CSMC 2P2M 的0.6 μm CMOS工艺的工艺库(06mixddct02v24)仿真,基于CSMC 2P2M 0.6 μm CMOS工艺完成版图设计,并在一款多功能数字芯片上使用,版图面积为1 mm×1 mm,并参与MPW(多项目
  3. 所属分类:其它

    • 发布日期:2021-01-31
    • 文件大小:807936
    • 提供者:weixin_38729022
  1. 静态时序分析在数字集成电路设计中的应用

  2. 摘要:介绍了静态时序分析在数字集成电路设计中的应用,并以100M以太网卡芯片设计为例,具体描述了以太网卡芯片设计中的静态时序分析流程及其时序问题。 关键词:静态时序分析 100M以太网卡 数字电路 约束 应用 集成电路自诞生以来,正如莫尔定律所预言的一样,每隔18个月集成度就翻一番。目前的集成电路设计已经由早期的几十μm减小到0.15μm,进入到了深亚微米级。在器件的特征尺寸降到深亚微米级的同时,器件的物理特性和电学特性也发生了很大的变化。器件本身固有延迟大大减小,而互连线所引起的延迟在整
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:99328
    • 提供者:weixin_38609453
« 12 3 4 5 6 7 8 9 10 ... 33 »