点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - 数字高清IP机顶盒设计方案
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
数字高清IP机顶盒设计方案
本人做IPTV硬件的,这是我找的一些资料,还有很多更好的,多交流我的QQ:76407199
所属分类:
专业指导
发布日期:2007-09-16
文件大小:337kb
提供者:
lansky216
数字高清IP机顶盒设计方案
数字高清IP机顶盒设计方案,介绍十分详细,值得一读
所属分类:
互联网
发布日期:2011-05-20
文件大小:420kb
提供者:
fq1986614
数字高清IP机顶盒设计方案
数字高清IP机顶盒设计方案 数字高清IP机顶盒设计方案 数字高清IP机顶盒设计方案
所属分类:
专业指导
发布日期:2008-11-18
文件大小:420kb
提供者:
flydragon12
全新八款卫星和地面机顶盒单芯片问市
新闻要点: ●品种齐全的产品组合面向全球综合直播卫星(DBS)、数字地面设备和IP机顶盒设备市场。 ●通用平台设计可确保原始设备制造商能够快速开发和投放面向特定区域的产品。 ●集成式高效视频压缩技术可令广播公司更高效地提供相关内容用以升级高清设备或增设频道。 ●综合直播卫星/地面设备设计性能优于单种技术解决方案。 全球有线和无线通信半导体创新解决方案领导者博通(Broadcom)公司日前宣布推出全球首个用于机顶盒(STB)的八款新型卫星和地面综合片上系统(SoC)广
所属分类:
其它
发布日期:2020-10-19
文件大小:69kb
提供者:
weixin_38739900
芯科打造出业界最小尺寸PCIe时钟IC
高性能模拟与混合信号IC领导厂商Silicon Labs(芯科实验室有限公司)日前宣布针对消费电子和嵌入式应用推出业界最小尺寸的符合PCI Express(PCIe)标准的时钟发生器芯片,在这些应用中可靠性、板面积、器件数量和功耗通常是其关键设计要素。设计旨在满足PCIe Gen 1/2/3标准的严格规范,新型的Si50122时钟凭借Silicon Labs低功耗PCIe和CMEMS技术为各类应用提供了节能、免片外晶体的时钟解决方案,这些应用包括数字录像机和静态照相机、IP机顶盒、高清视频流播放
所属分类:
其它
发布日期:2020-10-19
文件大小:72kb
提供者:
weixin_38746701
全新八款卫星和地面机顶盒单芯片问市
新闻要点: ●品种齐全的产品组合面向综合直播卫星(DBS)、数字地面设备和IP机顶盒设备市场。 ●通用平台设计可确保原始设备制造商能够快速开发和投放面向特定区域的产品。 ●集成式高效视频压缩技术可令广播公司更高效地提供相关内容用以升级高清设备或增设频道。 ●综合直播卫星/地面设备设计性能优于单种技术解决方案。 有线和无线通信半导体创新解决方案博通(Broadcom)公司日前宣布推出用于机顶盒(STB)的八款新型卫星和地面综合片上系统(SoC)广播设备系列器件。由于采
所属分类:
其它
发布日期:2021-01-20
文件大小:67kb
提供者:
weixin_38641764
芯科打造出业界尺寸PCIe时钟IC
高性能模拟与混合信号IC领导厂商Silicon Labs(芯科实验室有限公司)日前宣布针对消费电子和嵌入式应用推出业界尺寸的符合PCI Express(PCIe)标准的时钟发生器芯片,在这些应用中可靠性、板面积、器件数量和功耗通常是其关键设计要素。设计旨在满足PCIe Gen 1/2/3标准的严格规范,新型的Si50122时钟凭借Silicon Labs低功耗PCIe和CMEMS技术为各类应用提供了节能、免片外晶体的时钟解决方案,这些应用包括数字录像机和静态照相机、IP机顶盒、高清视频流播放机、
所属分类:
其它
发布日期:2021-01-20
文件大小:70kb
提供者:
weixin_38517728