您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 有关EDA各种实验程序

  2. 1位全加器VHDL文本输入设计 2选1多路选择器VHDL设计 含异步清0和同步时钟使能的4位加法计数器 7段数码显示译码器设计 数控分频器的设计 用状态机实现序列检测器的设计 用状态机对A原理图输入设计含LPM的电路 DC0809的采样控制电路实现 硬件电子琴电路设计 循环冗余
  3. 所属分类:专业指导

    • 发布日期:2009-12-13
    • 文件大小:239kb
    • 提供者:MYP244871933
  1. EDA实验报告CK-1

  2. EDA实验实验报告CK-1 【实验10】数控分频器的设计 1、实验目的:学习数控分频器的设计、分析和测试方法。 2、实验原理:数控分频器的功能就是当在输入端给定不同输入数据时,将对输入的时钟信号有不同的分频比,例6-22的数控分频器就是用计数值可并行预置的加法计数器设计完成的,方法是将计数溢出位与预置数加载输入信号相接即可。 3、实验内容1:根据图6-23的波形提示,分析例6-22中的各语句功能、设计原理、逻辑功能,并详述进程P_REG和P_DIV的作用。
  3. 所属分类:网络攻防

    • 发布日期:2009-12-17
    • 文件大小:1mb
    • 提供者:jimsion2
  1. EDA设计数控分频器

  2. 数控分频器的功能就是当在输入端给定不同输入数据时,将对输入的时钟信号有不同的分频比,附录5-1的数控分频器就是用计数值可并行预置的加法计数器设计完成的,方法是将计数溢出位与计数溢出位加载输入信号相接即可。
  3. 所属分类:专业指导

    • 发布日期:2010-01-12
    • 文件大小:21kb
    • 提供者:zjp649527
  1. 数控分频器的设计 杭电

  2. 数控分频器的设计 杭州电子科技大学 数控分频器的设计
  3. 所属分类:专业指导

    • 发布日期:2010-05-21
    • 文件大小:73kb
    • 提供者:abc519516
  1. EDA—EDA技术实用教程(pdf影印)

  2. 学习VHDL和FPGA的经典资料 第 1 章 概述 1.1 EDA 技术及其发展 1.2 EDA 技术实现目标 1.3 硬件描述语言VHDL 1.4 VHDL 综合 1.5 基于VHDL 的自顶向下设计方法 1.3 EDA 技术的优势 1.3 EDA 的发展趋势 【习题】 第 2 章 EDA 设计流程及其工具 2.1 设计流程 2.1.1 设计输入(原理图/HDL 文本编辑) 2.1.2 综合 2.1.3 适配 2.1.4 时序仿真与功能仿真 2.1.5 编程下载 2.1.6 硬件测试 2.2
  3. 所属分类:硬件开发

    • 发布日期:2010-06-07
    • 文件大小:8mb
    • 提供者:zt839486421
  1. EDA—EDA技术实用教程

  2. 综合 1.5 基于VHDL 的自顶向下设计方法 1.3 EDA 技术的优势 1.3 EDA 的发展趋势 【习题】 第 2 章 EDA 设计流程及其工具 2.1 设计流程 2.1.1 设计输入(原理图/HDL 文本编辑) 2.1.2 综合 2.1.3 适配 2.1.4 时序仿真与功能仿真 2.1.5 编程下载 2.1.6 硬件测试 2.2 ASIC 及其设计流程 2.2.1 ASIC 设计方法 2.2.2 一般ASIC 设计的流程 2.3 常用EDA 工具 2.3.1 设计输入编辑器 2.3.2
  3. 所属分类:硬件开发

    • 发布日期:2010-11-19
    • 文件大小:8mb
    • 提供者:sundyqt
  1. 实验二 数控分频器的设计

  2. 根据频率的定义和频率测量的基本原理,测定信号的频率必须有一个脉宽位1秒的输入信号脉冲计数允许信号;1秒计数结束后,计数值锁入锁存器的锁存信号和为下一次测频计数周期做准备的计数器清零信号。这3个信号由测频控制信号发生器TESTCTL产生,它的设计要求是,TESTCTL的计数使能信号输出CNT_EN能产生一个1秒脉宽的周期信号,并对频率计的每一计数器CNT10的ENA使能端进行同步控制。当CNT_EN高电平时,允许计数;当CNT_EN低电平时停止计数,并保持所计的脉冲数。在停止计数期间,首先需要一
  3. 所属分类:专业指导

    • 发布日期:2010-12-08
    • 文件大小:275kb
    • 提供者:XUQIWEN1
  1. 基于EDA技术的数控分频器设计.pdf

  2. 基于EDA技术的数控分频器设计.pdf
  3. 所属分类:专业指导

    • 发布日期:2011-01-01
    • 文件大小:202kb
    • 提供者:shine0048
  1. 数控分频器

  2. 数控分频器的 设计
  3. 所属分类:专业指导

    • 发布日期:2012-01-03
    • 文件大小:1mb
    • 提供者:ypj147258
  1. EDA实验报告

  2. 4位全加器,组合电路VHDL描述,,七段数码显示译码器设计, 数控分频器的设计等
  3. 所属分类:PHP

    • 发布日期:2012-01-07
    • 文件大小:649kb
    • 提供者:h19923525l
  1. EDA/SOPC 技术实验讲义

  2. 第一章 EDA_VHDL 实验/设计与电子设计竞赛 4 1-1、 应用QuartusII 完成基本组合电路设计 5 1-2. 应用QuartusII 完成基本时序电路的设计 6 1-3. 设计含异步清0 和同步时钟使能的加法计数器 7 1-4. 7 段数码显示译码器设计 8 1-5. 8 位数码扫描显示电路设计 9 1-6. 数控分频器的设计 10 1-7. 32 位并进/并出移位寄存器设计 10 1-8. 在QuartusII 中用原理图输入法设计8 位全加器 11 1-9. 在Quartu
  3. 所属分类:硬件开发

    • 发布日期:2012-04-18
    • 文件大小:3mb
    • 提供者:xiaosong89
  1. 基于EDA 数控分频器的设计

  2. 数控分频器的功能就是当在输入端给定不同输入数据时,将对输入的时钟信号有不同的分频比,附录5-1的数控分频器就是用计数值可并行预置的加法计数器设计完成的,方法是将计数溢出位与预置数加载输入信号相接即可。
  3. 所属分类:硬件开发

    • 发布日期:2012-06-02
    • 文件大小:54kb
    • 提供者:mfs1184396251
  1. 实验七:移动速度可控的字符集自动循环显示

  2. 利用状态机,移位寄存器和数控分频器,在DE2平台上实现字符“HELLO”的从右向左自动循环显示,移动速度可控(字符以每0.1~1秒一次的速度移动),在HEX7~HEX0上循环显示“HELLO”,“HELLO”从左边移出后,再从右边重新开始显示。 实验步骤:请按以下步骤完成设计
  3. 所属分类:硬件开发

    • 发布日期:2012-06-07
    • 文件大小:387kb
    • 提供者:keke2627
  1. 乐曲硬件演奏电路设计_3

  2. 随着EDA技术的进展,基于可编程的数字电子系统设计的完整方案越来越受到人们的重视。与利用微处理器(CPU或MCU)来实现乐曲演奏相比,以纯硬件完成乐曲演奏电路的逻辑要复杂得多,如果不借助于功能强大的EDA工具和硬件描述语言,仅凭传统的数字逻辑技术,即使最简单的演奏电路也难以实现。如何使用EDA工具设计电子系统是人们普遍关心的问题。本设计重点介绍用杭州康芯电子有限公司生产的KX_7C5EE+家庭实验开发板,利用数控分频器设计硬件乐曲演奏电路(电子琴),使读者初步了解VerilogHDL硬件描述语
  3. 所属分类:硬件开发

    • 发布日期:2012-06-17
    • 文件大小:759kb
    • 提供者:hunningtu_lq
  1. 数控分频器的设计

  2. 用quatuⅡ基于VHDL语言完成数控分频器的设计
  3. 所属分类:软件测试

    • 发布日期:2014-04-14
    • 文件大小:146kb
    • 提供者:u014705457
  1. 论文:基于VHDL的数控分频器设计及应用

  2. 数控分频器的输出信号频率为输入数据的函数。用传统的方法设计 ,其设计过程和电路都比较复杂 ,且设计成 果的可修改性和可移植性都较差。基于 VHDL 的数控分频器设计 ,整个过程简单、 快捷 ,极易修改 ,可移植性强。他可利用 并行预置数的加法计数器和减法计数器实现。广泛应用于电子仪器、 乐器等数字电子系统中。
  3. 所属分类:专业指导

    • 发布日期:2008-11-29
    • 文件大小:200kb
    • 提供者:laviequev
  1. 基于FPGA的音乐硬件演奏电路设计与实现(二)

  2. 该文在EDA 开发平台上,利用VHDL 语言设计数控分频器电路,采用可编程逻辑器件CPLD/FPGA,经过整体分析、模块化分析、整体与模块的仿真分析三个步骤,以乐曲《梁祝》为例,使硬件实现了整体复位、按键选择演奏方式、循环演奏以及数码管显示乐谱的功能。系统能自动从头开始循环播放,也可随时起停、、按键选择播放、循环播放播放中切换歌曲以及发光二极管动态显示播放的音符。
  3. 所属分类:其它

    • 发布日期:2020-08-26
    • 文件大小:409kb
    • 提供者:weixin_38674627
  1. 基于FPGA的音乐硬件演奏电路设计与实现(一)

  2. 该文在EDA 开发平台上,利用VHDL 语言设计数控分频器电路,采用可编程逻辑器件CPLD/FPGA,经过整体分析、模块化分析、整体与模块的仿真分析三个步骤,以乐曲《梁祝》为例,使硬件实现了整体复位、按键选择演奏方式、循环演奏以及数码管显示乐谱的功能。系统能自动从头开始循环播放,也可随时起停、、按键选择播放、循环播放播放中切换歌曲以及发光二极管动态显示播放的音符。
  3. 所属分类:其它

    • 发布日期:2020-08-26
    • 文件大小:202kb
    • 提供者:weixin_38518668
  1. 嵌入式系统/ARM技术中的基于FPGA的音乐硬件演奏电路设计与实现(一)

  2. 摘要:该文在EDA 开发平台上,利用VHDL 语言设计数控分频器电路,采用可编程逻辑器件CPLD/FPGA,经过整体分析、模块化分析、整体与模块的仿真分析三个步骤,以乐曲《梁祝》为例,使硬件实现了整体复位、按键选择演奏方式、循环演奏以及数码管显示乐谱的功能。系统能自动从头开始循环播放,也可随时起停、、按键选择播放、循环播放播放中切换歌曲以及发光二极管动态显示播放的音符。经过实际电路测试验证,达到了设计要求。   1 系统的设计要求   应用VHDL硬件描述语言,设计一个乐曲硬件演奏电路,它能
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:173kb
    • 提供者:weixin_38531210
  1. 元器件应用中的基于FPGA的通用数控分频器的设计与实现

  2. 摘要:本文首先介绍了各种分频器的实现原理,并在FPGA开发平台上通过VHDL文本输入和原理图输入相结合的方式,编程给出了仿真结果。最后通过对各种分频的分析,利用层次化设计思想,综合设计出了一种基于FPGA的通用数控分频器,通过对可控端口的调节就能够实现不同倍数及占空比的分频器。   1.引言   分频器是数字系统中非常重要的模块之一,被广泛应用于各种控制电路中。在实际中,设计人员往往需要将一个标准的频率源通过分频技术以满足不同的需求。常见的分频形式主要有:偶数分频、奇数分频、半整数分频、小数
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:219kb
    • 提供者:weixin_38625143
« 12 »