您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 模拟技术中的数字电路为什么是低电平有效?

  2. 设计时常常是低电平有效,本文讲解一下内因,大家有兴趣的看看。   事实上,它是由常用的电路结构所决定的,低电平时电路往往有较高电平时更低的环路阻抗,而低阻抗则意味着抗干扰能力更强。结合实际讲一个有用的例子来加深印象:   我们有的同学可能已经学习了这样的一条PCB布线规则-----在条件许可的情况下,高电平有效线要尽量缩短,低电平有效的线则尽量延长----这一条规则的存在基础就是基于低电平时环路阻抗比较低,抗干扰能力比较强才起来的。   如OC或OD电路要控制一个电平就是通过它这个开关的通
  3. 所属分类:其它

    • 发布日期:2020-10-16
    • 文件大小:44kb
    • 提供者:weixin_38629206