您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 单片机期末考试题目及答案详解

  2. 很好很详细的资料,看了考试应该没问题的,大家快来下吧!单片机原理复习资料(一)  填空题: 1.MCS—51单片机引脚信号中,信号名称带上划线的表示该信号 或 有效。 2.通过堆栈操作实现子程序调用,首先要把 的内容入栈,以进行断点保护。调用返回时再进行出栈操作,把保护的断点送回 。 3.某程序初始化时使(SP)=40H,则此堆栈地址范围为 ,若使(SP)=50H,则此堆栈深度为 。 4.在相对寻址方式中, “相对”两字是指相对于 ,寻址得到的结果是 。在寄存器寻址方式中,指令中指定寄存器的内
  3. 所属分类:C

    • 发布日期:2009-06-23
    • 文件大小:275kb
    • 提供者:charlesdingding
  1. 单片机应用技术考试试题

  2. 单片机应用技术考试试题(五) (本试题分笔试题和操作题两部分。共100分,考试时间120分钟。) 第一部分 笔试题 (本部分共有4大题,总分60分,考试时间60分钟,闭卷) 一、填空题(每空1分,共20分) 1、8031单片机一般使用的时钟晶振频是( )、( )。 2、假定(SP)=40H,(39H)=30H,(40H)=60H。执行下列指令: POP DPH ,POP DPL后,DPTR的内容为( ),SP的内容是( )。 3、单片机的堆栈栈顶由( )来指示,复位时起位置在( )单元。 4、
  3. 所属分类:硬件开发

    • 发布日期:2009-12-12
    • 文件大小:50kb
    • 提供者:ling162480
  1. 100VHDL实例大全

  2. 目 录 372绪论——专用集成电路(ASIC)设计与VHDL语言(代前言)1a1c1ac111c111a1a1 373IccccASIC设计面临严峻的挑战2a2c2ac222c222a2a2 374IIccc硬件描述语言cVHDL的出现与发展状况3a3c3ac333c333a3a3 375IIIccVHDL语言的特点4a4c4ac444c444a4a4 376IVcccVHDL语言高级综合5a5c5ac555c555a5a5 377VccccVHDL语言混合级模拟6a6c6ac666c666a
  3. 所属分类:C

    • 发布日期:2010-02-22
    • 文件大小:321kb
    • 提供者:qingfengnanhai
  1. Windows 系统错误代码简单分析

  2. Microsoft Windows 系统错误代码简单分析:   0000 操作已成功完成。   0001 错误的函数。   0002 系统找不到指定的文件。   0003 系统找不到指定的路径。   0004 系统无法打开文件。   0005 拒绝访问。   0006 句柄无效。   0007 存储区控制块已损坏。   0008 可用的存储区不足, 无法执行该命令。   0009 存储区控制块地址无效。   0010 环境错误。   0011 试图使用不正确的格式加载程序。   0012 访问
  3. 所属分类:网络基础

    • 发布日期:2010-04-14
    • 文件大小:38kb
    • 提供者:li12322200
  1. 硬件工程师基础培训资料

  2. 此资料是收集的硬件工程师的培训资料。包含文件有“焊接讲义”“电子元器件的识别”“印制电路板设计”“直流稳压电源”“低频功率放大器讲义”“正弦波振荡”“多谐振荡”“运算放大器的应用”“专用集成电路的应用”“放大电路”“D类功率放大器”“模拟信号处理与转换”“锁相环”
  3. 所属分类:专业指导

    • 发布日期:2011-03-19
    • 文件大小:12mb
    • 提供者:danwls9890
  1. linux服务器性能调整.

  2. 第1章 Linux系统安装的性能问题 3 1.1 引言 3 1.2 安装前的规划 3 1.2.1 选择分区位置 4 1.2.2 使用多个硬盘驱动器 4 1.2.3 选择文件系统 4 1.2.4 转换文件系统 5 1.2.5 配置RAID 6 1.3 Linux 2.6内核的可配置属性 8 1.3.1 I/O提升器 8 1.3.2 超大TLB页面支持 8 1.4 Linux日志工具 9 1.4.1 /var/log/messages文件 9 1.4.2 /var/log/XFree86.0.lo
  3. 所属分类:Linux

    • 发布日期:2011-05-11
    • 文件大小:701kb
    • 提供者:dyy1270
  1. 锁相环基本原理的一些简单介绍

  2. 近年来数字通信便得越来越重要,甚至在传统的模拟领域如电话、收音机和电视机中也是如此。因为只要有数字数据传输,同步就是一个极其重要的任务,所以锁相环和相关电路或得了广泛的应用。如今,锁相环路正朝着数字化、功能化、系列化的方向发展,目前已有各种不同性能,不同频段,通用或专用的单片机成锁相环路系列产品,其应用范围越来越宽,在雷达、制导、导航、遥控、仪器、计算机领域都有不同应用。
  3. 所属分类:嵌入式

    • 发布日期:2011-05-29
    • 文件大小:26kb
    • 提供者:b07022533
  1. 软件锁相环的设计与仿真

  2. 近年来数字通信便得越来越重要,甚至在传统的模拟领域如电话、收音机和电视机中也是如此。因为只要有数字数据传输,同步就是一个极其重要的任务,所以锁相环和相关电路或得了广泛的应用。如今,锁相环路正朝着数字化、功能化、系列化的方向发展,目前已有各种不同性能,不同频段,通用或专用的单片机成锁相环路系列产品,其应用范围越来越宽,在雷达、制导、导航、遥控、仪器、计算机领域都有不同应用。 锁相环路分为模拟锁相环和数字锁相环两大类,数字锁相环路是从20世纪60年代开始发展起来的。目前已成为全数字相干通信、跟踪接
  3. 所属分类:专业指导

    • 发布日期:2011-05-29
    • 文件大小:299kb
    • 提供者:b07022533
  1. pic16f887和pic16f88*系列的详细资料

  2. pic16f887 高性能 RISC CPU: • 仅需学习 35条指令: - 除跳转指令外,所有指令均为单周期指令 • 工作速度 - 振荡器 /时钟输入为DC – 20 MHz - 指令周期为 DC – 200 ns • 中断功能 • 8 级深的硬件堆栈 • 直接、间接和相对寻址模式 单片机的特殊性能: • 高精度内部振荡器: - 出厂时精度校准为 ±1% - 可通过软件选择的频率范围为:31 kHz 至 8MHz - 可通过软件调节 - 双速启动模式 - 关键应用的晶振故障检测 - 在工作
  3. 所属分类:其它

    • 发布日期:2012-01-11
    • 文件大小:6mb
    • 提供者:raoxiaoshi
  1. 广联达汇总修复模拟锁专用

  2. 模拟锁专用广联达汇总修复,测试经过,要来的
  3. 所属分类:制造

    • 发布日期:2012-06-23
    • 文件大小:829kb
    • 提供者:liuyangaiwei
  1. EDA/PLD中的采用VHDL设计的全数字锁相环电路设计

  2. 摘要:叙述了全数字锁相环的工作原理,提出了应用VHDL 技术设计全数字锁相环的方法,并用复杂可编程逻辑器件CPLD 予以实现,给出了系统主要模块的设计过程和仿真结果。   0  引言   全数字锁相环(DPLL) 由于避免了模拟锁相环存在的温度漂移和易受电压变化影响等缺点。从而具备可靠性高、工作稳定、调节方便等优点。在调制解调、频率合成、FM立体声解码、图像处理等各个方面得到广泛的应用。随着电子设计自动化(EDA) 技术的发展,采用大规模可编程逻辑器件(如CPLD 或FPGA) 和VHDL
  3. 所属分类:其它

    • 发布日期:2020-11-09
    • 文件大小:291kb
    • 提供者:weixin_38601390
  1. 模拟技术中的新型多路数控增益放大器

  2. 0引言   在数字与模拟接口电路中,通常采用放大器和多路开关来完成信号的放大与通道的选择,常用芯片有LF147、CA3140等,多通道选择开关有AD7501等。目前尚没有具有多路放大的专用模拟接口芯片。采用传统的技术方案用做A/D转换器前端接口电路,需要对放大器电路进行增益调节,改变增益控制电阻的阻值达到放大量的变化,当遇到具有+/-极性的输入信号时,处理起来更加繁锁。另外,在小信号的状态下,如采用常用的8位A/D转换器,一个5 V(满量程)的输入信号的分辨率为1/256,一个2.5 V输入信
  3. 所属分类:其它

    • 发布日期:2020-11-08
    • 文件大小:331kb
    • 提供者:weixin_38570278
  1. 工业电子中的电机专用锁相环控制器

  2. TC9242是日本东芝公司生产的电机控制专用PLL集成电路,主要应用于数字型电唱机、复印机、软盘驱动器(FDD)、硬盘驱动器(HDD)和光盘驱动,它集成度高、功能稳定,通过简单的设计外围电路即可实现电机的高精度稳速,具体来说有如下特点:   1)供电电源低(VDD=5V),易于提供;   2)当电机极对数为4时,外接20MHz晶振,转子最高转速可达390625 r/min,满足系统要求;   3)拥有两个8bit DAC(数字/模拟转换器)分别作为F/V和P/V变换;   4)石英晶体的
  3. 所属分类:其它

    • 发布日期:2020-11-15
    • 文件大小:32kb
    • 提供者:weixin_38663452
  1. 电源技术中的模拟集成电路的分类

  2. 模拟集成电路按功能大致可分为:  线性放大器、功率放大器、 比较器、乘法器、稳压器、(D/A 、A/D)转换器、锁相环器件等。  其中线性放大器按性能可分为通用型和专用型。 线性放大器中,发展最早、应用最广的是集成运算放大电路。图6.13示出部分运放的实物图。  一、简单集成电路运算放大器                        1、集成运放的基本组成框图和符号(如图6.14所示)  2、一个简单的集成运放(如图6.15所示)(1)直流分析:(2)放大电路总增益的计算  
  3. 所属分类:其它

    • 发布日期:2020-12-09
    • 文件大小:25kb
    • 提供者:weixin_38698539
  1. 模拟技术中的一种新型楼宇对讲机分机的设计

  2. 楼宇对讲系统是在各单元口安装防盗门,由小区总控中心的管理员总机、楼宇出入口的对讲主机、电控锁、闭门器及用户家中的可视对讲分机通过专用网络组成,以实现访客与住户对讲。住户可遥控开启防盗门,各单元梯口访客通过对讲主机呼叫住户,对方同意后方可进入楼内,从而限制了非法人员进入。同时,若有突发事件,住户亦可通过该系统通知保安人员以得到及时的支援和处理。目前,市场上楼宇对讲机种类繁多,但因其价格昂贵、操作麻烦等诸多原因,限制了其广泛应用。本文介绍了一种新型的对讲机分机并详细介绍了该型分机各部分的设计,其结构
  3. 所属分类:其它

    • 发布日期:2020-12-08
    • 文件大小:144kb
    • 提供者:weixin_38716423
  1. 模拟技术中的火灾报警器 (一)

  2. 本例介绍一种采用离子感烟传感器制作的火灾报警器,将其安装在居室、办公楼、影剧院等场所,可以及时发现火情并发出报警,有利于及早扑灭火灾,避免造成大的损失。  电路工作原理  该火灾报警器电路由离子感烟传感器、火灾报警器专用集成电路 (IC)和有关外围元器件组成,如图6-155所示。   离子感烟传感器由外电离室、内电离室和A、B、C共3个电极组成。在无烟雾时,其C极电压为A极和B极之间电压值的一半。当传感器检测到烟雾时,其外电离室的离子电流将减小,使C极电压下降约1.1-1.2V。       
  3. 所属分类:其它

    • 发布日期:2020-12-06
    • 文件大小:125kb
    • 提供者:weixin_38630324
  1. 模拟技术中的触摸式五挡调光吊灯电路

  2. 本电路是以专用触摸式电子开关集成电路为核心构成的五挡调光吊灯电路。        电路如图所示,由触摸式电子开关集成电路5G673、继电器控制电路、晶闸管调光电路以及电源电路所组成。5G673是一块具有互锁的8挡输出PMOS集成电路。M1~M6是六只金属触摸片。平时IC的输入端通过电阻R1~R6接至电源正极,故呈高电平状态,其输出端均为低电平。一旦用手触摸M1~M6的任意一块时,相对应的输出端变成高电平,此路的发光二极管点亮,并在电阻R7~Rll中的一只上产生压降使该路的三极管导通,从而驱动
  3. 所属分类:其它

    • 发布日期:2020-12-13
    • 文件大小:42kb
    • 提供者:weixin_38687928
  1. 模拟技术中的卓联推出集成模拟/数字PLL的系列器件样品

  2. Zarlink推出集成模拟/数字PLL(锁相环路)的系列器件样品。新器件满足所有同步以太网时钟要求,包括ITU-T(国际电信联盟)的最新建议标准。 2007年6月通过的ITU-T G.8262 标准 (原G.paclock)规定了同步以太网网络设备中使用的时钟器件的最低性能要求。该标准规定的PLL性能参数包括漂移、抖动、瞬态相位、时钟带宽、频率精度和保持等。 同步以太网技术广泛用于DSLAM(数字用户线路接入复用器)、路由器、MSSP(多种业务交换平台)、PON(无源光网络)以及多业务接入
  3. 所属分类:其它

    • 发布日期:2020-12-08
    • 文件大小:53kb
    • 提供者:weixin_38708707
  1. 电机专用锁相环控制器

  2. TC9242是日本东芝公司生产的电机控制专用PLL集成电路,主要应用于数字型电唱机、复印机、软盘驱动器(FDD)、硬盘驱动器(HDD)和光盘驱动,它集成度高、功能稳定,通过简单的设计外围电路即可实现电机的高精度稳速,具体来说有如下特点:   1)供电电源低(VDD=5V),易于提供;   2)当电机极对数为4时,外接20MHz晶振,转子转速可达390625 r/min,满足系统要求;   3)拥有两个8bit DAC(数字/模拟转换器)分别作为F/V和P/V变换;   4)石英晶体的分频
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:31kb
    • 提供者:weixin_38618094
  1. 采用VHDL设计的全数字锁相环电路设计

  2. 摘要:叙述了全数字锁相环的工作原理,提出了应用VHDL 技术设计全数字锁相环的方法,并用复杂可编程逻辑器件CPLD 予以实现,给出了系统主要模块的设计过程和仿真结果。   0  引言   全数字锁相环(DPLL) 由于避免了模拟锁相环存在的温度漂移和易受电压变化影响等缺点。从而具备可靠性高、工作稳定、调节方便等优点。在调制解调、频率合成、FM立体声解码、图像处理等各个方面得到广泛的应用。随着电子设计自动化(EDA) 技术的发展,采用大规模可编程逻辑器件(如CPLD 或FPGA) 和VHDL
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:396kb
    • 提供者:weixin_38674415
« 12 3 »