您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 软件锁相环程序(单频)

  2. 通过双线性变换法将模拟域锁相环转换到数字域,对数字锁相环进行仿真 matlab文件
  3. 所属分类:嵌入式

    • 发布日期:2009-06-09
    • 文件大小:5kb
    • 提供者:neverstop09
  1. 锁相环电路的基本组成

  2. 锁相环电路的基本组成.pdf 很好的模拟电路资料
  3. 所属分类:专业指导

    • 发布日期:2009-09-01
    • 文件大小:172kb
    • 提供者:wuj00
  1. NE564D高频模拟锁相环

  2. NE564D高频模拟锁相环 NE564D高频模拟锁相环 NE564D高频模拟锁相环
  3. 所属分类:硬件开发

    • 发布日期:2011-05-11
    • 文件大小:291kb
    • 提供者:Augusdi
  1. 软件锁相环的设计与仿真

  2. 近年来数字通信便得越来越重要,甚至在传统的模拟领域如电话、收音机和电视机中也是如此。因为只要有数字数据传输,同步就是一个极其重要的任务,所以锁相环和相关电路或得了广泛的应用。如今,锁相环路正朝着数字化、功能化、系列化的方向发展,目前已有各种不同性能,不同频段,通用或专用的单片机成锁相环路系列产品,其应用范围越来越宽,在雷达、制导、导航、遥控、仪器、计算机领域都有不同应用。 锁相环路分为模拟锁相环和数字锁相环两大类,数字锁相环路是从20世纪60年代开始发展起来的。目前已成为全数字相干通信、跟踪接
  3. 所属分类:专业指导

    • 发布日期:2011-05-29
    • 文件大小:299kb
    • 提供者:b07022533
  1. 模拟、数字锁相环原理与应用

  2. 本书详细介绍了锁相环的基本原理及应用,对模拟和数字锁相环做了详细介绍
  3. 所属分类:硬件开发

    • 发布日期:2011-07-09
    • 文件大小:3mb
    • 提供者:yxsyzhj
  1. 锁相环原理图

  2. 主要是模拟锁相环的原理图设计,是集成电路这门功课的必备技能。
  3. 所属分类:电信

    • 发布日期:2012-11-07
    • 文件大小:416kb
    • 提供者:yjm1247890324
  1. 简单模拟锁相环

  2. 简单的模拟锁相环,鉴相器,环路滤波器,压控振荡器
  3. 所属分类:IT管理

    • 发布日期:2014-05-18
    • 文件大小:4mb
    • 提供者:qq_15104431
  1. 应用于无线通信的全数字锁相环技术

  2. 本文从模拟锁相环、数字锁相环的理论出发,例举各类应用案例帮助读者吸收锁相环技术。
  3. 所属分类:硬件开发

    • 发布日期:2018-05-15
    • 文件大小:4mb
    • 提供者:glace12123
  1. 数字锁相环PLL.zip

  2. 基于FPGA的数字锁相环源代码文件,已验证成功。数字锁相环不仅吸收了数字电路可靠性高、体积小、价格低等优点,还解决了模拟锁相环的直流零点漂移、器件饱和及易受电源和环境温度变化等缺点,此外还具有对离散样值的实时处理能力,已成为锁相技术发展的方向。
  3. 所属分类:其它

    • 发布日期:2020-06-28
    • 文件大小:3mb
    • 提供者:cfbty
  1. 模拟锁相环电路锁定检测问题解答

  2. 模拟锁相环电路锁定检测问题解答 1.PLL锁定有那些检测方法,它们特点是什么? 一种是最为简单的数字检测,它利用输入参考的分频信号与VCO反馈的分频信号,在PFD里鉴相的结果,通过连续结果时钟周期检测到鉴相的脉宽小于某值,作为锁定的有效判决规则。这种检......
  3. 所属分类:其它

    • 发布日期:2020-07-18
    • 文件大小:42kb
    • 提供者:weixin_38617196
  1. AD9516锁相环技术交流.pdf

  2. AD9516 主要由内部VCO,电荷泵,检相器,分频器,控制逻辑电路。外部需要一个 环路滤波器。是一个典型的多输出的模拟锁相环。文档详细介绍各部分配置功能和仿真说明。
  3. 所属分类:硬件开发

    • 发布日期:2020-10-20
    • 文件大小:1mb
    • 提供者:rfk1000
  1. 一种基于DSP的软件锁相环模型与实现

  2. 随着大规模集成电路及高速数字信号处理器的发展,通信领域的信号处理越来越多地在数字域付诸实现。软件锁相技术是随着软件无线电的发展和高速DSP的出现而开展起来的一个研究课题。在软件无线电接收机中采用的锁相技术是基于数字信号处理技术在DSP等通用可编程器件上的实现形式,由于这一类型锁相环的功能主要通过软件编程实现,因此可将其称为软件锁相环(software PLL)[1]。尽管软件锁相环采用的基本算法思想与模拟锁相环和数字锁相环相比并没有太大变化,然而其实现方式却完全不同。本文将建立软件锁相环的Z 域
  3. 所属分类:其它

    • 发布日期:2020-10-19
    • 文件大小:313kb
    • 提供者:weixin_38665449
  1. 模拟锁相环NE564在FM解调电路中的应用

  2. 介绍了锁相鉴频电路的工作原理和模拟锁相环芯片NE564的结构与特点,并用该芯片设计了一款41.4MHz的FM解调电路,具有较强的实用性。
  3. 所属分类:其它

    • 发布日期:2020-10-26
    • 文件大小:245kb
    • 提供者:weixin_38693476
  1. 通信与网络中的一种自动变模控制的宽频带全数字锁相环

  2. 目前数字锁相环在数字通信、雷达、无线电电子学、仪表仪器、高速计算机及导航系统中得到了广泛的应用。与传统的模拟锁相环相比,全数字锁相环克服了模拟锁相环易受电压变化的影响和温度漂移的缺点,因而具有工作稳定、可靠性高、方便实现等优点。随着大规模可编程逻辑器件的发展,不仅为全数字锁相环的设计带来的前所未有的方便,而且可以把整个系统作为一个功能模块,嵌入SoC(SysteIn on Chip)中,构成片内锁相环,提高环路的工作性能,这将具有非常重大的意义。全数字锁相环的结构形式多种多样,但都是以实现锁相速
  3. 所属分类:其它

    • 发布日期:2020-11-09
    • 文件大小:296kb
    • 提供者:weixin_38621427
  1. EDA/PLD中的采用VHDL设计的全数字锁相环电路设计

  2. 摘要:叙述了全数字锁相环的工作原理,提出了应用VHDL 技术设计全数字锁相环的方法,并用复杂可编程逻辑器件CPLD 予以实现,给出了系统主要模块的设计过程和仿真结果。   0  引言   全数字锁相环(DPLL) 由于避免了模拟锁相环存在的温度漂移和易受电压变化影响等缺点。从而具备可靠性高、工作稳定、调节方便等优点。在调制解调、频率合成、FM立体声解码、图像处理等各个方面得到广泛的应用。随着电子设计自动化(EDA) 技术的发展,采用大规模可编程逻辑器件(如CPLD 或FPGA) 和VHDL
  3. 所属分类:其它

    • 发布日期:2020-11-09
    • 文件大小:291kb
    • 提供者:weixin_38601390
  1. RFID技术中的模拟锁相环NE564在FM解调电路中的应用

  2. 摘要:介绍了锁相鉴频电路的工作原理和模拟锁相环芯片NE564的结构与特点,并用该芯片设计了一款41.4MHz的FM解调电路,具有较强的实用性。   0 引言   调频波(FM)解调称为频率检波,简称鉴频。实现调频波解调的方法有很多,常见的方法有:a.斜率鉴频、相位鉴频、比例鉴频,这些鉴频器电路需要大量的电阻电容等元件,电路形式比较复杂不易于集成;b.移相乘积鉴频、脉冲均值鉴频,这些鉴频器易于集成,但移相乘积鉴频器内部噪声较大,脉冲均值鉴频器线性好、频带宽,但中心频率范围较低;c.锁相环鉴频,
  3. 所属分类:其它

    • 发布日期:2020-11-07
    • 文件大小:193kb
    • 提供者:weixin_38570459
  1. 一种锁定相位编程可调全数字锁相环设计

  2. 1 引 言 锁相技术在信号处理、调制解调、时钟同步、倍频、频率综合等领域都得到了广泛的应用。目前锁相技术的实现主要有模拟锁相环(APLL)、全数字锁相环(DPLL)、模拟数字混合锁相环与延迟锁相环(DLL)四种。全数字锁相环(DPLL)具有精度高且不受温度和电压影响,环路带宽和中心频率编程可调等优点.得到了广泛应用。 经典全数字锁相环路由数字鉴相器、K模可逆计数器、脉冲加减控制电路和N分频器4部分组成。在输入信号频率稳定条件下,锁相环锁定时输出信号与输入信号正交。在通信和其他很多应用领域,
  3. 所属分类:其它

    • 发布日期:2020-12-09
    • 文件大小:156kb
    • 提供者:weixin_38732463
  1. 单片机与DSP中的一种基于DSP的软件锁相环模型与实现

  2. 随着大规模集成电路及高速数字信号处理器的发展,通信领域的信号处理越来越多地在数字域付诸实现。软件锁相技术是随着软件无线电的发展和高速DSP的出现而开展起来的一个研究课题。在软件无线电接收机中采用的锁相技术是基于数字信号处理技术在DSP等通用可编程器件上的实现形式,由于这一类型锁相环的功能主要通过软件编程实现,因此可将其称为软件锁相环(software PLL)[1]。      尽管软件锁相环采用的基本算法思想与模拟锁相环和数字锁相环相比并没有太大变化,然而其实现方式却完全不同。本文将建立软件锁
  3. 所属分类:其它

    • 发布日期:2020-12-13
    • 文件大小:268kb
    • 提供者:weixin_38581777
  1. FPGA——pll锁相环配置及调用(基础篇)

  2. IP(Intellectual Property)即知识产权。美国 Dataquest 咨询公司将半导体产业的 IP 定 义为“用于 ASIC 或 FPGA 中的预先设计好的电路功能模块”。简而言之,这里的 IP 即电 路功能模块。 IP 核在数字电路中常用于比较复杂的功能模块(如 FIFO、 RAM、 FIR 滤波 器、 SDRAM 控制器、 PCIE 接口等)设计成参数可修改的模块,让其他用户可以直接调用 这些模块。随着设计规模增大,复杂度提高,使用 IP 核可以提高开发效率,减少设计和调
  3. 所属分类:深度学习

  1. 采用VHDL设计的全数字锁相环电路设计

  2. 摘要:叙述了全数字锁相环的工作原理,提出了应用VHDL 技术设计全数字锁相环的方法,并用复杂可编程逻辑器件CPLD 予以实现,给出了系统主要模块的设计过程和仿真结果。   0  引言   全数字锁相环(DPLL) 由于避免了模拟锁相环存在的温度漂移和易受电压变化影响等缺点。从而具备可靠性高、工作稳定、调节方便等优点。在调制解调、频率合成、FM立体声解码、图像处理等各个方面得到广泛的应用。随着电子设计自动化(EDA) 技术的发展,采用大规模可编程逻辑器件(如CPLD 或FPGA) 和VHDL
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:396kb
    • 提供者:weixin_38674415
« 12 3 4 5 6 7 8 9 10 ... 16 »