点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - 模60计数器
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
模60计数器 proteus 仿真
这个计数器是模60的,是用7.4画的,然后通过译码器用数码管显示的。
所属分类:
嵌入式
发布日期:2009-06-16
文件大小:107kb
提供者:
glaveyu
数字逻辑 课程设计 篮球计时器 VHDL源码
课程设计中的篮球计时器题目 (1)篮球比赛上下半场各20分钟,要求能随时暂停,启动后继续计时,一场比赛结束后应可清零重新开始比赛。 (2)计时器由分、秒计数器完成,秒计数器为模60,分计数器应能计至40分钟。 (3)“分”、“秒”显示用LED数码管,应配用相应译码器。 (4)人工拨动开关来控制计时器的启动/暂停。 (5)半场、全场到自动会有相应的提示
所属分类:
专业指导
发布日期:2010-12-14
文件大小:2kb
提供者:
wzkaka0525
verilog HDL设计实例
【例 3.1】4 位全加器 【例 3.2】4 位计数器 【例 3.3】4 位全加器的仿真程序 【例 3.4】4 位计数器的仿真程序 【例 3.5】“与-或-非”门电路 【例 5.1】用 case语句描述的 4 选 1 数据选择器 【例 5.2】同步置数、同步清零的计数器 【例 5.4】用 initial过程语句对测试变量 A、B、C 赋值 【例 5.5】用 begin-end 串行块产生信号波形 【例 5.6】用 fork-join 并行块产生信号波形 【例 5.7】持续赋值方式定义的 2 选
所属分类:
专业指导
发布日期:2011-06-14
文件大小:155kb
提供者:
wwe12580
数字钟设计
本实验大体可以分成三部分设计。第一部分为计数部分,有两个模60的加法计数器实现分和秒的计时,再设计一个可以模24或12小时制的小时计数器。第二部分为状态切换控制电路,控制切换不同的状态。第三部分电路为动态数码管扫描电路。由于实验箱上不提供1HZ的时钟脉冲,因此还必须设计一个分频器,以达到1HZ的脉冲。
所属分类:
专业指导
发布日期:2011-11-23
文件大小:193kb
提供者:
chewbee88
基于VHDL篮球比赛计时器
设计篮球比赛计时器使其具有下述功能: (1)篮球比赛上下半场各20分钟,要求能随时暂停,启动后继续计时,一场比赛结束后应可清零重新开始比赛。 (2)计时器由分、秒计数器完成,秒计数器为模60,分计数器应能计至40分钟。 (3)“分”、“秒”显示用LED数码管,应配用相应译码器。 (4)人工拨动开关来控制计时器的启动/暂停。 (5)半场、全场到自动会有相应的提示
所属分类:
嵌入式
发布日期:2012-05-24
文件大小:57kb
提供者:
wang1231991ka
时序逻辑电路——60进制同步计数器的实现
对计数器的深究 基于模电 对于计数器的如何空战并生成60进制计数器
所属分类:
硬件开发
发布日期:2013-03-30
文件大小:181kb
提供者:
tyl19912006
模60计数器
数字钟的秒计数,在seg上显示,平台是xilinx14.5,板子是basys2
所属分类:
硬件开发
发布日期:2014-12-15
文件大小:234kb
提供者:
u012224689
北邮计数器数字逻辑实验
北京邮电大学数字逻辑计数器实验的EWB文件。 包含三个文件: 复位模7.ewb 模60.ewb 置位模7.ewb
所属分类:
硬件开发
发布日期:2015-10-30
文件大小:27kb
提供者:
lc_1994
基于bysase2的模60计数器
基于bysase2的模60计数器,数码管显示,简单易懂。
所属分类:
硬件开发
发布日期:2015-12-03
文件大小:10mb
提供者:
u013803490
数字时钟计数器(包含代码及说明文档)
简单的数字时钟计数器,其实现方法也是通过计数器的级联,由两个模60计数器和一个模24计数器子模块共同构成,下面的这段代码采用结构性描述方法,U1,U2,U3为调用的两个模60计数器和一个模24计数器子模块,模60计数器实现分秒的计数,模24计数器实现小时的计数。
所属分类:
硬件开发
发布日期:2018-05-19
文件大小:410kb
提供者:
reborn_lee
模60计数器(通过计数器级联得到)
下面描述的是一个模60计数器,该计数器通过将模10计数器和模6计数器级联的方式构成,每当模10计数器计数到1001时,模6计数器就会计数加1,直至计数到60时,即模6计数器到达0101、模10计数器到达1001时,计数状态又回到00000000,然后重新计数。
所属分类:
硬件开发
发布日期:2018-05-19
文件大小:156kb
提供者:
reborn_lee
数电 作业设计60进制计数器
:计数器对输入脉冲进行计数,来一CP个脉冲,计数器状态变化一次。根据计数器循环长度M称之为M模计数器(M进制计数器),计数器状态编码,按二进制的递增或递减规律来编码,对应称加法计数器,减法计数器。
所属分类:
嵌入式
发布日期:2018-07-02
文件大小:169kb
提供者:
qq_42060508
S7-200宝典60问题解答.pdf
S7-200宝典60问题解答pdf,S7-200宝典60问题解答10、S7-200程序扫措时间和程序大小有关系吗? 程序扫描时间与用户程序的人小成正比 《S7-20系统手册》中有每个指令所需执行时间的数据。实际上很难事先预先精确计算出程序扫描时间,特别是还没有开 始编程序时。 可以看出,常规的PLC处理模式不适合时间响应要求高的数字量信号。可能需要根据具体仁务采用一些特别的方法。 11、CPU224XP高速脉冲输出最快能达到多少? CPU224XP的高速脉冲输出Q0和Q0.1支持高达100K的频
所属分类:
其它
发布日期:2019-10-09
文件大小:188kb
提供者:
weixin_38744375
基于MAX+plusⅡ开发平台的EDA设计方法
MAX+plusⅡ是美国Altera公司的一种EDA软件,用于开发CPLD和FPGA进行数字系统的设计.用图形输入方式和文本输入方式设计了一模60计数器,介绍了数字系统设计的一般方法和过程,揭示了其在数字系统中的重要作用.
所属分类:
其它
发布日期:2020-07-29
文件大小:81kb
提供者:
weixin_38608189
基于MAX+plusⅡ开发平台的EDA设计方法[图]
MAX+plus Ⅱ是美国Altera公司的一种EDA软件,用于开发CPLD和FPGA进行数字系统的设计。用图形输入方式和文本输入方式设计了一模60计数器,介绍了数字系统设计的一般方法和过程,揭示了其在数字系统中的重要作用。
所属分类:
其它
发布日期:2020-10-20
文件大小:121kb
提供者:
weixin_38563176
EDA/PLD中的EDA典型单元电路的同步计数器
计数器是在数字系统中使用最多的时序电路,它不仅能用于对时钟脉冲计数,还可以用于分频、定时、产生节拍脉冲和脉冲序列以及进行数字运算等。 所谓同步计数器,就是在时钟脉冲(计数脉冲)的控制下,构成计数器的各触发器状态同时发生变化的那一类计数器。 【例】 用VHDL设计一个模为60,具有异步复位、同步置数功能的8421BCD码计数器,并使用MAX+p1us II进行仿真。 仿真结果如图所示。 如图 CNT60的仿真波形 来源:ks99
所属分类:
其它
发布日期:2020-11-16
文件大小:238kb
提供者:
weixin_38703787
EDA/PLD中的基于MAX+plusⅡ开发平台的EDA设计方法
摘 要:MAX + plus Ⅱ是美国Altera 公司的一种EDA 软件,用于开发CPLD 和FPGA 进行数字系统的设计。用图形输入方式和文本输入方式设计了一模60 计数器,介绍了数字系统设计的一般方法和过程,揭示了其在数字系统中的重要作用。 关键词:电子设计自动化技术;数字系统;自顶向下;模块设计方法 EDA ( Elect ronic Design Automation) 即电子设计自动化技术,是指以计算机为基本工作平台,把应用电子技术、计算机技术、智能化技术融合在一个电子CAD
所属分类:
其它
发布日期:2020-12-04
文件大小:122kb
提供者:
weixin_38747233
乘风多用户计数器access版源代码
1.统计系统支持多用户申请,同时支持网站和网店统计 2.总共60种记数器图片样式可以选择,还有两种统计图标可以选择,完全满足你的需求。 3.可以设置计数器显示数字,显示位数,计数器是否隐藏,统计信息是否公开等。 4.页面显示记数和IP防刷新记数两种记数模
所属分类:
其它
发布日期:2021-03-18
文件大小:1mb
提供者:
weixin_38652270
基于MAX+plusⅡ开发平台的EDA设计方法
摘 要:MAX + plus Ⅱ是美国Altera 公司的一种EDA 软件,用于开发CPLD 和FPGA 进行数字系统的设计。用图形输入方式和文本输入方式设计了一模60 计数器,介绍了数字系统设计的一般方法和过程,揭示了其在数字系统中的重要作用。 关键词:电子设计自动化技术;数字系统;自顶向下;模块设计方法 EDA ( Elect ronic Design Automation) 即电子设计自动化技术,是指以计算机为基本工作平台,把应用电子技术、计算机技术、智能化技术融合在一个电子CAD
所属分类:
其它
发布日期:2021-01-19
文件大小:139kb
提供者:
weixin_38518958
EDA典型单元电路的同步计数器
计数器是在数字系统中使用多的时序电路,它不仅能用于对时钟脉冲计数,还可以用于分频、定时、产生节拍脉冲和脉冲序列以及进行数字运算等。 所谓同步计数器,就是在时钟脉冲(计数脉冲)的控制下,构成计数器的各触发器状态同时发生变化的那一类计数器。 【例】 用VHDL设计一个模为60,具有异步复位、同步置数功能的8421BCD码计数器,并使用MAX+p1us II进行仿真。 仿真结果如图所示。 如图 CNT60的仿真波形 :
所属分类:
其它
发布日期:2021-01-19
文件大小:306kb
提供者:
weixin_38597533
«
1
2
3
4
»