您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 数字系统仿真VHDL设计课程实验

  2. 数字系统仿真VHDL设计课程实验,附实验源代码 实验一. 分频器设计 实验二. VHDL描述风格比较 实验三. 4位可逆计数器 实验四. 7段数码管译码器设计与实现 实验五. 状态机代码验证 实验六. 序列检测器的设计 实验七. 基于ROM的正弦波发生器的设计 实验八. 数字密码锁的设计与实现 实验九. 数字频率计的设计 附录. Altera DE2常用管脚
  3. 所属分类:嵌入式

    • 发布日期:2009-05-18
    • 文件大小:569344
    • 提供者:yiyuzhiming
  1. 《VHDL语言》课程设计报告

  2. 1. 实现按键抢答与复位的模块LXL; 2. 产生数码管片选信号的模块SEL; 3. 能在任一选手按下按键后锁存,锁存的同时送出ALM信号,实现声音提示的锁存器模块,命名为LOCKB; 4. 将抢答的结果转换为二进制数的模块CH41A; 5. 对应数码片选信号,送出需要显示的信号的模块CH31A; 6. 模块COUNT,它实现答题计时器的倒计时功能,在计满100s后送出声音提示; 7. 模块DISP,它是七段译码器,驱动数码管。
  3. 所属分类:专业指导

    • 发布日期:2009-06-24
    • 文件大小:260096
    • 提供者:s0708080409
  1. Verilog实例(经典135例)

  2. 很实用的Verilog实例! 目录:王金明:《Verilog HDL程序设计教程》程序例子,带说明。 【例 3.1】4 位全加器 【例 3.2】4 位计数器 【例 3.3】4 位全加器的仿真程序 【例 3.4】4 位计数器的仿真程序 【例 3.5】“与-或-非”门电路 【例 5.1】用 case语句描述的 4 选 1 数据选择器 【例 5.2】同步置数、同步清零的计数器 【例 5.4】用 initial过程语句对测试变量 A、B、C 赋值 【例 5.5】用 begin-end 串行块产生信号波
  3. 所属分类:嵌入式

    • 发布日期:2009-09-08
    • 文件大小:130048
    • 提供者:kevinsjtu
  1. 单片机C语言程序设计实训100例——基于8051Proteus仿真

  2. 单片机C语言程序设计实训100例——基于8051Proteus仿真 01 闪烁的LED 02 从左到右的流水灯 03 左右来回的流水灯 04 花样流水灯 05 LED模拟交通灯 06 单只数码管循环显示0-9 07 8只数码管滚动显示单个数字 08 8只数码管显示多个不同字符 09 8只数码管闪烁显示 10 8只数码管滚动显示数字串 11 K1-K4 控制LED移位 12 K1-K4 键状态显示 13 K1-K4 分组控制LED 14 K1-K4 控制数码管移位显示 15 K1-K4 控制数码
  3. 所属分类:C

    • 发布日期:2010-01-31
    • 文件大小:11534336
    • 提供者:fyyy4030
  1. 7段数码管译码器设计与实现

  2. 7段数码管译码器设计与实现,过程很详细,包括原理和程序,电路图
  3. 所属分类:专业指导

    • 发布日期:2010-02-07
    • 文件大小:56320
    • 提供者:feiyinzilgd
  1. 单片机C语言程序设计实训100例基于8051+Proteus仿真

  2. 第1章 8051单片机C语言程序设计概述  1.1 8051单片机引脚  1.2 数据与程序内存  1.3 特殊功能寄存器  1.4 外部中断、定时/计数器及串口应用  1.5 有符号与无符号数应用、数位分解、位操作  1.6 变量、存储类型与存储模式  1.7 数组、字符串与指针  1.8 流程控制  1.9 可重入函数和中断函数  1.10 C语言在单片机系统开发中的优势 第2章 Proteus操作基础  2.1 Proteus操作界面简介  2.2 仿真电路原理图设计  2.3 元件选择
  3. 所属分类:C

    • 发布日期:2010-03-19
    • 文件大小:12582912
    • 提供者:sxf544580
  1. VHDL实验段数码管译码器设计与实现

  2. 一.实验目的 1. 掌握7段数码管译码器的设计与实现 2. 掌握模块化的设计方法 二.实验内容 设计一个7段数码管译码器,带数码管的4位可逆计数器 [具体要求] 1. 7段数码管译码器 使用拨码开关SW3, SW2, SW1, SW0作为输入,SW3为高位,SW0为低位。 将输出的结果在HEX1,HEX0显示。当输入为‘0000’~‘1111’显示为00~15, 2. 带数码管的4位可逆计数器 将实验三的结果在数码管上显示。结合上次实验,将4位可逆计数器,数码管显示,分别作为两个子模块,实现在
  3. 所属分类:专业指导

    • 发布日期:2010-03-31
    • 文件大小:1024
    • 提供者:woshishuiaabbb
  1. 单片机C语言程序设计实训100例--基于AVR+PROTEUS仿真(源程序暂缺)

  2. 第一章:AVR单片机C语言程序设计概述 1.1 AVR单片机简介 1.2 AVR Studio+WinAVR开发环境安装及应用 1.3 AVR-GCC程序设计基础 1.4 程序与数据内存访问 1.5 I/O端口编程 1.6 外设相关寄存器及应用 1.7 中断服务程序 1.8 GCC在AVR单片机应用系统开发中的优势 第二章:PROTEUS操作基础 2.1 PROTEUS操作界面简介 2.2 仿真电路原理图设计 2.3 元件选择 2.4 仿真运行 2.5 PROTEUS与AVR Studio的联
  3. 所属分类:嵌入式

    • 发布日期:2010-05-27
    • 文件大小:15728640
    • 提供者:sxf544580
  1. 七段数码管译码器设计与实现

  2. 七段数码管的设计与实现,dout<="1111110" when "0000", "0110000" when "0001", "1101101" when "0010", "1111001" when "0011", "0110011" when "0100", "1011011" when "0101", "1011111" when "0110", "1110000" when "0111", "1111111" when "1000", "1111011" when "1001"
  3. 所属分类:专业指导

    • 发布日期:2010-06-05
    • 文件大小:36864
    • 提供者:yrb8618
  1. verilog HDL经典程序实例135例

  2. Verilog HDL程序设计教程》程序例子,带说明。【例 3.1】4 位全加器 【例 3.2】4 位计数器【例 3.3】4 位全加器的仿真程序 【例 3.4】4 位计数器的仿真程序【例 3.5】“与-或-非”门电路【例 5.1】用 case语句描述的 4 选 1 数据选择器【例 5.2】同步置数、同步清零的计数器【例 5.4】用 initial过程语句对测试变量 A、B、C 赋值【例 5.5】用 begin-end 串行块产生信号波形【例 5.6】用 fork-join 并行块产生信号波形【
  3. 所属分类:嵌入式

    • 发布日期:2010-07-23
    • 文件大小:158720
    • 提供者:do622
  1. 王金明:《Verilog HDL程序设计教程》135例

  2. 【例 3.1】4 位全加器 【例 3.2】4 位计数器 【例 3.3】4 位全加器的仿真程序 【例 3.4】4 位计数器的仿真程序 【例 3.5】“与-或-非”门电路 【例 5.1】用 case语句描述的 4 选 1 数据选择器 【例 5.2】同步置数、同步清零的计数器 【例 5.4】用 initial过程语句对测试变量 A、B、C 赋值 【例 5.5】用 begin-end 串行块产生信号波形 【例 5.6】用 fork-join 并行块产生信号波形 【例 5.7】持续赋值方式定义的 2 选
  3. 所属分类:嵌入式

    • 发布日期:2011-02-24
    • 文件大小:130048
    • 提供者:zhlyz2003
  1. verilog HDL设计实例

  2. 【例 3.1】4 位全加器 【例 3.2】4 位计数器 【例 3.3】4 位全加器的仿真程序 【例 3.4】4 位计数器的仿真程序 【例 3.5】“与-或-非”门电路 【例 5.1】用 case语句描述的 4 选 1 数据选择器 【例 5.2】同步置数、同步清零的计数器 【例 5.4】用 initial过程语句对测试变量 A、B、C 赋值 【例 5.5】用 begin-end 串行块产生信号波形 【例 5.6】用 fork-join 并行块产生信号波形 【例 5.7】持续赋值方式定义的 2 选
  3. 所属分类:专业指导

    • 发布日期:2011-06-14
    • 文件大小:158720
    • 提供者:wwe12580
  1. 单片机C语言程序设计实训100例--基于AVR+PROTEUS仿真(源程序)

  2. 第一章:AVR单片机C语言程序设计概述 1.1 AVR单片机简介 1.2 AVR Studio+WinAVR开发环境安装及应用 1.3 AVR-GCC程序设计基础 1.4 程序与数据内存访问 1.5 I/O端口编程 1.6 外设相关寄存器及应用 1.7 中断服务程序 1.8 GCC在AVR单片机应用系统开发中的优势 第二章:PROTEUS操作基础 2.1 PROTEUS操作界面简介 2.2 仿真电路原理图设计 2.3 元件选择 2.4 仿真运行 2.5 PROTEUS与AVR Studio的联
  3. 所属分类:嵌入式

    • 发布日期:2011-07-13
    • 文件大小:5242880
    • 提供者:zhaol101aa
  1. 7段数码器 原理 电路图

  2. 7段数码管译码器设计与实现,过程很详细,包括原理和程序,电路图
  3. 所属分类:软件测试

    • 发布日期:2012-04-14
    • 文件大小:391168
    • 提供者:lzt1160072102
  1. EDA/SOPC 技术实验讲义

  2. 第一章 EDA_VHDL 实验/设计与电子设计竞赛 4 1-1、 应用QuartusII 完成基本组合电路设计 5 1-2. 应用QuartusII 完成基本时序电路的设计 6 1-3. 设计含异步清0 和同步时钟使能的加法计数器 7 1-4. 7 段数码显示译码器设计 8 1-5. 8 位数码扫描显示电路设计 9 1-6. 数控分频器的设计 10 1-7. 32 位并进/并出移位寄存器设计 10 1-8. 在QuartusII 中用原理图输入法设计8 位全加器 11 1-9. 在Quartu
  3. 所属分类:硬件开发

    • 发布日期:2012-04-18
    • 文件大小:3145728
    • 提供者:xiaosong89
  1. 《 Verilog HDL 程序设计教程》135例,源码

  2. 《 Verilog HDL 程序设计教程》135例; 。【例 3.1】4 位全加器 【例 3.2】4 位计数器 【例 3.3】4 位全加器的仿真程序 【例 3.4】4 位计数器的仿真程序 【例 3.5】“与-或-非”门电路 【例 5.1】用 case语句描述的 4 选 1 数据选择器 【例 5.2】同步置数、同步清零的计数器 【例 5.4】用 initial过程语句对测试变量 A、B、C 赋值 【例 5.5】用 begin-end 串行块产生信号波形 【例 5.6】用 fork-join 并行
  3. 所属分类:硬件开发

    • 发布日期:2015-05-27
    • 文件大小:130048
    • 提供者:feng1o
  1. 简易抢答器的设计与制作

  2. 具有定时功能的八路数显抢答器的设计 摘要: 本文介绍了一种用74系列常用集成电路设计的数码显示八路抢答器的电路组成、设计思路及功能。该抢答器除具有基本的抢答功能外,还具有定时、计时和报警功能。主持人通过时间预设开关预设供抢答的时间,系统将完成自动倒计时。若在规定的时间内有人抢答,则计时将自动停止;若在规定的时间内无人抢答,则系统中的蜂鸣器将发响,提示主持人本轮抢答无效,实现报警功能。 关键词: 八路, 抢答器, 设计,定时,计时,报警 Abstract: In this paper, the
  3. 所属分类:硬件开发

    • 发布日期:2008-12-30
    • 文件大小:8192
    • 提供者:shixinran123
  1. verilog HDL经典实例135例

  2. 《Verilog HDL程序设计教程》程序例子,带说明。 【例 3.1】4 位全加器 【例 3.2】4 位计数器 【例 3.3】4 位全加器的仿真程序 【例 3.4】4 位计数器的仿真程序 【例 3.5】“与-或-非”门电路 【例 5.1】用 case语句描述的 4 选 1 数据选择器 【例 5.2】同步置数、同步清零的计数器 【例 5.4】用 initial过程语句对测试变量 A、B、C 赋值 【例 5.5】用 begin-end 串行块产生信号波形 【例 5.6】用 fork-join 并
  3. 所属分类:嵌入式

    • 发布日期:2009-04-04
    • 文件大小:158720
    • 提供者:ljj0709
  1. 数字电路与逻辑设计实验报告.docx

  2. VHDL实现4 选 1 数据选择器、共阴极 7 段数码管译码器、分频器、带异步复位的 8421 码十进制计数器,将分频器、计数器和数码管译码器 3 个电路进行连接
  3. 所属分类:讲义

    • 发布日期:2020-05-11
    • 文件大小:492544
    • 提供者:weixin_43302632
  1. 2个2进制乘法,运用2个74hc138和多个与非门,运用数码管显示

  2. 1)分析建立真值表。 (2)建立逻辑表达式,利用4-16译码器的输出(Y0-Y15),将表达式写成最小项与非门实现形式。 (3)利用两片74HC138设计实现4-16译码器。 (4)与非门芯片建议使用74HC04、74HC30和74HC20。(5)设计七段译码显示电路部分。(6)在完成以上任务基础上发挥
  3. 所属分类:电信

    • 发布日期:2020-08-05
    • 文件大小:276480
    • 提供者:weixin_44705079
« 12 »