您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. IEEE-754浮点标准

  2. IEEE-754浮点标准IEEE-754浮点标准IEEE-754浮点标准IEEE-754浮点标准IEEE-754浮点标准IEEE-754浮点标准IEEE-754浮点标准
  3. 所属分类:嵌入式

    • 发布日期:2009-05-14
    • 文件大小:84kb
    • 提供者:wswss11986
  1. IEEE754 浮点标准 IEEE Standard 754 for Binary Floating-Point Arithmetic

  2. IEEE754 浮点标准 IEEE Standard 754 for Binary Floating-Point Arithmetic
  3. 所属分类:其它

    • 发布日期:2009-09-16
    • 文件大小:115kb
    • 提供者:softradio
  1. RealView编译工具 库和浮点支持指南

  2. 本手册介绍了 ARM C 和 C++ 库、与 ISO 标准的符合情况、与目标相关的函数 调整以及应用程序特有的要求。 本手册还介绍了 ARM C 微型库和 ARM 的浮点 计算支持。 适用对象 本手册是为所有使用 RealView 编译工具 (RVCT) 构建应用程序的开发人员编写 的, 本手册假定您是一位经验丰富的软件开发人员。 有关 RVCT 附带的 ARM 开 发工具的概述,请参阅《RealView 编译工具要点指南》。
  3. 所属分类:硬件开发

    • 发布日期:2009-12-22
    • 文件大小:1mb
    • 提供者:yilaozhuang
  1. 基于IEEE754标准的浮点乘法器

  2. 本设计是基于fpga的浮点乘法器设计,两个浮点数用ieee754标准表示,程序采用的verilog语言
  3. 所属分类:专业指导

    • 发布日期:2011-05-13
    • 文件大小:48kb
    • 提供者:zsh6364931
  1. 浮点计算编程原理、实现与应用

  2. 前言  第1章 引论   1.1 计算有什么用?    1.1.1 基础科学    1.1.2 应用科学    1.1.3 工程项目    1.1.4 日常生活   1.2 超高精度计算有什么用?   1.3 计算编程概述   1.4 一些缩写的解释 第1部分 原理与实现:通用仿真库  第2章 代码概述   2.1 基本内容   2.2 使用c++?    2.2.1 c还是c++?    2.2.2 c++与通用编程   2.3 c++代码的设计    2.3.1 使用模板    2.3.2
  3. 所属分类:C++

    • 发布日期:2011-12-06
    • 文件大小:12mb
    • 提供者:xqq524148626
  1. IEEE754浮点标准

  2. 浮点数标准文档。 详细描述的浮点数的存储方式和解析标准
  3. 所属分类:其它

    • 发布日期:2013-02-28
    • 文件大小:115kb
    • 提供者:jake1121
  1. 精确浮点计算

  2. 浮点计算 【问题描述】 计算 k *∑(x^i), -m ≤ i ≤ n,精确到小数点后14位(最后要求四舍五入)。 【输入形式】 从文件sigma.in中顺序读入4个由空格分隔的正整数k、x、m、n。(1≤ k、x、m、n ≤ 100)。 【输出形式】 将结果写到标准输出,其中小数占14位,不足部分补零,最后输出一个回车。(输入数据保证输出结果小于2^53。) 【输入样例】 1 10 5 5 【输出样例】 111111.11111000000000 【时间限制】 1s 【空间限制】 6553
  3. 所属分类:C

    • 发布日期:2014-10-27
    • 文件大小:542byte
    • 提供者:laigus
  1. IEEE754 浮点标准 英文 (IEEE Standard 754 for Binary Floating-Point Arithmetic)

  2. IEEE754 浮点标准 英文 (IEEE Standard 754 for Binary Floating-Point Arithmetic) Prof. W. Kahan Elect. Eng. & Computer Science University of California Berkeley CA 94720-1776
  3. 所属分类:其它

    • 发布日期:2009-03-28
    • 文件大小:115kb
    • 提供者:rokian
  1. 浮点型数据与IEEE754标准互转

  2. 通过三种方法介绍了浮点型数据与IEEE754标准之间的互转
  3. 所属分类:专业指导

    • 发布日期:2009-04-14
    • 文件大小:201kb
    • 提供者:xiaweijia_123
  1. 高速深流水线浮点加法单元的设计

  2. 在X87执行环境下,采用基于Two-Path算法的并行深度流水线优化算法,设计了一种能够实现符合IEEE-754标准的单精度、双精度和扩展双精度及整型数据且舍入模式可控的高速浮点加法器。采用并行深度流水设计,经验证,功能满足设计要求,使用TSMC 65 nm工艺库进行综合,其工作频率可达900 MHz。
  3. 所属分类:其它

    • 发布日期:2020-07-20
    • 文件大小:93kb
    • 提供者:weixin_38684633
  1. 基于FPGA的高速流水线浮点乘法器设计与实现

  2. 设计了一种支持IEEE754浮点标准的32位高速流水线结构浮点乘法器。该乘法器采用新型的基4布思算法,改进的4:2压缩结构和部分积求和电路,完成Carry Save形式的部分积压缩,再由Carry Look-ahead加法器求得乘积。时序仿真结果表明该乘法器可稳定运行在80M的频率上,并已成功运用在浮点FFT处理器中。
  3. 所属分类:其它

    • 发布日期:2020-08-07
    • 文件大小:407kb
    • 提供者:weixin_38546817
  1. 基于FPGA的高速流水线浮点乘法器设计与实现

  2. 设计了一种支持IEEE754浮点标准的32位高速流水线结构浮点乘法器。该乘法器采用新型的基4布思算法,改进的4:2压缩结构和部分积求和电路,完成Carry Save形式的部分积压缩,再由Carry Look-ahead加法器求得乘积。时序仿真结果表明该乘法器可稳定运行在80M的频率上,并已成功运用在浮点FFT处理器中。
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:410kb
    • 提供者:weixin_38699492
  1. DSP中的Altera: FPGA集成硬核浮点DSP

  2. 1 FPGA浮点运算推陈出新  以往FPGA在进行浮点运算时,为符合IEEE 754标准,每次运算都需要去归一化和归一化步骤,导致了极大的性能瓶颈。因为这些归一化和去归一化步骤一般通过FPGA中的大规模桶形移位寄存器实现,需要大量的逻辑和布线资源。通常一个单精度浮点加法器需要500个查找表(LUT),单精度浮点要占用30%的LUT,指数和自然对数等更复杂的数学函数需要大约1000个LUT。因此随着DSP算法越来越复杂,FPGA性能会明显劣化,对占用80%~90%逻辑资源的FPGA会造成严重的布线
  3. 所属分类:其它

    • 发布日期:2020-10-19
    • 文件大小:93kb
    • 提供者:weixin_38721252
  1. 高速深流水线浮点加法单元的设计

  2. 在X87执行环境下,采用基于Two-Path算法的并行深度流水线优化算法,设计了一种能够实现符合IEEE-754标准的单精度、双精度和扩展双精度及整型数据且舍入模式可控的高速浮点加法器。采用并行深度流水设计,经验证,功能满足设计要求,使用TSMC 65 nm工艺库进行综合,其工作频率可达900 MHz。
  3. 所属分类:其它

    • 发布日期:2020-10-17
    • 文件大小:298kb
    • 提供者:weixin_38502183
  1. 具有硬件矢量浮点运算单元的微控制器在医疗电子中的应用

  2. 恩智浦微控制器非常适用于需要高性能和低功耗的嵌入式应用。LPC3000系列ARM9微控制器具有片上的矢量浮点运算单元,使其在需要较多的算法处理特别是单精度及双精度浮点运算的应用中具有性能上的优势。以该产品在医疗电子领域的应用为例作了说明,并提供了基于恩智浦微控制器的基准测试数据。这些数据使用由嵌入式微处理器评测基准协会(EEMBC)开发的工具收集得到,并由此得到一种用于测量处理器性能和能耗的标准方法学。
  3. 所属分类:其它

    • 发布日期:2020-10-26
    • 文件大小:305kb
    • 提供者:weixin_38501610
  1. EDA/PLD中的基于FPGA的高速流水线浮点乘法器设计

  2. 摘要:设计了一种支持IEEE754浮点标准的32位高速流水线结构浮点乘法器。该乘法器采用新型的基4布思算法,改进的4:2压缩结构和部分积求和电路,完成Carry Save形式的部分积压缩,再由Carry Look-ahead加法器求得乘积。时序仿真结果表明该乘法器可稳定运行在80M的频率上,并已成功运用在浮点FFT处理器中。   1 引言   在数字化飞速发展的今天,人们对微处理器的性能要求也越来越高。作为衡量微处理器 性能的主要标准,主频和乘法器运行一次乘法的周期息息相关。因此,为了进一步
  3. 所属分类:其它

    • 发布日期:2020-11-09
    • 文件大小:305kb
    • 提供者:weixin_38740201
  1. EDA/PLD中的高速流水线浮点加法器的FPGA实现

  2. 0  引言   现代信号处理技术通常都需要进行大量高速浮点运算。由于浮点数系统操作比较复杂,需要专用硬件来完成相关的操作(在浮点运算中的浮点加法运算几乎占到全部运算操作的一半以上),所以,浮点加法器是现代信号处理系统中最重要的部件之一。FPGA是当前数字电路研究开发的一种重要实现形式,它与全定制ASIC电路相比,具有开发周期短、成本低等优点。但多数FPGA不支持浮点运算,这使FPGA在数值计算、数据分析和信号处理等方面受到了限制,由于FPGA中关于浮点数的运算只能自行设计,因此,研究浮点加法运
  3. 所属分类:其它

    • 发布日期:2020-11-09
    • 文件大小:199kb
    • 提供者:weixin_38749863
  1. 单片机与DSP中的TI推出首款面向重要安全应用的车载双核浮点MCU

  2. 日前,德州仪器 (TI) 宣布推出业界首款基于 ARM(R) Cortex(TM)-R4F 处理器的浮点、锁步双内核车载微处理器 (MCU) -- TMS570F。该款微处理器可帮助设计人员开发出极富差异化的高级安全关键型应用。基于两个 Cortex-R4F 处理器的 TMS570F MCU 专门针对要求满足国际电工委员会 (IEC) 61508 SIL3 或 ISO26262 ASIL D 安全标准的应用而精心设计。随着安全性能在车载应用领域的重要性日益增加,越来越多的制造商开始采用这些严格的
  3. 所属分类:其它

    • 发布日期:2020-11-15
    • 文件大小:89kb
    • 提供者:weixin_38508497
  1. 嵌入式系统/ARM技术中的TI推出重要安全应用的车载双核浮点MCU TMS570F

  2. 日前,德州仪器(TI)宣布推出业界首款基于ARM Cortex-R4F处理器的浮点、锁步双内核车载微处理器(MCU)——TMS570F。该款微处理器可帮助设计人员开发出极富差异化的高级安全关键型应用。基于两个Cortex-R4F处理器的TMS570F MCU专门针对要求满足国际电工委员会(IEC) 61508 SIL3或 ISO26262ASIL D安全标准的应用而精心设计。随着安全性能在车载应用领域的重要性日益增加,越来越多的制造商开始采用这些严格的安全标准。   TMS570F MCU是业
  3. 所属分类:其它

    • 发布日期:2020-11-15
    • 文件大小:77kb
    • 提供者:weixin_38648968
  1. 基于FPGA的高速流水线浮点乘法器设计

  2. 摘要:设计了一种支持IEEE754浮点标准的32位高速流水线结构浮点乘法器。该乘法器采用新型的基4布思算法,改进的4:2压缩结构和部分积求和电路,完成Carry Save形式的部分积压缩,再由Carry Look-ahead加法器求得乘积。时序仿真结果表明该乘法器可稳定运行在80M的频率上,并已成功运用在浮点FFT处理器中。   1 引言   在数字化飞速发展的今天,人们对微处理器的性能要求也越来越高。作为衡量微处理器 性能的主要标准,主频和乘法器运行乘法的周期息息相关。因此,为了进一步提高
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:425kb
    • 提供者:weixin_38747906
« 12 3 4 5 6 7 8 9 10 ... 26 »